GNU Linux-libre 4.14.265-gnu1
[releases.git] / virt / kvm / arm / hyp / vgic-v2-sr.c
1 /*
2  * Copyright (C) 2012-2015 - ARM Ltd
3  * Author: Marc Zyngier <marc.zyngier@arm.com>
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License version 2 as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #include <linux/compiler.h>
19 #include <linux/irqchip/arm-gic.h>
20 #include <linux/kvm_host.h>
21
22 #include <asm/kvm_emulate.h>
23 #include <asm/kvm_hyp.h>
24
25 static void __hyp_text save_elrsr(struct kvm_vcpu *vcpu, void __iomem *base)
26 {
27         struct vgic_v2_cpu_if *cpu_if = &vcpu->arch.vgic_cpu.vgic_v2;
28         int nr_lr = (kern_hyp_va(&kvm_vgic_global_state))->nr_lr;
29         u32 elrsr0, elrsr1;
30
31         elrsr0 = readl_relaxed(base + GICH_ELRSR0);
32         if (unlikely(nr_lr > 32))
33                 elrsr1 = readl_relaxed(base + GICH_ELRSR1);
34         else
35                 elrsr1 = 0;
36
37         cpu_if->vgic_elrsr = ((u64)elrsr1 << 32) | elrsr0;
38 }
39
40 static void __hyp_text save_lrs(struct kvm_vcpu *vcpu, void __iomem *base)
41 {
42         struct vgic_v2_cpu_if *cpu_if = &vcpu->arch.vgic_cpu.vgic_v2;
43         int i;
44         u64 used_lrs = vcpu->arch.vgic_cpu.used_lrs;
45
46         for (i = 0; i < used_lrs; i++) {
47                 if (cpu_if->vgic_elrsr & (1UL << i))
48                         cpu_if->vgic_lr[i] &= ~GICH_LR_STATE;
49                 else
50                         cpu_if->vgic_lr[i] = readl_relaxed(base + GICH_LR0 + (i * 4));
51
52                 writel_relaxed(0, base + GICH_LR0 + (i * 4));
53         }
54 }
55
56 /* vcpu is already in the HYP VA space */
57 void __hyp_text __vgic_v2_save_state(struct kvm_vcpu *vcpu)
58 {
59         struct kvm *kvm = kern_hyp_va(vcpu->kvm);
60         struct vgic_v2_cpu_if *cpu_if = &vcpu->arch.vgic_cpu.vgic_v2;
61         struct vgic_dist *vgic = &kvm->arch.vgic;
62         void __iomem *base = kern_hyp_va(vgic->vctrl_base);
63         u64 used_lrs = vcpu->arch.vgic_cpu.used_lrs;
64
65         if (!base)
66                 return;
67
68         if (used_lrs) {
69                 cpu_if->vgic_apr = readl_relaxed(base + GICH_APR);
70
71                 save_elrsr(vcpu, base);
72                 save_lrs(vcpu, base);
73
74                 writel_relaxed(0, base + GICH_HCR);
75         } else {
76                 cpu_if->vgic_elrsr = ~0UL;
77                 cpu_if->vgic_apr = 0;
78         }
79 }
80
81 /* vcpu is already in the HYP VA space */
82 void __hyp_text __vgic_v2_restore_state(struct kvm_vcpu *vcpu)
83 {
84         struct kvm *kvm = kern_hyp_va(vcpu->kvm);
85         struct vgic_v2_cpu_if *cpu_if = &vcpu->arch.vgic_cpu.vgic_v2;
86         struct vgic_dist *vgic = &kvm->arch.vgic;
87         void __iomem *base = kern_hyp_va(vgic->vctrl_base);
88         int i;
89         u64 used_lrs = vcpu->arch.vgic_cpu.used_lrs;
90
91         if (!base)
92                 return;
93
94         if (used_lrs) {
95                 writel_relaxed(cpu_if->vgic_hcr, base + GICH_HCR);
96                 writel_relaxed(cpu_if->vgic_apr, base + GICH_APR);
97                 for (i = 0; i < used_lrs; i++) {
98                         writel_relaxed(cpu_if->vgic_lr[i],
99                                        base + GICH_LR0 + (i * 4));
100                 }
101         }
102 }
103
104 #ifdef CONFIG_ARM64
105 /*
106  * __vgic_v2_perform_cpuif_access -- perform a GICV access on behalf of the
107  *                                   guest.
108  *
109  * @vcpu: the offending vcpu
110  *
111  * Returns:
112  *  1: GICV access successfully performed
113  *  0: Not a GICV access
114  * -1: Illegal GICV access
115  */
116 int __hyp_text __vgic_v2_perform_cpuif_access(struct kvm_vcpu *vcpu)
117 {
118         struct kvm *kvm = kern_hyp_va(vcpu->kvm);
119         struct vgic_dist *vgic = &kvm->arch.vgic;
120         phys_addr_t fault_ipa;
121         void __iomem *addr;
122         int rd;
123
124         /* Build the full address */
125         fault_ipa  = kvm_vcpu_get_fault_ipa(vcpu);
126         fault_ipa |= kvm_vcpu_get_hfar(vcpu) & GENMASK(11, 0);
127
128         /* If not for GICV, move on */
129         if (fault_ipa <  vgic->vgic_cpu_base ||
130             fault_ipa >= (vgic->vgic_cpu_base + KVM_VGIC_V2_CPU_SIZE))
131                 return 0;
132
133         /* Reject anything but a 32bit access */
134         if (kvm_vcpu_dabt_get_as(vcpu) != sizeof(u32))
135                 return -1;
136
137         /* Not aligned? Don't bother */
138         if (fault_ipa & 3)
139                 return -1;
140
141         rd = kvm_vcpu_dabt_get_rd(vcpu);
142         addr  = kern_hyp_va(hyp_symbol_addr(kvm_vgic_global_state)->vcpu_base_va);
143         addr += fault_ipa - vgic->vgic_cpu_base;
144
145         if (kvm_vcpu_dabt_iswrite(vcpu)) {
146                 u32 data = vcpu_data_guest_to_host(vcpu,
147                                                    vcpu_get_reg(vcpu, rd),
148                                                    sizeof(u32));
149                 writel_relaxed(data, addr);
150         } else {
151                 u32 data = readl_relaxed(addr);
152                 vcpu_set_reg(vcpu, rd, vcpu_data_host_to_guest(vcpu, data,
153                                                                sizeof(u32)));
154         }
155
156         return 1;
157 }
158 #endif