1 // SPDX-License-Identifier: GPL-2.0
3 // mt8186-afe-gpio.c -- Mediatek 8186 afe gpio ctrl
5 // Copyright (c) 2022 MediaTek Inc.
6 // Author: Jiaxin Yu <jiaxin.yu@mediatek.com>
8 #include <linux/pinctrl/consumer.h>
10 #include "mt8186-afe-common.h"
11 #include "mt8186-afe-gpio.h"
13 static struct pinctrl *aud_pinctrl;
15 enum mt8186_afe_gpio {
16 MT8186_AFE_GPIO_CLK_MOSI_OFF,
17 MT8186_AFE_GPIO_CLK_MOSI_ON,
18 MT8186_AFE_GPIO_CLK_MISO_OFF,
19 MT8186_AFE_GPIO_CLK_MISO_ON,
20 MT8186_AFE_GPIO_DAT_MISO_OFF,
21 MT8186_AFE_GPIO_DAT_MISO_ON,
22 MT8186_AFE_GPIO_DAT_MOSI_OFF,
23 MT8186_AFE_GPIO_DAT_MOSI_ON,
24 MT8186_AFE_GPIO_I2S0_OFF,
25 MT8186_AFE_GPIO_I2S0_ON,
26 MT8186_AFE_GPIO_I2S1_OFF,
27 MT8186_AFE_GPIO_I2S1_ON,
28 MT8186_AFE_GPIO_I2S2_OFF,
29 MT8186_AFE_GPIO_I2S2_ON,
30 MT8186_AFE_GPIO_I2S3_OFF,
31 MT8186_AFE_GPIO_I2S3_ON,
32 MT8186_AFE_GPIO_TDM_OFF,
33 MT8186_AFE_GPIO_TDM_ON,
34 MT8186_AFE_GPIO_PCM_OFF,
35 MT8186_AFE_GPIO_PCM_ON,
36 MT8186_AFE_GPIO_GPIO_NUM
39 struct audio_gpio_attr {
42 struct pinctrl_state *gpioctrl;
45 static struct audio_gpio_attr aud_gpios[MT8186_AFE_GPIO_GPIO_NUM] = {
46 [MT8186_AFE_GPIO_CLK_MOSI_OFF] = {"aud_clk_mosi_off", false, NULL},
47 [MT8186_AFE_GPIO_CLK_MOSI_ON] = {"aud_clk_mosi_on", false, NULL},
48 [MT8186_AFE_GPIO_CLK_MISO_OFF] = {"aud_clk_miso_off", false, NULL},
49 [MT8186_AFE_GPIO_CLK_MISO_ON] = {"aud_clk_miso_on", false, NULL},
50 [MT8186_AFE_GPIO_DAT_MISO_OFF] = {"aud_dat_miso_off", false, NULL},
51 [MT8186_AFE_GPIO_DAT_MISO_ON] = {"aud_dat_miso_on", false, NULL},
52 [MT8186_AFE_GPIO_DAT_MOSI_OFF] = {"aud_dat_mosi_off", false, NULL},
53 [MT8186_AFE_GPIO_DAT_MOSI_ON] = {"aud_dat_mosi_on", false, NULL},
54 [MT8186_AFE_GPIO_I2S0_OFF] = {"aud_gpio_i2s0_off", false, NULL},
55 [MT8186_AFE_GPIO_I2S0_ON] = {"aud_gpio_i2s0_on", false, NULL},
56 [MT8186_AFE_GPIO_I2S1_OFF] = {"aud_gpio_i2s1_off", false, NULL},
57 [MT8186_AFE_GPIO_I2S1_ON] = {"aud_gpio_i2s1_on", false, NULL},
58 [MT8186_AFE_GPIO_I2S2_OFF] = {"aud_gpio_i2s2_off", false, NULL},
59 [MT8186_AFE_GPIO_I2S2_ON] = {"aud_gpio_i2s2_on", false, NULL},
60 [MT8186_AFE_GPIO_I2S3_OFF] = {"aud_gpio_i2s3_off", false, NULL},
61 [MT8186_AFE_GPIO_I2S3_ON] = {"aud_gpio_i2s3_on", false, NULL},
62 [MT8186_AFE_GPIO_TDM_OFF] = {"aud_gpio_tdm_off", false, NULL},
63 [MT8186_AFE_GPIO_TDM_ON] = {"aud_gpio_tdm_on", false, NULL},
64 [MT8186_AFE_GPIO_PCM_OFF] = {"aud_gpio_pcm_off", false, NULL},
65 [MT8186_AFE_GPIO_PCM_ON] = {"aud_gpio_pcm_on", false, NULL},
68 static DEFINE_MUTEX(gpio_request_mutex);
70 int mt8186_afe_gpio_init(struct device *dev)
74 aud_pinctrl = devm_pinctrl_get(dev);
75 if (IS_ERR(aud_pinctrl)) {
76 ret = PTR_ERR(aud_pinctrl);
77 dev_err(dev, "%s(), ret %d, cannot get aud_pinctrl!\n",
82 for (i = 0; i < ARRAY_SIZE(aud_gpios); i++) {
83 aud_gpios[i].gpioctrl = pinctrl_lookup_state(aud_pinctrl,
85 if (IS_ERR(aud_gpios[i].gpioctrl)) {
86 ret = PTR_ERR(aud_gpios[i].gpioctrl);
87 dev_dbg(dev, "%s(), pinctrl_lookup_state %s fail, ret %d\n",
88 __func__, aud_gpios[i].name, ret);
90 aud_gpios[i].gpio_prepare = true;
94 /* gpio status init */
95 for (i = MT8186_DAI_ADDA; i <= MT8186_DAI_TDM_IN; i++) {
96 for (j = 0; j <= 1; j++)
97 mt8186_afe_gpio_request(dev, false, i, j);
102 EXPORT_SYMBOL_GPL(mt8186_afe_gpio_init);
104 static int mt8186_afe_gpio_select(struct device *dev,
105 enum mt8186_afe_gpio type)
109 if (type < 0 || type >= MT8186_AFE_GPIO_GPIO_NUM) {
110 dev_dbg(dev, "%s(), error, invalid gpio type %d\n",
115 if (!aud_gpios[type].gpio_prepare) {
116 dev_dbg(dev, "%s(), error, gpio type %d not prepared\n",
121 ret = pinctrl_select_state(aud_pinctrl,
122 aud_gpios[type].gpioctrl);
124 dev_dbg(dev, "%s(), error, can not set gpio type %d\n",
132 static int mt8186_afe_gpio_adda_dl(struct device *dev, bool enable)
137 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_CLK_MOSI_ON);
139 dev_dbg(dev, "%s(), MOSI CLK ON select fail!\n", __func__);
143 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_DAT_MOSI_ON);
145 dev_dbg(dev, "%s(), MOSI DAT ON select fail!\n", __func__);
149 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_DAT_MOSI_OFF);
151 dev_dbg(dev, "%s(), MOSI DAT OFF select fail!\n", __func__);
155 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_CLK_MOSI_OFF);
157 dev_dbg(dev, "%s(), MOSI CLK ON select fail!\n", __func__);
165 static int mt8186_afe_gpio_adda_ul(struct device *dev, bool enable)
170 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_CLK_MISO_ON);
172 dev_dbg(dev, "%s(), MISO CLK ON select fail!\n", __func__);
176 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_DAT_MISO_ON);
178 dev_dbg(dev, "%s(), MISO DAT ON select fail!\n", __func__);
182 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_DAT_MISO_OFF);
184 dev_dbg(dev, "%s(), MISO DAT OFF select fail!\n", __func__);
188 ret = mt8186_afe_gpio_select(dev, MT8186_AFE_GPIO_CLK_MISO_OFF);
190 dev_dbg(dev, "%s(), MISO CLK OFF select fail!\n", __func__);
198 int mt8186_afe_gpio_request(struct device *dev, bool enable,
201 enum mt8186_afe_gpio sel;
204 mutex_lock(&gpio_request_mutex);
207 case MT8186_DAI_ADDA:
209 ret = mt8186_afe_gpio_adda_ul(dev, enable);
211 ret = mt8186_afe_gpio_adda_dl(dev, enable);
213 case MT8186_DAI_I2S_0:
214 sel = enable ? MT8186_AFE_GPIO_I2S0_ON : MT8186_AFE_GPIO_I2S0_OFF;
216 case MT8186_DAI_I2S_1:
217 sel = enable ? MT8186_AFE_GPIO_I2S1_ON : MT8186_AFE_GPIO_I2S1_OFF;
219 case MT8186_DAI_I2S_2:
220 sel = enable ? MT8186_AFE_GPIO_I2S2_ON : MT8186_AFE_GPIO_I2S2_OFF;
222 case MT8186_DAI_I2S_3:
223 sel = enable ? MT8186_AFE_GPIO_I2S3_ON : MT8186_AFE_GPIO_I2S3_OFF;
225 case MT8186_DAI_TDM_IN:
226 sel = enable ? MT8186_AFE_GPIO_TDM_ON : MT8186_AFE_GPIO_TDM_OFF;
229 sel = enable ? MT8186_AFE_GPIO_PCM_ON : MT8186_AFE_GPIO_PCM_OFF;
232 dev_dbg(dev, "%s(), invalid dai %d\n", __func__, dai);
236 ret = mt8186_afe_gpio_select(dev, sel);
239 mutex_unlock(&gpio_request_mutex);