GNU Linux-libre 4.9.317-gnu1
[releases.git] / include / linux / spi / spi.h
1 /*
2  * Copyright (C) 2005 David Brownell
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef __LINUX_SPI_H
16 #define __LINUX_SPI_H
17
18 #include <linux/device.h>
19 #include <linux/mod_devicetable.h>
20 #include <linux/slab.h>
21 #include <linux/kthread.h>
22 #include <linux/completion.h>
23 #include <linux/scatterlist.h>
24
25 struct dma_chan;
26 struct spi_master;
27 struct spi_transfer;
28 struct spi_flash_read_message;
29
30 /*
31  * INTERFACES between SPI master-side drivers and SPI infrastructure.
32  * (There's no SPI slave support for Linux yet...)
33  */
34 extern struct bus_type spi_bus_type;
35
36 /**
37  * struct spi_statistics - statistics for spi transfers
38  * @lock:          lock protecting this structure
39  *
40  * @messages:      number of spi-messages handled
41  * @transfers:     number of spi_transfers handled
42  * @errors:        number of errors during spi_transfer
43  * @timedout:      number of timeouts during spi_transfer
44  *
45  * @spi_sync:      number of times spi_sync is used
46  * @spi_sync_immediate:
47  *                 number of times spi_sync is executed immediately
48  *                 in calling context without queuing and scheduling
49  * @spi_async:     number of times spi_async is used
50  *
51  * @bytes:         number of bytes transferred to/from device
52  * @bytes_tx:      number of bytes sent to device
53  * @bytes_rx:      number of bytes received from device
54  *
55  * @transfer_bytes_histo:
56  *                 transfer bytes histogramm
57  *
58  * @transfers_split_maxsize:
59  *                 number of transfers that have been split because of
60  *                 maxsize limit
61  */
62 struct spi_statistics {
63         spinlock_t              lock; /* lock for the whole structure */
64
65         unsigned long           messages;
66         unsigned long           transfers;
67         unsigned long           errors;
68         unsigned long           timedout;
69
70         unsigned long           spi_sync;
71         unsigned long           spi_sync_immediate;
72         unsigned long           spi_async;
73
74         unsigned long long      bytes;
75         unsigned long long      bytes_rx;
76         unsigned long long      bytes_tx;
77
78 #define SPI_STATISTICS_HISTO_SIZE 17
79         unsigned long transfer_bytes_histo[SPI_STATISTICS_HISTO_SIZE];
80
81         unsigned long transfers_split_maxsize;
82 };
83
84 void spi_statistics_add_transfer_stats(struct spi_statistics *stats,
85                                        struct spi_transfer *xfer,
86                                        struct spi_master *master);
87
88 #define SPI_STATISTICS_ADD_TO_FIELD(stats, field, count)        \
89         do {                                                    \
90                 unsigned long flags;                            \
91                 spin_lock_irqsave(&(stats)->lock, flags);       \
92                 (stats)->field += count;                        \
93                 spin_unlock_irqrestore(&(stats)->lock, flags);  \
94         } while (0)
95
96 #define SPI_STATISTICS_INCREMENT_FIELD(stats, field)    \
97         SPI_STATISTICS_ADD_TO_FIELD(stats, field, 1)
98
99 /**
100  * struct spi_device - Master side proxy for an SPI slave device
101  * @dev: Driver model representation of the device.
102  * @master: SPI controller used with the device.
103  * @max_speed_hz: Maximum clock rate to be used with this chip
104  *      (on this board); may be changed by the device's driver.
105  *      The spi_transfer.speed_hz can override this for each transfer.
106  * @chip_select: Chipselect, distinguishing chips handled by @master.
107  * @mode: The spi mode defines how data is clocked out and in.
108  *      This may be changed by the device's driver.
109  *      The "active low" default for chipselect mode can be overridden
110  *      (by specifying SPI_CS_HIGH) as can the "MSB first" default for
111  *      each word in a transfer (by specifying SPI_LSB_FIRST).
112  * @bits_per_word: Data transfers involve one or more words; word sizes
113  *      like eight or 12 bits are common.  In-memory wordsizes are
114  *      powers of two bytes (e.g. 20 bit samples use 32 bits).
115  *      This may be changed by the device's driver, or left at the
116  *      default (0) indicating protocol words are eight bit bytes.
117  *      The spi_transfer.bits_per_word can override this for each transfer.
118  * @irq: Negative, or the number passed to request_irq() to receive
119  *      interrupts from this device.
120  * @controller_state: Controller's runtime state
121  * @controller_data: Board-specific definitions for controller, such as
122  *      FIFO initialization parameters; from board_info.controller_data
123  * @modalias: Name of the driver to use with this device, or an alias
124  *      for that name.  This appears in the sysfs "modalias" attribute
125  *      for driver coldplugging, and in uevents used for hotplugging
126  * @cs_gpio: gpio number of the chipselect line (optional, -ENOENT when
127  *      when not using a GPIO line)
128  *
129  * @statistics: statistics for the spi_device
130  *
131  * A @spi_device is used to interchange data between an SPI slave
132  * (usually a discrete chip) and CPU memory.
133  *
134  * In @dev, the platform_data is used to hold information about this
135  * device that's meaningful to the device's protocol driver, but not
136  * to its controller.  One example might be an identifier for a chip
137  * variant with slightly different functionality; another might be
138  * information about how this particular board wires the chip's pins.
139  */
140 struct spi_device {
141         struct device           dev;
142         struct spi_master       *master;
143         u32                     max_speed_hz;
144         u8                      chip_select;
145         u8                      bits_per_word;
146         u16                     mode;
147 #define SPI_CPHA        0x01                    /* clock phase */
148 #define SPI_CPOL        0x02                    /* clock polarity */
149 #define SPI_MODE_0      (0|0)                   /* (original MicroWire) */
150 #define SPI_MODE_1      (0|SPI_CPHA)
151 #define SPI_MODE_2      (SPI_CPOL|0)
152 #define SPI_MODE_3      (SPI_CPOL|SPI_CPHA)
153 #define SPI_CS_HIGH     0x04                    /* chipselect active high? */
154 #define SPI_LSB_FIRST   0x08                    /* per-word bits-on-wire */
155 #define SPI_3WIRE       0x10                    /* SI/SO signals shared */
156 #define SPI_LOOP        0x20                    /* loopback mode */
157 #define SPI_NO_CS       0x40                    /* 1 dev/bus, no chipselect */
158 #define SPI_READY       0x80                    /* slave pulls low to pause */
159 #define SPI_TX_DUAL     0x100                   /* transmit with 2 wires */
160 #define SPI_TX_QUAD     0x200                   /* transmit with 4 wires */
161 #define SPI_RX_DUAL     0x400                   /* receive with 2 wires */
162 #define SPI_RX_QUAD     0x800                   /* receive with 4 wires */
163         int                     irq;
164         void                    *controller_state;
165         void                    *controller_data;
166         char                    modalias[SPI_NAME_SIZE];
167         int                     cs_gpio;        /* chip select gpio */
168
169         /* the statistics */
170         struct spi_statistics   statistics;
171
172         /*
173          * likely need more hooks for more protocol options affecting how
174          * the controller talks to each chip, like:
175          *  - memory packing (12 bit samples into low bits, others zeroed)
176          *  - priority
177          *  - drop chipselect after each word
178          *  - chipselect delays
179          *  - ...
180          */
181 };
182
183 static inline struct spi_device *to_spi_device(struct device *dev)
184 {
185         return dev ? container_of(dev, struct spi_device, dev) : NULL;
186 }
187
188 /* most drivers won't need to care about device refcounting */
189 static inline struct spi_device *spi_dev_get(struct spi_device *spi)
190 {
191         return (spi && get_device(&spi->dev)) ? spi : NULL;
192 }
193
194 static inline void spi_dev_put(struct spi_device *spi)
195 {
196         if (spi)
197                 put_device(&spi->dev);
198 }
199
200 /* ctldata is for the bus_master driver's runtime state */
201 static inline void *spi_get_ctldata(struct spi_device *spi)
202 {
203         return spi->controller_state;
204 }
205
206 static inline void spi_set_ctldata(struct spi_device *spi, void *state)
207 {
208         spi->controller_state = state;
209 }
210
211 /* device driver data */
212
213 static inline void spi_set_drvdata(struct spi_device *spi, void *data)
214 {
215         dev_set_drvdata(&spi->dev, data);
216 }
217
218 static inline void *spi_get_drvdata(struct spi_device *spi)
219 {
220         return dev_get_drvdata(&spi->dev);
221 }
222
223 struct spi_message;
224 struct spi_transfer;
225
226 /**
227  * struct spi_driver - Host side "protocol" driver
228  * @id_table: List of SPI devices supported by this driver
229  * @probe: Binds this driver to the spi device.  Drivers can verify
230  *      that the device is actually present, and may need to configure
231  *      characteristics (such as bits_per_word) which weren't needed for
232  *      the initial configuration done during system setup.
233  * @remove: Unbinds this driver from the spi device
234  * @shutdown: Standard shutdown callback used during system state
235  *      transitions such as powerdown/halt and kexec
236  * @driver: SPI device drivers should initialize the name and owner
237  *      field of this structure.
238  *
239  * This represents the kind of device driver that uses SPI messages to
240  * interact with the hardware at the other end of a SPI link.  It's called
241  * a "protocol" driver because it works through messages rather than talking
242  * directly to SPI hardware (which is what the underlying SPI controller
243  * driver does to pass those messages).  These protocols are defined in the
244  * specification for the device(s) supported by the driver.
245  *
246  * As a rule, those device protocols represent the lowest level interface
247  * supported by a driver, and it will support upper level interfaces too.
248  * Examples of such upper levels include frameworks like MTD, networking,
249  * MMC, RTC, filesystem character device nodes, and hardware monitoring.
250  */
251 struct spi_driver {
252         const struct spi_device_id *id_table;
253         int                     (*probe)(struct spi_device *spi);
254         int                     (*remove)(struct spi_device *spi);
255         void                    (*shutdown)(struct spi_device *spi);
256         struct device_driver    driver;
257 };
258
259 static inline struct spi_driver *to_spi_driver(struct device_driver *drv)
260 {
261         return drv ? container_of(drv, struct spi_driver, driver) : NULL;
262 }
263
264 extern int __spi_register_driver(struct module *owner, struct spi_driver *sdrv);
265
266 /**
267  * spi_unregister_driver - reverse effect of spi_register_driver
268  * @sdrv: the driver to unregister
269  * Context: can sleep
270  */
271 static inline void spi_unregister_driver(struct spi_driver *sdrv)
272 {
273         if (sdrv)
274                 driver_unregister(&sdrv->driver);
275 }
276
277 /* use a define to avoid include chaining to get THIS_MODULE */
278 #define spi_register_driver(driver) \
279         __spi_register_driver(THIS_MODULE, driver)
280
281 /**
282  * module_spi_driver() - Helper macro for registering a SPI driver
283  * @__spi_driver: spi_driver struct
284  *
285  * Helper macro for SPI drivers which do not do anything special in module
286  * init/exit. This eliminates a lot of boilerplate. Each module may only
287  * use this macro once, and calling it replaces module_init() and module_exit()
288  */
289 #define module_spi_driver(__spi_driver) \
290         module_driver(__spi_driver, spi_register_driver, \
291                         spi_unregister_driver)
292
293 /**
294  * struct spi_master - interface to SPI master controller
295  * @dev: device interface to this driver
296  * @list: link with the global spi_master list
297  * @bus_num: board-specific (and often SOC-specific) identifier for a
298  *      given SPI controller.
299  * @num_chipselect: chipselects are used to distinguish individual
300  *      SPI slaves, and are numbered from zero to num_chipselects.
301  *      each slave has a chipselect signal, but it's common that not
302  *      every chipselect is connected to a slave.
303  * @dma_alignment: SPI controller constraint on DMA buffers alignment.
304  * @mode_bits: flags understood by this controller driver
305  * @bits_per_word_mask: A mask indicating which values of bits_per_word are
306  *      supported by the driver. Bit n indicates that a bits_per_word n+1 is
307  *      supported. If set, the SPI core will reject any transfer with an
308  *      unsupported bits_per_word. If not set, this value is simply ignored,
309  *      and it's up to the individual driver to perform any validation.
310  * @min_speed_hz: Lowest supported transfer speed
311  * @max_speed_hz: Highest supported transfer speed
312  * @flags: other constraints relevant to this driver
313  * @max_transfer_size: function that returns the max transfer size for
314  *      a &spi_device; may be %NULL, so the default %SIZE_MAX will be used.
315  * @max_message_size: function that returns the max message size for
316  *      a &spi_device; may be %NULL, so the default %SIZE_MAX will be used.
317  * @io_mutex: mutex for physical bus access
318  * @bus_lock_spinlock: spinlock for SPI bus locking
319  * @bus_lock_mutex: mutex for exclusion of multiple callers
320  * @bus_lock_flag: indicates that the SPI bus is locked for exclusive use
321  * @setup: updates the device mode and clocking records used by a
322  *      device's SPI controller; protocol code may call this.  This
323  *      must fail if an unrecognized or unsupported mode is requested.
324  *      It's always safe to call this unless transfers are pending on
325  *      the device whose settings are being modified.
326  * @transfer: adds a message to the controller's transfer queue.
327  * @cleanup: frees controller-specific state
328  * @can_dma: determine whether this master supports DMA
329  * @queued: whether this master is providing an internal message queue
330  * @kworker: thread struct for message pump
331  * @kworker_task: pointer to task for message pump kworker thread
332  * @pump_messages: work struct for scheduling work to the message pump
333  * @queue_lock: spinlock to syncronise access to message queue
334  * @queue: message queue
335  * @idling: the device is entering idle state
336  * @cur_msg: the currently in-flight message
337  * @cur_msg_prepared: spi_prepare_message was called for the currently
338  *                    in-flight message
339  * @cur_msg_mapped: message has been mapped for DMA
340  * @xfer_completion: used by core transfer_one_message()
341  * @busy: message pump is busy
342  * @running: message pump is running
343  * @rt: whether this queue is set to run as a realtime task
344  * @auto_runtime_pm: the core should ensure a runtime PM reference is held
345  *                   while the hardware is prepared, using the parent
346  *                   device for the spidev
347  * @max_dma_len: Maximum length of a DMA transfer for the device.
348  * @prepare_transfer_hardware: a message will soon arrive from the queue
349  *      so the subsystem requests the driver to prepare the transfer hardware
350  *      by issuing this call
351  * @transfer_one_message: the subsystem calls the driver to transfer a single
352  *      message while queuing transfers that arrive in the meantime. When the
353  *      driver is finished with this message, it must call
354  *      spi_finalize_current_message() so the subsystem can issue the next
355  *      message
356  * @unprepare_transfer_hardware: there are currently no more messages on the
357  *      queue so the subsystem notifies the driver that it may relax the
358  *      hardware by issuing this call
359  * @set_cs: set the logic level of the chip select line.  May be called
360  *          from interrupt context.
361  * @prepare_message: set up the controller to transfer a single message,
362  *                   for example doing DMA mapping.  Called from threaded
363  *                   context.
364  * @transfer_one: transfer a single spi_transfer.
365  *                  - return 0 if the transfer is finished,
366  *                  - return 1 if the transfer is still in progress. When
367  *                    the driver is finished with this transfer it must
368  *                    call spi_finalize_current_transfer() so the subsystem
369  *                    can issue the next transfer. Note: transfer_one and
370  *                    transfer_one_message are mutually exclusive; when both
371  *                    are set, the generic subsystem does not call your
372  *                    transfer_one callback.
373  * @handle_err: the subsystem calls the driver to handle an error that occurs
374  *              in the generic implementation of transfer_one_message().
375  * @unprepare_message: undo any work done by prepare_message().
376  * @spi_flash_read: to support spi-controller hardwares that provide
377  *                  accelerated interface to read from flash devices.
378  * @flash_read_supported: spi device supports flash read
379  * @cs_gpios: Array of GPIOs to use as chip select lines; one per CS
380  *      number. Any individual value may be -ENOENT for CS lines that
381  *      are not GPIOs (driven by the SPI controller itself).
382  * @statistics: statistics for the spi_master
383  * @dma_tx: DMA transmit channel
384  * @dma_rx: DMA receive channel
385  * @dummy_rx: dummy receive buffer for full-duplex devices
386  * @dummy_tx: dummy transmit buffer for full-duplex devices
387  * @fw_translate_cs: If the boot firmware uses different numbering scheme
388  *      what Linux expects, this optional hook can be used to translate
389  *      between the two.
390  *
391  * Each SPI master controller can communicate with one or more @spi_device
392  * children.  These make a small bus, sharing MOSI, MISO and SCK signals
393  * but not chip select signals.  Each device may be configured to use a
394  * different clock rate, since those shared signals are ignored unless
395  * the chip is selected.
396  *
397  * The driver for an SPI controller manages access to those devices through
398  * a queue of spi_message transactions, copying data between CPU memory and
399  * an SPI slave device.  For each such message it queues, it calls the
400  * message's completion function when the transaction completes.
401  */
402 struct spi_master {
403         struct device   dev;
404
405         struct list_head list;
406
407         /* other than negative (== assign one dynamically), bus_num is fully
408          * board-specific.  usually that simplifies to being SOC-specific.
409          * example:  one SOC has three SPI controllers, numbered 0..2,
410          * and one board's schematics might show it using SPI-2.  software
411          * would normally use bus_num=2 for that controller.
412          */
413         s16                     bus_num;
414
415         /* chipselects will be integral to many controllers; some others
416          * might use board-specific GPIOs.
417          */
418         u16                     num_chipselect;
419
420         /* some SPI controllers pose alignment requirements on DMAable
421          * buffers; let protocol drivers know about these requirements.
422          */
423         u16                     dma_alignment;
424
425         /* spi_device.mode flags understood by this controller driver */
426         u16                     mode_bits;
427
428         /* bitmask of supported bits_per_word for transfers */
429         u32                     bits_per_word_mask;
430 #define SPI_BPW_MASK(bits) BIT((bits) - 1)
431 #define SPI_BIT_MASK(bits) (((bits) == 32) ? ~0U : (BIT(bits) - 1))
432 #define SPI_BPW_RANGE_MASK(min, max) (SPI_BIT_MASK(max) - SPI_BIT_MASK(min - 1))
433
434         /* limits on transfer speed */
435         u32                     min_speed_hz;
436         u32                     max_speed_hz;
437
438         /* other constraints relevant to this driver */
439         u16                     flags;
440 #define SPI_MASTER_HALF_DUPLEX  BIT(0)          /* can't do full duplex */
441 #define SPI_MASTER_NO_RX        BIT(1)          /* can't do buffer read */
442 #define SPI_MASTER_NO_TX        BIT(2)          /* can't do buffer write */
443 #define SPI_MASTER_MUST_RX      BIT(3)          /* requires rx */
444 #define SPI_MASTER_MUST_TX      BIT(4)          /* requires tx */
445
446         /* flag indicating this is a non-devres managed controller */
447         bool                    devm_allocated;
448
449         /*
450          * on some hardware transfer / message size may be constrained
451          * the limit may depend on device transfer settings
452          */
453         size_t (*max_transfer_size)(struct spi_device *spi);
454         size_t (*max_message_size)(struct spi_device *spi);
455
456         /* I/O mutex */
457         struct mutex            io_mutex;
458
459         /* lock and mutex for SPI bus locking */
460         spinlock_t              bus_lock_spinlock;
461         struct mutex            bus_lock_mutex;
462
463         /* flag indicating that the SPI bus is locked for exclusive use */
464         bool                    bus_lock_flag;
465
466         /* Setup mode and clock, etc (spi driver may call many times).
467          *
468          * IMPORTANT:  this may be called when transfers to another
469          * device are active.  DO NOT UPDATE SHARED REGISTERS in ways
470          * which could break those transfers.
471          */
472         int                     (*setup)(struct spi_device *spi);
473
474         /* bidirectional bulk transfers
475          *
476          * + The transfer() method may not sleep; its main role is
477          *   just to add the message to the queue.
478          * + For now there's no remove-from-queue operation, or
479          *   any other request management
480          * + To a given spi_device, message queueing is pure fifo
481          *
482          * + The master's main job is to process its message queue,
483          *   selecting a chip then transferring data
484          * + If there are multiple spi_device children, the i/o queue
485          *   arbitration algorithm is unspecified (round robin, fifo,
486          *   priority, reservations, preemption, etc)
487          *
488          * + Chipselect stays active during the entire message
489          *   (unless modified by spi_transfer.cs_change != 0).
490          * + The message transfers use clock and SPI mode parameters
491          *   previously established by setup() for this device
492          */
493         int                     (*transfer)(struct spi_device *spi,
494                                                 struct spi_message *mesg);
495
496         /* called on release() to free memory provided by spi_master */
497         void                    (*cleanup)(struct spi_device *spi);
498
499         /*
500          * Used to enable core support for DMA handling, if can_dma()
501          * exists and returns true then the transfer will be mapped
502          * prior to transfer_one() being called.  The driver should
503          * not modify or store xfer and dma_tx and dma_rx must be set
504          * while the device is prepared.
505          */
506         bool                    (*can_dma)(struct spi_master *master,
507                                            struct spi_device *spi,
508                                            struct spi_transfer *xfer);
509
510         /*
511          * These hooks are for drivers that want to use the generic
512          * master transfer queueing mechanism. If these are used, the
513          * transfer() function above must NOT be specified by the driver.
514          * Over time we expect SPI drivers to be phased over to this API.
515          */
516         bool                            queued;
517         struct kthread_worker           kworker;
518         struct task_struct              *kworker_task;
519         struct kthread_work             pump_messages;
520         spinlock_t                      queue_lock;
521         struct list_head                queue;
522         struct spi_message              *cur_msg;
523         bool                            idling;
524         bool                            busy;
525         bool                            running;
526         bool                            rt;
527         bool                            auto_runtime_pm;
528         bool                            cur_msg_prepared;
529         bool                            cur_msg_mapped;
530         struct completion               xfer_completion;
531         size_t                          max_dma_len;
532
533         int (*prepare_transfer_hardware)(struct spi_master *master);
534         int (*transfer_one_message)(struct spi_master *master,
535                                     struct spi_message *mesg);
536         int (*unprepare_transfer_hardware)(struct spi_master *master);
537         int (*prepare_message)(struct spi_master *master,
538                                struct spi_message *message);
539         int (*unprepare_message)(struct spi_master *master,
540                                  struct spi_message *message);
541         int (*spi_flash_read)(struct  spi_device *spi,
542                               struct spi_flash_read_message *msg);
543         bool (*flash_read_supported)(struct spi_device *spi);
544
545         /*
546          * These hooks are for drivers that use a generic implementation
547          * of transfer_one_message() provied by the core.
548          */
549         void (*set_cs)(struct spi_device *spi, bool enable);
550         int (*transfer_one)(struct spi_master *master, struct spi_device *spi,
551                             struct spi_transfer *transfer);
552         void (*handle_err)(struct spi_master *master,
553                            struct spi_message *message);
554
555         /* gpio chip select */
556         int                     *cs_gpios;
557
558         /* statistics */
559         struct spi_statistics   statistics;
560
561         /* DMA channels for use with core dmaengine helpers */
562         struct dma_chan         *dma_tx;
563         struct dma_chan         *dma_rx;
564
565         /* dummy data for full duplex devices */
566         void                    *dummy_rx;
567         void                    *dummy_tx;
568
569         int (*fw_translate_cs)(struct spi_master *master, unsigned cs);
570 };
571
572 static inline void *spi_master_get_devdata(struct spi_master *master)
573 {
574         return dev_get_drvdata(&master->dev);
575 }
576
577 static inline void spi_master_set_devdata(struct spi_master *master, void *data)
578 {
579         dev_set_drvdata(&master->dev, data);
580 }
581
582 static inline struct spi_master *spi_master_get(struct spi_master *master)
583 {
584         if (!master || !get_device(&master->dev))
585                 return NULL;
586         return master;
587 }
588
589 static inline void spi_master_put(struct spi_master *master)
590 {
591         if (master)
592                 put_device(&master->dev);
593 }
594
595 /* PM calls that need to be issued by the driver */
596 extern int spi_master_suspend(struct spi_master *master);
597 extern int spi_master_resume(struct spi_master *master);
598
599 /* Calls the driver make to interact with the message queue */
600 extern struct spi_message *spi_get_next_queued_message(struct spi_master *master);
601 extern void spi_finalize_current_message(struct spi_master *master);
602 extern void spi_finalize_current_transfer(struct spi_master *master);
603
604 /* the spi driver core manages memory for the spi_master classdev */
605 extern struct spi_master *
606 spi_alloc_master(struct device *host, unsigned size);
607 extern struct spi_master *
608 devm_spi_alloc_master(struct device *dev, unsigned int size);
609
610 extern int spi_register_master(struct spi_master *master);
611 extern int devm_spi_register_master(struct device *dev,
612                                     struct spi_master *master);
613 extern void spi_unregister_master(struct spi_master *master);
614
615 extern struct spi_master *spi_busnum_to_master(u16 busnum);
616
617 /*
618  * SPI resource management while processing a SPI message
619  */
620
621 typedef void (*spi_res_release_t)(struct spi_master *master,
622                                   struct spi_message *msg,
623                                   void *res);
624
625 /**
626  * struct spi_res - spi resource management structure
627  * @entry:   list entry
628  * @release: release code called prior to freeing this resource
629  * @data:    extra data allocated for the specific use-case
630  *
631  * this is based on ideas from devres, but focused on life-cycle
632  * management during spi_message processing
633  */
634 struct spi_res {
635         struct list_head        entry;
636         spi_res_release_t       release;
637         unsigned long long      data[]; /* guarantee ull alignment */
638 };
639
640 extern void *spi_res_alloc(struct spi_device *spi,
641                            spi_res_release_t release,
642                            size_t size, gfp_t gfp);
643 extern void spi_res_add(struct spi_message *message, void *res);
644 extern void spi_res_free(void *res);
645
646 extern void spi_res_release(struct spi_master *master,
647                             struct spi_message *message);
648
649 /*---------------------------------------------------------------------------*/
650
651 /*
652  * I/O INTERFACE between SPI controller and protocol drivers
653  *
654  * Protocol drivers use a queue of spi_messages, each transferring data
655  * between the controller and memory buffers.
656  *
657  * The spi_messages themselves consist of a series of read+write transfer
658  * segments.  Those segments always read the same number of bits as they
659  * write; but one or the other is easily ignored by passing a null buffer
660  * pointer.  (This is unlike most types of I/O API, because SPI hardware
661  * is full duplex.)
662  *
663  * NOTE:  Allocation of spi_transfer and spi_message memory is entirely
664  * up to the protocol driver, which guarantees the integrity of both (as
665  * well as the data buffers) for as long as the message is queued.
666  */
667
668 /**
669  * struct spi_transfer - a read/write buffer pair
670  * @tx_buf: data to be written (dma-safe memory), or NULL
671  * @rx_buf: data to be read (dma-safe memory), or NULL
672  * @tx_dma: DMA address of tx_buf, if @spi_message.is_dma_mapped
673  * @rx_dma: DMA address of rx_buf, if @spi_message.is_dma_mapped
674  * @tx_nbits: number of bits used for writing. If 0 the default
675  *      (SPI_NBITS_SINGLE) is used.
676  * @rx_nbits: number of bits used for reading. If 0 the default
677  *      (SPI_NBITS_SINGLE) is used.
678  * @len: size of rx and tx buffers (in bytes)
679  * @speed_hz: Select a speed other than the device default for this
680  *      transfer. If 0 the default (from @spi_device) is used.
681  * @bits_per_word: select a bits_per_word other than the device default
682  *      for this transfer. If 0 the default (from @spi_device) is used.
683  * @cs_change: affects chipselect after this transfer completes
684  * @delay_usecs: microseconds to delay after this transfer before
685  *      (optionally) changing the chipselect status, then starting
686  *      the next transfer or completing this @spi_message.
687  * @transfer_list: transfers are sequenced through @spi_message.transfers
688  * @tx_sg: Scatterlist for transmit, currently not for client use
689  * @rx_sg: Scatterlist for receive, currently not for client use
690  *
691  * SPI transfers always write the same number of bytes as they read.
692  * Protocol drivers should always provide @rx_buf and/or @tx_buf.
693  * In some cases, they may also want to provide DMA addresses for
694  * the data being transferred; that may reduce overhead, when the
695  * underlying driver uses dma.
696  *
697  * If the transmit buffer is null, zeroes will be shifted out
698  * while filling @rx_buf.  If the receive buffer is null, the data
699  * shifted in will be discarded.  Only "len" bytes shift out (or in).
700  * It's an error to try to shift out a partial word.  (For example, by
701  * shifting out three bytes with word size of sixteen or twenty bits;
702  * the former uses two bytes per word, the latter uses four bytes.)
703  *
704  * In-memory data values are always in native CPU byte order, translated
705  * from the wire byte order (big-endian except with SPI_LSB_FIRST).  So
706  * for example when bits_per_word is sixteen, buffers are 2N bytes long
707  * (@len = 2N) and hold N sixteen bit words in CPU byte order.
708  *
709  * When the word size of the SPI transfer is not a power-of-two multiple
710  * of eight bits, those in-memory words include extra bits.  In-memory
711  * words are always seen by protocol drivers as right-justified, so the
712  * undefined (rx) or unused (tx) bits are always the most significant bits.
713  *
714  * All SPI transfers start with the relevant chipselect active.  Normally
715  * it stays selected until after the last transfer in a message.  Drivers
716  * can affect the chipselect signal using cs_change.
717  *
718  * (i) If the transfer isn't the last one in the message, this flag is
719  * used to make the chipselect briefly go inactive in the middle of the
720  * message.  Toggling chipselect in this way may be needed to terminate
721  * a chip command, letting a single spi_message perform all of group of
722  * chip transactions together.
723  *
724  * (ii) When the transfer is the last one in the message, the chip may
725  * stay selected until the next transfer.  On multi-device SPI busses
726  * with nothing blocking messages going to other devices, this is just
727  * a performance hint; starting a message to another device deselects
728  * this one.  But in other cases, this can be used to ensure correctness.
729  * Some devices need protocol transactions to be built from a series of
730  * spi_message submissions, where the content of one message is determined
731  * by the results of previous messages and where the whole transaction
732  * ends when the chipselect goes intactive.
733  *
734  * When SPI can transfer in 1x,2x or 4x. It can get this transfer information
735  * from device through @tx_nbits and @rx_nbits. In Bi-direction, these
736  * two should both be set. User can set transfer mode with SPI_NBITS_SINGLE(1x)
737  * SPI_NBITS_DUAL(2x) and SPI_NBITS_QUAD(4x) to support these three transfer.
738  *
739  * The code that submits an spi_message (and its spi_transfers)
740  * to the lower layers is responsible for managing its memory.
741  * Zero-initialize every field you don't set up explicitly, to
742  * insulate against future API updates.  After you submit a message
743  * and its transfers, ignore them until its completion callback.
744  */
745 struct spi_transfer {
746         /* it's ok if tx_buf == rx_buf (right?)
747          * for MicroWire, one buffer must be null
748          * buffers must work with dma_*map_single() calls, unless
749          *   spi_message.is_dma_mapped reports a pre-existing mapping
750          */
751         const void      *tx_buf;
752         void            *rx_buf;
753         unsigned        len;
754
755         dma_addr_t      tx_dma;
756         dma_addr_t      rx_dma;
757         struct sg_table tx_sg;
758         struct sg_table rx_sg;
759
760         unsigned        cs_change:1;
761         unsigned        tx_nbits:3;
762         unsigned        rx_nbits:3;
763 #define SPI_NBITS_SINGLE        0x01 /* 1bit transfer */
764 #define SPI_NBITS_DUAL          0x02 /* 2bits transfer */
765 #define SPI_NBITS_QUAD          0x04 /* 4bits transfer */
766         u8              bits_per_word;
767         u16             delay_usecs;
768         u32             speed_hz;
769
770         struct list_head transfer_list;
771 };
772
773 /**
774  * struct spi_message - one multi-segment SPI transaction
775  * @transfers: list of transfer segments in this transaction
776  * @spi: SPI device to which the transaction is queued
777  * @is_dma_mapped: if true, the caller provided both dma and cpu virtual
778  *      addresses for each transfer buffer
779  * @complete: called to report transaction completions
780  * @context: the argument to complete() when it's called
781  * @frame_length: the total number of bytes in the message
782  * @actual_length: the total number of bytes that were transferred in all
783  *      successful segments
784  * @status: zero for success, else negative errno
785  * @queue: for use by whichever driver currently owns the message
786  * @state: for use by whichever driver currently owns the message
787  * @resources: for resource management when the spi message is processed
788  *
789  * A @spi_message is used to execute an atomic sequence of data transfers,
790  * each represented by a struct spi_transfer.  The sequence is "atomic"
791  * in the sense that no other spi_message may use that SPI bus until that
792  * sequence completes.  On some systems, many such sequences can execute as
793  * as single programmed DMA transfer.  On all systems, these messages are
794  * queued, and might complete after transactions to other devices.  Messages
795  * sent to a given spi_device are always executed in FIFO order.
796  *
797  * The code that submits an spi_message (and its spi_transfers)
798  * to the lower layers is responsible for managing its memory.
799  * Zero-initialize every field you don't set up explicitly, to
800  * insulate against future API updates.  After you submit a message
801  * and its transfers, ignore them until its completion callback.
802  */
803 struct spi_message {
804         struct list_head        transfers;
805
806         struct spi_device       *spi;
807
808         unsigned                is_dma_mapped:1;
809
810         /* REVISIT:  we might want a flag affecting the behavior of the
811          * last transfer ... allowing things like "read 16 bit length L"
812          * immediately followed by "read L bytes".  Basically imposing
813          * a specific message scheduling algorithm.
814          *
815          * Some controller drivers (message-at-a-time queue processing)
816          * could provide that as their default scheduling algorithm.  But
817          * others (with multi-message pipelines) could need a flag to
818          * tell them about such special cases.
819          */
820
821         /* completion is reported through a callback */
822         void                    (*complete)(void *context);
823         void                    *context;
824         unsigned                frame_length;
825         unsigned                actual_length;
826         int                     status;
827
828         /* for optional use by whatever driver currently owns the
829          * spi_message ...  between calls to spi_async and then later
830          * complete(), that's the spi_master controller driver.
831          */
832         struct list_head        queue;
833         void                    *state;
834
835         /* list of spi_res reources when the spi message is processed */
836         struct list_head        resources;
837 };
838
839 static inline void spi_message_init_no_memset(struct spi_message *m)
840 {
841         INIT_LIST_HEAD(&m->transfers);
842         INIT_LIST_HEAD(&m->resources);
843 }
844
845 static inline void spi_message_init(struct spi_message *m)
846 {
847         memset(m, 0, sizeof *m);
848         spi_message_init_no_memset(m);
849 }
850
851 static inline void
852 spi_message_add_tail(struct spi_transfer *t, struct spi_message *m)
853 {
854         list_add_tail(&t->transfer_list, &m->transfers);
855 }
856
857 static inline void
858 spi_transfer_del(struct spi_transfer *t)
859 {
860         list_del(&t->transfer_list);
861 }
862
863 /**
864  * spi_message_init_with_transfers - Initialize spi_message and append transfers
865  * @m: spi_message to be initialized
866  * @xfers: An array of spi transfers
867  * @num_xfers: Number of items in the xfer array
868  *
869  * This function initializes the given spi_message and adds each spi_transfer in
870  * the given array to the message.
871  */
872 static inline void
873 spi_message_init_with_transfers(struct spi_message *m,
874 struct spi_transfer *xfers, unsigned int num_xfers)
875 {
876         unsigned int i;
877
878         spi_message_init(m);
879         for (i = 0; i < num_xfers; ++i)
880                 spi_message_add_tail(&xfers[i], m);
881 }
882
883 /* It's fine to embed message and transaction structures in other data
884  * structures so long as you don't free them while they're in use.
885  */
886
887 static inline struct spi_message *spi_message_alloc(unsigned ntrans, gfp_t flags)
888 {
889         struct spi_message *m;
890
891         m = kzalloc(sizeof(struct spi_message)
892                         + ntrans * sizeof(struct spi_transfer),
893                         flags);
894         if (m) {
895                 unsigned i;
896                 struct spi_transfer *t = (struct spi_transfer *)(m + 1);
897
898                 INIT_LIST_HEAD(&m->transfers);
899                 for (i = 0; i < ntrans; i++, t++)
900                         spi_message_add_tail(t, m);
901         }
902         return m;
903 }
904
905 static inline void spi_message_free(struct spi_message *m)
906 {
907         kfree(m);
908 }
909
910 extern int spi_setup(struct spi_device *spi);
911 extern int spi_async(struct spi_device *spi, struct spi_message *message);
912 extern int spi_async_locked(struct spi_device *spi,
913                             struct spi_message *message);
914
915 static inline size_t
916 spi_max_message_size(struct spi_device *spi)
917 {
918         struct spi_master *master = spi->master;
919         if (!master->max_message_size)
920                 return SIZE_MAX;
921         return master->max_message_size(spi);
922 }
923
924 static inline size_t
925 spi_max_transfer_size(struct spi_device *spi)
926 {
927         struct spi_master *master = spi->master;
928         size_t tr_max = SIZE_MAX;
929         size_t msg_max = spi_max_message_size(spi);
930
931         if (master->max_transfer_size)
932                 tr_max = master->max_transfer_size(spi);
933
934         /* transfer size limit must not be greater than messsage size limit */
935         return min(tr_max, msg_max);
936 }
937
938 /*---------------------------------------------------------------------------*/
939
940 /* SPI transfer replacement methods which make use of spi_res */
941
942 struct spi_replaced_transfers;
943 typedef void (*spi_replaced_release_t)(struct spi_master *master,
944                                        struct spi_message *msg,
945                                        struct spi_replaced_transfers *res);
946 /**
947  * struct spi_replaced_transfers - structure describing the spi_transfer
948  *                                 replacements that have occurred
949  *                                 so that they can get reverted
950  * @release:            some extra release code to get executed prior to
951  *                      relasing this structure
952  * @extradata:          pointer to some extra data if requested or NULL
953  * @replaced_transfers: transfers that have been replaced and which need
954  *                      to get restored
955  * @replaced_after:     the transfer after which the @replaced_transfers
956  *                      are to get re-inserted
957  * @inserted:           number of transfers inserted
958  * @inserted_transfers: array of spi_transfers of array-size @inserted,
959  *                      that have been replacing replaced_transfers
960  *
961  * note: that @extradata will point to @inserted_transfers[@inserted]
962  * if some extra allocation is requested, so alignment will be the same
963  * as for spi_transfers
964  */
965 struct spi_replaced_transfers {
966         spi_replaced_release_t release;
967         void *extradata;
968         struct list_head replaced_transfers;
969         struct list_head *replaced_after;
970         size_t inserted;
971         struct spi_transfer inserted_transfers[];
972 };
973
974 extern struct spi_replaced_transfers *spi_replace_transfers(
975         struct spi_message *msg,
976         struct spi_transfer *xfer_first,
977         size_t remove,
978         size_t insert,
979         spi_replaced_release_t release,
980         size_t extradatasize,
981         gfp_t gfp);
982
983 /*---------------------------------------------------------------------------*/
984
985 /* SPI transfer transformation methods */
986
987 extern int spi_split_transfers_maxsize(struct spi_master *master,
988                                        struct spi_message *msg,
989                                        size_t maxsize,
990                                        gfp_t gfp);
991
992 /*---------------------------------------------------------------------------*/
993
994 /* All these synchronous SPI transfer routines are utilities layered
995  * over the core async transfer primitive.  Here, "synchronous" means
996  * they will sleep uninterruptibly until the async transfer completes.
997  */
998
999 extern int spi_sync(struct spi_device *spi, struct spi_message *message);
1000 extern int spi_sync_locked(struct spi_device *spi, struct spi_message *message);
1001 extern int spi_bus_lock(struct spi_master *master);
1002 extern int spi_bus_unlock(struct spi_master *master);
1003
1004 /**
1005  * spi_sync_transfer - synchronous SPI data transfer
1006  * @spi: device with which data will be exchanged
1007  * @xfers: An array of spi_transfers
1008  * @num_xfers: Number of items in the xfer array
1009  * Context: can sleep
1010  *
1011  * Does a synchronous SPI data transfer of the given spi_transfer array.
1012  *
1013  * For more specific semantics see spi_sync().
1014  *
1015  * Return: Return: zero on success, else a negative error code.
1016  */
1017 static inline int
1018 spi_sync_transfer(struct spi_device *spi, struct spi_transfer *xfers,
1019         unsigned int num_xfers)
1020 {
1021         struct spi_message msg;
1022
1023         spi_message_init_with_transfers(&msg, xfers, num_xfers);
1024
1025         return spi_sync(spi, &msg);
1026 }
1027
1028 /**
1029  * spi_write - SPI synchronous write
1030  * @spi: device to which data will be written
1031  * @buf: data buffer
1032  * @len: data buffer size
1033  * Context: can sleep
1034  *
1035  * This function writes the buffer @buf.
1036  * Callable only from contexts that can sleep.
1037  *
1038  * Return: zero on success, else a negative error code.
1039  */
1040 static inline int
1041 spi_write(struct spi_device *spi, const void *buf, size_t len)
1042 {
1043         struct spi_transfer     t = {
1044                         .tx_buf         = buf,
1045                         .len            = len,
1046                 };
1047
1048         return spi_sync_transfer(spi, &t, 1);
1049 }
1050
1051 /**
1052  * spi_read - SPI synchronous read
1053  * @spi: device from which data will be read
1054  * @buf: data buffer
1055  * @len: data buffer size
1056  * Context: can sleep
1057  *
1058  * This function reads the buffer @buf.
1059  * Callable only from contexts that can sleep.
1060  *
1061  * Return: zero on success, else a negative error code.
1062  */
1063 static inline int
1064 spi_read(struct spi_device *spi, void *buf, size_t len)
1065 {
1066         struct spi_transfer     t = {
1067                         .rx_buf         = buf,
1068                         .len            = len,
1069                 };
1070
1071         return spi_sync_transfer(spi, &t, 1);
1072 }
1073
1074 /* this copies txbuf and rxbuf data; for small transfers only! */
1075 extern int spi_write_then_read(struct spi_device *spi,
1076                 const void *txbuf, unsigned n_tx,
1077                 void *rxbuf, unsigned n_rx);
1078
1079 /**
1080  * spi_w8r8 - SPI synchronous 8 bit write followed by 8 bit read
1081  * @spi: device with which data will be exchanged
1082  * @cmd: command to be written before data is read back
1083  * Context: can sleep
1084  *
1085  * Callable only from contexts that can sleep.
1086  *
1087  * Return: the (unsigned) eight bit number returned by the
1088  * device, or else a negative error code.
1089  */
1090 static inline ssize_t spi_w8r8(struct spi_device *spi, u8 cmd)
1091 {
1092         ssize_t                 status;
1093         u8                      result;
1094
1095         status = spi_write_then_read(spi, &cmd, 1, &result, 1);
1096
1097         /* return negative errno or unsigned value */
1098         return (status < 0) ? status : result;
1099 }
1100
1101 /**
1102  * spi_w8r16 - SPI synchronous 8 bit write followed by 16 bit read
1103  * @spi: device with which data will be exchanged
1104  * @cmd: command to be written before data is read back
1105  * Context: can sleep
1106  *
1107  * The number is returned in wire-order, which is at least sometimes
1108  * big-endian.
1109  *
1110  * Callable only from contexts that can sleep.
1111  *
1112  * Return: the (unsigned) sixteen bit number returned by the
1113  * device, or else a negative error code.
1114  */
1115 static inline ssize_t spi_w8r16(struct spi_device *spi, u8 cmd)
1116 {
1117         ssize_t                 status;
1118         u16                     result;
1119
1120         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1121
1122         /* return negative errno or unsigned value */
1123         return (status < 0) ? status : result;
1124 }
1125
1126 /**
1127  * spi_w8r16be - SPI synchronous 8 bit write followed by 16 bit big-endian read
1128  * @spi: device with which data will be exchanged
1129  * @cmd: command to be written before data is read back
1130  * Context: can sleep
1131  *
1132  * This function is similar to spi_w8r16, with the exception that it will
1133  * convert the read 16 bit data word from big-endian to native endianness.
1134  *
1135  * Callable only from contexts that can sleep.
1136  *
1137  * Return: the (unsigned) sixteen bit number returned by the device in cpu
1138  * endianness, or else a negative error code.
1139  */
1140 static inline ssize_t spi_w8r16be(struct spi_device *spi, u8 cmd)
1141
1142 {
1143         ssize_t status;
1144         __be16 result;
1145
1146         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1147         if (status < 0)
1148                 return status;
1149
1150         return be16_to_cpu(result);
1151 }
1152
1153 /**
1154  * struct spi_flash_read_message - flash specific information for
1155  * spi-masters that provide accelerated flash read interfaces
1156  * @buf: buffer to read data
1157  * @from: offset within the flash from where data is to be read
1158  * @len: length of data to be read
1159  * @retlen: actual length of data read
1160  * @read_opcode: read_opcode to be used to communicate with flash
1161  * @addr_width: number of address bytes
1162  * @dummy_bytes: number of dummy bytes
1163  * @opcode_nbits: number of lines to send opcode
1164  * @addr_nbits: number of lines to send address
1165  * @data_nbits: number of lines for data
1166  * @rx_sg: Scatterlist for receive data read from flash
1167  * @cur_msg_mapped: message has been mapped for DMA
1168  */
1169 struct spi_flash_read_message {
1170         void *buf;
1171         loff_t from;
1172         size_t len;
1173         size_t retlen;
1174         u8 read_opcode;
1175         u8 addr_width;
1176         u8 dummy_bytes;
1177         u8 opcode_nbits;
1178         u8 addr_nbits;
1179         u8 data_nbits;
1180         struct sg_table rx_sg;
1181         bool cur_msg_mapped;
1182 };
1183
1184 /* SPI core interface for flash read support */
1185 static inline bool spi_flash_read_supported(struct spi_device *spi)
1186 {
1187         return spi->master->spi_flash_read &&
1188                (!spi->master->flash_read_supported ||
1189                spi->master->flash_read_supported(spi));
1190 }
1191
1192 int spi_flash_read(struct spi_device *spi,
1193                    struct spi_flash_read_message *msg);
1194
1195 /*---------------------------------------------------------------------------*/
1196
1197 /*
1198  * INTERFACE between board init code and SPI infrastructure.
1199  *
1200  * No SPI driver ever sees these SPI device table segments, but
1201  * it's how the SPI core (or adapters that get hotplugged) grows
1202  * the driver model tree.
1203  *
1204  * As a rule, SPI devices can't be probed.  Instead, board init code
1205  * provides a table listing the devices which are present, with enough
1206  * information to bind and set up the device's driver.  There's basic
1207  * support for nonstatic configurations too; enough to handle adding
1208  * parport adapters, or microcontrollers acting as USB-to-SPI bridges.
1209  */
1210
1211 /**
1212  * struct spi_board_info - board-specific template for a SPI device
1213  * @modalias: Initializes spi_device.modalias; identifies the driver.
1214  * @platform_data: Initializes spi_device.platform_data; the particular
1215  *      data stored there is driver-specific.
1216  * @controller_data: Initializes spi_device.controller_data; some
1217  *      controllers need hints about hardware setup, e.g. for DMA.
1218  * @irq: Initializes spi_device.irq; depends on how the board is wired.
1219  * @max_speed_hz: Initializes spi_device.max_speed_hz; based on limits
1220  *      from the chip datasheet and board-specific signal quality issues.
1221  * @bus_num: Identifies which spi_master parents the spi_device; unused
1222  *      by spi_new_device(), and otherwise depends on board wiring.
1223  * @chip_select: Initializes spi_device.chip_select; depends on how
1224  *      the board is wired.
1225  * @mode: Initializes spi_device.mode; based on the chip datasheet, board
1226  *      wiring (some devices support both 3WIRE and standard modes), and
1227  *      possibly presence of an inverter in the chipselect path.
1228  *
1229  * When adding new SPI devices to the device tree, these structures serve
1230  * as a partial device template.  They hold information which can't always
1231  * be determined by drivers.  Information that probe() can establish (such
1232  * as the default transfer wordsize) is not included here.
1233  *
1234  * These structures are used in two places.  Their primary role is to
1235  * be stored in tables of board-specific device descriptors, which are
1236  * declared early in board initialization and then used (much later) to
1237  * populate a controller's device tree after the that controller's driver
1238  * initializes.  A secondary (and atypical) role is as a parameter to
1239  * spi_new_device() call, which happens after those controller drivers
1240  * are active in some dynamic board configuration models.
1241  */
1242 struct spi_board_info {
1243         /* the device name and module name are coupled, like platform_bus;
1244          * "modalias" is normally the driver name.
1245          *
1246          * platform_data goes to spi_device.dev.platform_data,
1247          * controller_data goes to spi_device.controller_data,
1248          * irq is copied too
1249          */
1250         char            modalias[SPI_NAME_SIZE];
1251         const void      *platform_data;
1252         void            *controller_data;
1253         int             irq;
1254
1255         /* slower signaling on noisy or low voltage boards */
1256         u32             max_speed_hz;
1257
1258
1259         /* bus_num is board specific and matches the bus_num of some
1260          * spi_master that will probably be registered later.
1261          *
1262          * chip_select reflects how this chip is wired to that master;
1263          * it's less than num_chipselect.
1264          */
1265         u16             bus_num;
1266         u16             chip_select;
1267
1268         /* mode becomes spi_device.mode, and is essential for chips
1269          * where the default of SPI_CS_HIGH = 0 is wrong.
1270          */
1271         u16             mode;
1272
1273         /* ... may need additional spi_device chip config data here.
1274          * avoid stuff protocol drivers can set; but include stuff
1275          * needed to behave without being bound to a driver:
1276          *  - quirks like clock rate mattering when not selected
1277          */
1278 };
1279
1280 #ifdef  CONFIG_SPI
1281 extern int
1282 spi_register_board_info(struct spi_board_info const *info, unsigned n);
1283 #else
1284 /* board init code may ignore whether SPI is configured or not */
1285 static inline int
1286 spi_register_board_info(struct spi_board_info const *info, unsigned n)
1287         { return 0; }
1288 #endif
1289
1290
1291 /* If you're hotplugging an adapter with devices (parport, usb, etc)
1292  * use spi_new_device() to describe each device.  You can also call
1293  * spi_unregister_device() to start making that device vanish, but
1294  * normally that would be handled by spi_unregister_master().
1295  *
1296  * You can also use spi_alloc_device() and spi_add_device() to use a two
1297  * stage registration sequence for each spi_device.  This gives the caller
1298  * some more control over the spi_device structure before it is registered,
1299  * but requires that caller to initialize fields that would otherwise
1300  * be defined using the board info.
1301  */
1302 extern struct spi_device *
1303 spi_alloc_device(struct spi_master *master);
1304
1305 extern int
1306 spi_add_device(struct spi_device *spi);
1307
1308 extern struct spi_device *
1309 spi_new_device(struct spi_master *, struct spi_board_info *);
1310
1311 extern void spi_unregister_device(struct spi_device *spi);
1312
1313 extern const struct spi_device_id *
1314 spi_get_device_id(const struct spi_device *sdev);
1315
1316 static inline bool
1317 spi_transfer_is_last(struct spi_master *master, struct spi_transfer *xfer)
1318 {
1319         return list_is_last(&xfer->transfer_list, &master->cur_msg->transfers);
1320 }
1321
1322 #endif /* __LINUX_SPI_H */