GNU Linux-libre 4.9.308-gnu1
[releases.git] / include / linux / intel-iommu.h
1 /*
2  * Copyright © 2006-2015, Intel Corporation.
3  *
4  * Authors: Ashok Raj <ashok.raj@intel.com>
5  *          Anil S Keshavamurthy <anil.s.keshavamurthy@intel.com>
6  *          David Woodhouse <David.Woodhouse@intel.com>
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms and conditions of the GNU General Public License,
10  * version 2, as published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope it will be useful, but WITHOUT
13  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
14  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
15  * more details.
16  *
17  * You should have received a copy of the GNU General Public License along with
18  * this program; if not, write to the Free Software Foundation, Inc., 59 Temple
19  * Place - Suite 330, Boston, MA 02111-1307 USA.
20  */
21
22 #ifndef _INTEL_IOMMU_H_
23 #define _INTEL_IOMMU_H_
24
25 #include <linux/types.h>
26 #include <linux/iova.h>
27 #include <linux/io.h>
28 #include <linux/idr.h>
29 #include <linux/dma_remapping.h>
30 #include <linux/mmu_notifier.h>
31 #include <linux/list.h>
32 #include <asm/cacheflush.h>
33 #include <asm/iommu.h>
34
35 /*
36  * Intel IOMMU register specification per version 1.0 public spec.
37  */
38
39 #define DMAR_VER_REG    0x0     /* Arch version supported by this IOMMU */
40 #define DMAR_CAP_REG    0x8     /* Hardware supported capabilities */
41 #define DMAR_ECAP_REG   0x10    /* Extended capabilities supported */
42 #define DMAR_GCMD_REG   0x18    /* Global command register */
43 #define DMAR_GSTS_REG   0x1c    /* Global status register */
44 #define DMAR_RTADDR_REG 0x20    /* Root entry table */
45 #define DMAR_CCMD_REG   0x28    /* Context command reg */
46 #define DMAR_FSTS_REG   0x34    /* Fault Status register */
47 #define DMAR_FECTL_REG  0x38    /* Fault control register */
48 #define DMAR_FEDATA_REG 0x3c    /* Fault event interrupt data register */
49 #define DMAR_FEADDR_REG 0x40    /* Fault event interrupt addr register */
50 #define DMAR_FEUADDR_REG 0x44   /* Upper address register */
51 #define DMAR_AFLOG_REG  0x58    /* Advanced Fault control */
52 #define DMAR_PMEN_REG   0x64    /* Enable Protected Memory Region */
53 #define DMAR_PLMBASE_REG 0x68   /* PMRR Low addr */
54 #define DMAR_PLMLIMIT_REG 0x6c  /* PMRR low limit */
55 #define DMAR_PHMBASE_REG 0x70   /* pmrr high base addr */
56 #define DMAR_PHMLIMIT_REG 0x78  /* pmrr high limit */
57 #define DMAR_IQH_REG    0x80    /* Invalidation queue head register */
58 #define DMAR_IQT_REG    0x88    /* Invalidation queue tail register */
59 #define DMAR_IQ_SHIFT   4       /* Invalidation queue head/tail shift */
60 #define DMAR_IQA_REG    0x90    /* Invalidation queue addr register */
61 #define DMAR_ICS_REG    0x9c    /* Invalidation complete status register */
62 #define DMAR_IRTA_REG   0xb8    /* Interrupt remapping table addr register */
63 #define DMAR_PQH_REG    0xc0    /* Page request queue head register */
64 #define DMAR_PQT_REG    0xc8    /* Page request queue tail register */
65 #define DMAR_PQA_REG    0xd0    /* Page request queue address register */
66 #define DMAR_PRS_REG    0xdc    /* Page request status register */
67 #define DMAR_PECTL_REG  0xe0    /* Page request event control register */
68 #define DMAR_PEDATA_REG 0xe4    /* Page request event interrupt data register */
69 #define DMAR_PEADDR_REG 0xe8    /* Page request event interrupt addr register */
70 #define DMAR_PEUADDR_REG 0xec   /* Page request event Upper address register */
71
72 #define OFFSET_STRIDE           (9)
73
74 #ifdef CONFIG_64BIT
75 #define dmar_readq(a) readq(a)
76 #define dmar_writeq(a,v) writeq(v,a)
77 #else
78 static inline u64 dmar_readq(void __iomem *addr)
79 {
80         u32 lo, hi;
81         lo = readl(addr);
82         hi = readl(addr + 4);
83         return (((u64) hi) << 32) + lo;
84 }
85
86 static inline void dmar_writeq(void __iomem *addr, u64 val)
87 {
88         writel((u32)val, addr);
89         writel((u32)(val >> 32), addr + 4);
90 }
91 #endif
92
93 #define DMAR_VER_MAJOR(v)               (((v) & 0xf0) >> 4)
94 #define DMAR_VER_MINOR(v)               ((v) & 0x0f)
95
96 /*
97  * Decoding Capability Register
98  */
99 #define cap_pi_support(c)       (((c) >> 59) & 1)
100 #define cap_read_drain(c)       (((c) >> 55) & 1)
101 #define cap_write_drain(c)      (((c) >> 54) & 1)
102 #define cap_max_amask_val(c)    (((c) >> 48) & 0x3f)
103 #define cap_num_fault_regs(c)   ((((c) >> 40) & 0xff) + 1)
104 #define cap_pgsel_inv(c)        (((c) >> 39) & 1)
105
106 #define cap_super_page_val(c)   (((c) >> 34) & 0xf)
107 #define cap_super_offset(c)     (((find_first_bit(&cap_super_page_val(c), 4)) \
108                                         * OFFSET_STRIDE) + 21)
109
110 #define cap_fault_reg_offset(c) ((((c) >> 24) & 0x3ff) * 16)
111 #define cap_max_fault_reg_offset(c) \
112         (cap_fault_reg_offset(c) + cap_num_fault_regs(c) * 16)
113
114 #define cap_zlr(c)              (((c) >> 22) & 1)
115 #define cap_isoch(c)            (((c) >> 23) & 1)
116 #define cap_mgaw(c)             ((((c) >> 16) & 0x3f) + 1)
117 #define cap_sagaw(c)            (((c) >> 8) & 0x1f)
118 #define cap_caching_mode(c)     (((c) >> 7) & 1)
119 #define cap_phmr(c)             (((c) >> 6) & 1)
120 #define cap_plmr(c)             (((c) >> 5) & 1)
121 #define cap_rwbf(c)             (((c) >> 4) & 1)
122 #define cap_afl(c)              (((c) >> 3) & 1)
123 #define cap_ndoms(c)            (((unsigned long)1) << (4 + 2 * ((c) & 0x7)))
124 /*
125  * Extended Capability Register
126  */
127
128 #define ecap_dit(e)             ((e >> 41) & 0x1)
129 #define ecap_pasid(e)           ((e >> 40) & 0x1)
130 #define ecap_pss(e)             ((e >> 35) & 0x1f)
131 #define ecap_eafs(e)            ((e >> 34) & 0x1)
132 #define ecap_nwfs(e)            ((e >> 33) & 0x1)
133 #define ecap_srs(e)             ((e >> 31) & 0x1)
134 #define ecap_ers(e)             ((e >> 30) & 0x1)
135 #define ecap_prs(e)             ((e >> 29) & 0x1)
136 #define ecap_broken_pasid(e)    ((e >> 28) & 0x1)
137 #define ecap_dis(e)             ((e >> 27) & 0x1)
138 #define ecap_nest(e)            ((e >> 26) & 0x1)
139 #define ecap_mts(e)             ((e >> 25) & 0x1)
140 #define ecap_ecs(e)             ((e >> 24) & 0x1)
141 #define ecap_iotlb_offset(e)    ((((e) >> 8) & 0x3ff) * 16)
142 #define ecap_max_iotlb_offset(e) (ecap_iotlb_offset(e) + 16)
143 #define ecap_coherent(e)        ((e) & 0x1)
144 #define ecap_qis(e)             ((e) & 0x2)
145 #define ecap_pass_through(e)    ((e >> 6) & 0x1)
146 #define ecap_eim_support(e)     ((e >> 4) & 0x1)
147 #define ecap_ir_support(e)      ((e >> 3) & 0x1)
148 #define ecap_dev_iotlb_support(e)       (((e) >> 2) & 0x1)
149 #define ecap_max_handle_mask(e) ((e >> 20) & 0xf)
150 #define ecap_sc_support(e)      ((e >> 7) & 0x1) /* Snooping Control */
151
152 /* IOTLB_REG */
153 #define DMA_TLB_FLUSH_GRANU_OFFSET  60
154 #define DMA_TLB_GLOBAL_FLUSH (((u64)1) << 60)
155 #define DMA_TLB_DSI_FLUSH (((u64)2) << 60)
156 #define DMA_TLB_PSI_FLUSH (((u64)3) << 60)
157 #define DMA_TLB_IIRG(type) ((type >> 60) & 3)
158 #define DMA_TLB_IAIG(val) (((val) >> 57) & 3)
159 #define DMA_TLB_READ_DRAIN (((u64)1) << 49)
160 #define DMA_TLB_WRITE_DRAIN (((u64)1) << 48)
161 #define DMA_TLB_DID(id) (((u64)((id) & 0xffff)) << 32)
162 #define DMA_TLB_IVT (((u64)1) << 63)
163 #define DMA_TLB_IH_NONLEAF (((u64)1) << 6)
164 #define DMA_TLB_MAX_SIZE (0x3f)
165
166 /* INVALID_DESC */
167 #define DMA_CCMD_INVL_GRANU_OFFSET  61
168 #define DMA_ID_TLB_GLOBAL_FLUSH (((u64)1) << 4)
169 #define DMA_ID_TLB_DSI_FLUSH    (((u64)2) << 4)
170 #define DMA_ID_TLB_PSI_FLUSH    (((u64)3) << 4)
171 #define DMA_ID_TLB_READ_DRAIN   (((u64)1) << 7)
172 #define DMA_ID_TLB_WRITE_DRAIN  (((u64)1) << 6)
173 #define DMA_ID_TLB_DID(id)      (((u64)((id & 0xffff) << 16)))
174 #define DMA_ID_TLB_IH_NONLEAF   (((u64)1) << 6)
175 #define DMA_ID_TLB_ADDR(addr)   (addr)
176 #define DMA_ID_TLB_ADDR_MASK(mask)      (mask)
177
178 /* PMEN_REG */
179 #define DMA_PMEN_EPM (((u32)1)<<31)
180 #define DMA_PMEN_PRS (((u32)1)<<0)
181
182 /* GCMD_REG */
183 #define DMA_GCMD_TE (((u32)1) << 31)
184 #define DMA_GCMD_SRTP (((u32)1) << 30)
185 #define DMA_GCMD_SFL (((u32)1) << 29)
186 #define DMA_GCMD_EAFL (((u32)1) << 28)
187 #define DMA_GCMD_WBF (((u32)1) << 27)
188 #define DMA_GCMD_QIE (((u32)1) << 26)
189 #define DMA_GCMD_SIRTP (((u32)1) << 24)
190 #define DMA_GCMD_IRE (((u32) 1) << 25)
191 #define DMA_GCMD_CFI (((u32) 1) << 23)
192
193 /* GSTS_REG */
194 #define DMA_GSTS_TES (((u32)1) << 31)
195 #define DMA_GSTS_RTPS (((u32)1) << 30)
196 #define DMA_GSTS_FLS (((u32)1) << 29)
197 #define DMA_GSTS_AFLS (((u32)1) << 28)
198 #define DMA_GSTS_WBFS (((u32)1) << 27)
199 #define DMA_GSTS_QIES (((u32)1) << 26)
200 #define DMA_GSTS_IRTPS (((u32)1) << 24)
201 #define DMA_GSTS_IRES (((u32)1) << 25)
202 #define DMA_GSTS_CFIS (((u32)1) << 23)
203
204 /* DMA_RTADDR_REG */
205 #define DMA_RTADDR_RTT (((u64)1) << 11)
206
207 /* CCMD_REG */
208 #define DMA_CCMD_ICC (((u64)1) << 63)
209 #define DMA_CCMD_GLOBAL_INVL (((u64)1) << 61)
210 #define DMA_CCMD_DOMAIN_INVL (((u64)2) << 61)
211 #define DMA_CCMD_DEVICE_INVL (((u64)3) << 61)
212 #define DMA_CCMD_FM(m) (((u64)((m) & 0x3)) << 32)
213 #define DMA_CCMD_MASK_NOBIT 0
214 #define DMA_CCMD_MASK_1BIT 1
215 #define DMA_CCMD_MASK_2BIT 2
216 #define DMA_CCMD_MASK_3BIT 3
217 #define DMA_CCMD_SID(s) (((u64)((s) & 0xffff)) << 16)
218 #define DMA_CCMD_DID(d) ((u64)((d) & 0xffff))
219
220 /* FECTL_REG */
221 #define DMA_FECTL_IM (((u32)1) << 31)
222
223 /* FSTS_REG */
224 #define DMA_FSTS_PPF ((u32)2)
225 #define DMA_FSTS_PFO ((u32)1)
226 #define DMA_FSTS_IQE (1 << 4)
227 #define DMA_FSTS_ICE (1 << 5)
228 #define DMA_FSTS_ITE (1 << 6)
229 #define dma_fsts_fault_record_index(s) (((s) >> 8) & 0xff)
230
231 /* FRCD_REG, 32 bits access */
232 #define DMA_FRCD_F (((u32)1) << 31)
233 #define dma_frcd_type(d) ((d >> 30) & 1)
234 #define dma_frcd_fault_reason(c) (c & 0xff)
235 #define dma_frcd_source_id(c) (c & 0xffff)
236 /* low 64 bit */
237 #define dma_frcd_page_addr(d) (d & (((u64)-1) << PAGE_SHIFT))
238
239 /* PRS_REG */
240 #define DMA_PRS_PPR     ((u32)1)
241
242 #define IOMMU_WAIT_OP(iommu, offset, op, cond, sts)                     \
243 do {                                                                    \
244         cycles_t start_time = get_cycles();                             \
245         while (1) {                                                     \
246                 sts = op(iommu->reg + offset);                          \
247                 if (cond)                                               \
248                         break;                                          \
249                 if (DMAR_OPERATION_TIMEOUT < (get_cycles() - start_time))\
250                         panic("DMAR hardware is malfunctioning\n");     \
251                 cpu_relax();                                            \
252         }                                                               \
253 } while (0)
254
255 #define QI_LENGTH       256     /* queue length */
256
257 enum {
258         QI_FREE,
259         QI_IN_USE,
260         QI_DONE,
261         QI_ABORT
262 };
263
264 #define QI_CC_TYPE              0x1
265 #define QI_IOTLB_TYPE           0x2
266 #define QI_DIOTLB_TYPE          0x3
267 #define QI_IEC_TYPE             0x4
268 #define QI_IWD_TYPE             0x5
269 #define QI_EIOTLB_TYPE          0x6
270 #define QI_PC_TYPE              0x7
271 #define QI_DEIOTLB_TYPE         0x8
272 #define QI_PGRP_RESP_TYPE       0x9
273 #define QI_PSTRM_RESP_TYPE      0xa
274
275 #define QI_IEC_SELECTIVE        (((u64)1) << 4)
276 #define QI_IEC_IIDEX(idx)       (((u64)(idx & 0xffff) << 32))
277 #define QI_IEC_IM(m)            (((u64)(m & 0x1f) << 27))
278
279 #define QI_IWD_STATUS_DATA(d)   (((u64)d) << 32)
280 #define QI_IWD_STATUS_WRITE     (((u64)1) << 5)
281
282 #define QI_IOTLB_DID(did)       (((u64)did) << 16)
283 #define QI_IOTLB_DR(dr)         (((u64)dr) << 7)
284 #define QI_IOTLB_DW(dw)         (((u64)dw) << 6)
285 #define QI_IOTLB_GRAN(gran)     (((u64)gran) >> (DMA_TLB_FLUSH_GRANU_OFFSET-4))
286 #define QI_IOTLB_ADDR(addr)     (((u64)addr) & VTD_PAGE_MASK)
287 #define QI_IOTLB_IH(ih)         (((u64)ih) << 6)
288 #define QI_IOTLB_AM(am)         (((u8)am))
289
290 #define QI_CC_FM(fm)            (((u64)fm) << 48)
291 #define QI_CC_SID(sid)          (((u64)sid) << 32)
292 #define QI_CC_DID(did)          (((u64)did) << 16)
293 #define QI_CC_GRAN(gran)        (((u64)gran) >> (DMA_CCMD_INVL_GRANU_OFFSET-4))
294
295 #define QI_DEV_IOTLB_SID(sid)   ((u64)((sid) & 0xffff) << 32)
296 #define QI_DEV_IOTLB_QDEP(qdep) (((qdep) & 0x1f) << 16)
297 #define QI_DEV_IOTLB_ADDR(addr) ((u64)(addr) & VTD_PAGE_MASK)
298 #define QI_DEV_IOTLB_PFSID(pfsid) (((u64)(pfsid & 0xf) << 12) | \
299                                    ((u64)((pfsid >> 4) & 0xfff) << 52))
300 #define QI_DEV_IOTLB_SIZE       1
301 #define QI_DEV_IOTLB_MAX_INVS   32
302
303 #define QI_PC_PASID(pasid)      (((u64)pasid) << 32)
304 #define QI_PC_DID(did)          (((u64)did) << 16)
305 #define QI_PC_GRAN(gran)        (((u64)gran) << 4)
306
307 #define QI_PC_ALL_PASIDS        (QI_PC_TYPE | QI_PC_GRAN(0))
308 #define QI_PC_PASID_SEL         (QI_PC_TYPE | QI_PC_GRAN(1))
309
310 #define QI_EIOTLB_ADDR(addr)    ((u64)(addr) & VTD_PAGE_MASK)
311 #define QI_EIOTLB_GL(gl)        (((u64)gl) << 7)
312 #define QI_EIOTLB_IH(ih)        (((u64)ih) << 6)
313 #define QI_EIOTLB_AM(am)        (((u64)am))
314 #define QI_EIOTLB_PASID(pasid)  (((u64)pasid) << 32)
315 #define QI_EIOTLB_DID(did)      (((u64)did) << 16)
316 #define QI_EIOTLB_GRAN(gran)    (((u64)gran) << 4)
317
318 #define QI_DEV_EIOTLB_ADDR(a)   ((u64)(a) & VTD_PAGE_MASK)
319 #define QI_DEV_EIOTLB_SIZE      (((u64)1) << 11)
320 #define QI_DEV_EIOTLB_GLOB(g)   ((u64)(g) & 0x1)
321 #define QI_DEV_EIOTLB_PASID(p)  ((u64)((p) & 0xfffff) << 32)
322 #define QI_DEV_EIOTLB_SID(sid)  ((u64)((sid) & 0xffff) << 16)
323 #define QI_DEV_EIOTLB_QDEP(qd)  ((u64)((qd) & 0x1f) << 4)
324 #define QI_DEV_EIOTLB_PFSID(pfsid) (((u64)(pfsid & 0xf) << 12) | \
325                                     ((u64)((pfsid >> 4) & 0xfff) << 52))
326 #define QI_DEV_EIOTLB_MAX_INVS  32
327
328 #define QI_PGRP_IDX(idx)        (((u64)(idx)) << 55)
329 #define QI_PGRP_PRIV(priv)      (((u64)(priv)) << 32)
330 #define QI_PGRP_RESP_CODE(res)  ((u64)(res))
331 #define QI_PGRP_PASID(pasid)    (((u64)(pasid)) << 32)
332 #define QI_PGRP_DID(did)        (((u64)(did)) << 16)
333 #define QI_PGRP_PASID_P(p)      (((u64)(p)) << 4)
334
335 #define QI_PSTRM_ADDR(addr)     (((u64)(addr)) & VTD_PAGE_MASK)
336 #define QI_PSTRM_DEVFN(devfn)   (((u64)(devfn)) << 4)
337 #define QI_PSTRM_RESP_CODE(res) ((u64)(res))
338 #define QI_PSTRM_IDX(idx)       (((u64)(idx)) << 55)
339 #define QI_PSTRM_PRIV(priv)     (((u64)(priv)) << 32)
340 #define QI_PSTRM_BUS(bus)       (((u64)(bus)) << 24)
341 #define QI_PSTRM_PASID(pasid)   (((u64)(pasid)) << 4)
342
343 #define QI_RESP_SUCCESS         0x0
344 #define QI_RESP_INVALID         0x1
345 #define QI_RESP_FAILURE         0xf
346
347 #define QI_GRAN_ALL_ALL                 0
348 #define QI_GRAN_NONG_ALL                1
349 #define QI_GRAN_NONG_PASID              2
350 #define QI_GRAN_PSI_PASID               3
351
352 struct qi_desc {
353         u64 low, high;
354 };
355
356 struct q_inval {
357         raw_spinlock_t  q_lock;
358         struct qi_desc  *desc;          /* invalidation queue */
359         int             *desc_status;   /* desc status */
360         int             free_head;      /* first free entry */
361         int             free_tail;      /* last free entry */
362         int             free_cnt;
363 };
364
365 #ifdef CONFIG_IRQ_REMAP
366 /* 1MB - maximum possible interrupt remapping table size */
367 #define INTR_REMAP_PAGE_ORDER   8
368 #define INTR_REMAP_TABLE_REG_SIZE       0xf
369 #define INTR_REMAP_TABLE_REG_SIZE_MASK  0xf
370
371 #define INTR_REMAP_TABLE_ENTRIES        65536
372
373 struct irq_domain;
374
375 struct ir_table {
376         struct irte *base;
377         unsigned long *bitmap;
378 };
379 #endif
380
381 struct iommu_flush {
382         void (*flush_context)(struct intel_iommu *iommu, u16 did, u16 sid,
383                               u8 fm, u64 type);
384         void (*flush_iotlb)(struct intel_iommu *iommu, u16 did, u64 addr,
385                             unsigned int size_order, u64 type);
386 };
387
388 enum {
389         SR_DMAR_FECTL_REG,
390         SR_DMAR_FEDATA_REG,
391         SR_DMAR_FEADDR_REG,
392         SR_DMAR_FEUADDR_REG,
393         MAX_SR_DMAR_REGS
394 };
395
396 #define VTD_FLAG_TRANS_PRE_ENABLED      (1 << 0)
397 #define VTD_FLAG_IRQ_REMAP_PRE_ENABLED  (1 << 1)
398
399 struct pasid_entry;
400 struct pasid_state_entry;
401 struct page_req_dsc;
402
403 struct intel_iommu {
404         void __iomem    *reg; /* Pointer to hardware regs, virtual addr */
405         u64             reg_phys; /* physical address of hw register set */
406         u64             reg_size; /* size of hw register set */
407         u64             cap;
408         u64             ecap;
409         u32             gcmd; /* Holds TE, EAFL. Don't need SRTP, SFL, WBF */
410         raw_spinlock_t  register_lock; /* protect register handling */
411         int             seq_id; /* sequence id of the iommu */
412         int             agaw; /* agaw of this iommu */
413         int             msagaw; /* max sagaw of this iommu */
414         unsigned int    irq, pr_irq;
415         u16             segment;     /* PCI segment# */
416         unsigned char   name[13];    /* Device Name */
417
418 #ifdef CONFIG_INTEL_IOMMU
419         unsigned long   *domain_ids; /* bitmap of domains */
420         struct dmar_domain ***domains; /* ptr to domains */
421         spinlock_t      lock; /* protect context, domain ids */
422         struct root_entry *root_entry; /* virtual address */
423
424         struct iommu_flush flush;
425 #endif
426 #ifdef CONFIG_INTEL_IOMMU_SVM
427         /* These are large and need to be contiguous, so we allocate just
428          * one for now. We'll maybe want to rethink that if we truly give
429          * devices away to userspace processes (e.g. for DPDK) and don't
430          * want to trust that userspace will use *only* the PASID it was
431          * told to. But while it's all driver-arbitrated, we're fine. */
432         struct pasid_entry *pasid_table;
433         struct pasid_state_entry *pasid_state_table;
434         struct page_req_dsc *prq;
435         unsigned char prq_name[16];    /* Name for PRQ interrupt */
436         struct idr pasid_idr;
437         u32 pasid_max;
438 #endif
439         struct q_inval  *qi;            /* Queued invalidation info */
440         u32 *iommu_state; /* Store iommu states between suspend and resume.*/
441
442 #ifdef CONFIG_IRQ_REMAP
443         struct ir_table *ir_table;      /* Interrupt remapping info */
444         struct irq_domain *ir_domain;
445         struct irq_domain *ir_msi_domain;
446 #endif
447         struct device   *iommu_dev; /* IOMMU-sysfs device */
448         int             node;
449         u32             flags;      /* Software defined flags */
450
451         struct dmar_drhd_unit *drhd;
452 };
453
454 static inline void __iommu_flush_cache(
455         struct intel_iommu *iommu, void *addr, int size)
456 {
457         if (!ecap_coherent(iommu->ecap))
458                 clflush_cache_range(addr, size);
459 }
460
461 extern struct dmar_drhd_unit * dmar_find_matched_drhd_unit(struct pci_dev *dev);
462 extern int dmar_find_matched_atsr_unit(struct pci_dev *dev);
463
464 extern int dmar_enable_qi(struct intel_iommu *iommu);
465 extern void dmar_disable_qi(struct intel_iommu *iommu);
466 extern int dmar_reenable_qi(struct intel_iommu *iommu);
467 extern void qi_global_iec(struct intel_iommu *iommu);
468
469 extern void qi_flush_context(struct intel_iommu *iommu, u16 did, u16 sid,
470                              u8 fm, u64 type);
471 extern void qi_flush_iotlb(struct intel_iommu *iommu, u16 did, u64 addr,
472                           unsigned int size_order, u64 type);
473 extern void qi_flush_dev_iotlb(struct intel_iommu *iommu, u16 sid, u16 pfsid,
474                         u16 qdep, u64 addr, unsigned mask);
475 extern int qi_submit_sync(struct qi_desc *desc, struct intel_iommu *iommu);
476
477 extern int dmar_ir_support(void);
478
479 #ifdef CONFIG_INTEL_IOMMU_SVM
480 extern int intel_svm_alloc_pasid_tables(struct intel_iommu *iommu);
481 extern int intel_svm_free_pasid_tables(struct intel_iommu *iommu);
482 extern int intel_svm_enable_prq(struct intel_iommu *iommu);
483 extern int intel_svm_finish_prq(struct intel_iommu *iommu);
484
485 struct svm_dev_ops;
486
487 struct intel_svm_dev {
488         struct list_head list;
489         struct rcu_head rcu;
490         struct device *dev;
491         struct svm_dev_ops *ops;
492         int users;
493         u16 did;
494         u16 dev_iotlb:1;
495         u16 sid, qdep;
496 };
497
498 struct intel_svm {
499         struct mmu_notifier notifier;
500         struct mm_struct *mm;
501         struct intel_iommu *iommu;
502         int flags;
503         int pasid;
504         struct list_head devs;
505 };
506
507 extern int intel_iommu_enable_pasid(struct intel_iommu *iommu, struct intel_svm_dev *sdev);
508 extern struct intel_iommu *intel_svm_device_to_iommu(struct device *dev);
509 #endif
510
511 extern const struct attribute_group *intel_iommu_groups[];
512
513 #endif