GNU Linux-libre 4.9.287-gnu1
[releases.git] / include / linux / fsl / guts.h
1 /**
2  * Freecale 85xx and 86xx Global Utilties register set
3  *
4  * Authors: Jeff Brown
5  *          Timur Tabi <timur@freescale.com>
6  *
7  * Copyright 2004,2007,2012 Freescale Semiconductor, Inc
8  *
9  * This program is free software; you can redistribute  it and/or modify it
10  * under  the terms of  the GNU General  Public License as published by the
11  * Free Software Foundation;  either version 2 of the  License, or (at your
12  * option) any later version.
13  */
14
15 #ifndef __FSL_GUTS_H__
16 #define __FSL_GUTS_H__
17
18 #include <linux/types.h>
19 #include <linux/io.h>
20
21 /**
22  * Global Utility Registers.
23  *
24  * Not all registers defined in this structure are available on all chips, so
25  * you are expected to know whether a given register actually exists on your
26  * chip before you access it.
27  *
28  * Also, some registers are similar on different chips but have slightly
29  * different names.  In these cases, one name is chosen to avoid extraneous
30  * #ifdefs.
31  */
32 struct ccsr_guts {
33         __be32  porpllsr;       /* 0x.0000 - POR PLL Ratio Status Register */
34         __be32  porbmsr;        /* 0x.0004 - POR Boot Mode Status Register */
35         __be32  porimpscr;      /* 0x.0008 - POR I/O Impedance Status and Control Register */
36         __be32  pordevsr;       /* 0x.000c - POR I/O Device Status Register */
37         __be32  pordbgmsr;      /* 0x.0010 - POR Debug Mode Status Register */
38         __be32  pordevsr2;      /* 0x.0014 - POR device status register 2 */
39         u8      res018[0x20 - 0x18];
40         __be32  porcir;         /* 0x.0020 - POR Configuration Information Register */
41         u8      res024[0x30 - 0x24];
42         __be32  gpiocr;         /* 0x.0030 - GPIO Control Register */
43         u8      res034[0x40 - 0x34];
44         __be32  gpoutdr;        /* 0x.0040 - General-Purpose Output Data Register */
45         u8      res044[0x50 - 0x44];
46         __be32  gpindr;         /* 0x.0050 - General-Purpose Input Data Register */
47         u8      res054[0x60 - 0x54];
48         __be32  pmuxcr;         /* 0x.0060 - Alternate Function Signal Multiplex Control */
49         __be32  pmuxcr2;        /* 0x.0064 - Alternate function signal multiplex control 2 */
50         __be32  dmuxcr;         /* 0x.0068 - DMA Mux Control Register */
51         u8      res06c[0x70 - 0x6c];
52         __be32  devdisr;        /* 0x.0070 - Device Disable Control */
53 #define CCSR_GUTS_DEVDISR_TB1   0x00001000
54 #define CCSR_GUTS_DEVDISR_TB0   0x00004000
55         __be32  devdisr2;       /* 0x.0074 - Device Disable Control 2 */
56         u8      res078[0x7c - 0x78];
57         __be32  pmjcr;          /* 0x.007c - 4 Power Management Jog Control Register */
58         __be32  powmgtcsr;      /* 0x.0080 - Power Management Status and Control Register */
59         __be32  pmrccr;         /* 0x.0084 - Power Management Reset Counter Configuration Register */
60         __be32  pmpdccr;        /* 0x.0088 - Power Management Power Down Counter Configuration Register */
61         __be32  pmcdr;          /* 0x.008c - 4Power management clock disable register */
62         __be32  mcpsumr;        /* 0x.0090 - Machine Check Summary Register */
63         __be32  rstrscr;        /* 0x.0094 - Reset Request Status and Control Register */
64         __be32  ectrstcr;       /* 0x.0098 - Exception reset control register */
65         __be32  autorstsr;      /* 0x.009c - Automatic reset status register */
66         __be32  pvr;            /* 0x.00a0 - Processor Version Register */
67         __be32  svr;            /* 0x.00a4 - System Version Register */
68         u8      res0a8[0xb0 - 0xa8];
69         __be32  rstcr;          /* 0x.00b0 - Reset Control Register */
70         u8      res0b4[0xc0 - 0xb4];
71         __be32  iovselsr;       /* 0x.00c0 - I/O voltage select status register
72                                              Called 'elbcvselcr' on 86xx SOCs */
73         u8      res0c4[0x100 - 0xc4];
74         __be32  rcwsr[16];      /* 0x.0100 - Reset Control Word Status registers
75                                              There are 16 registers */
76         u8      res140[0x224 - 0x140];
77         __be32  iodelay1;       /* 0x.0224 - IO delay control register 1 */
78         __be32  iodelay2;       /* 0x.0228 - IO delay control register 2 */
79         u8      res22c[0x604 - 0x22c];
80         __be32  pamubypenr;     /* 0x.604 - PAMU bypass enable register */
81         u8      res608[0x800 - 0x608];
82         __be32  clkdvdr;        /* 0x.0800 - Clock Divide Register */
83         u8      res804[0x900 - 0x804];
84         __be32  ircr;           /* 0x.0900 - Infrared Control Register */
85         u8      res904[0x908 - 0x904];
86         __be32  dmacr;          /* 0x.0908 - DMA Control Register */
87         u8      res90c[0x914 - 0x90c];
88         __be32  elbccr;         /* 0x.0914 - eLBC Control Register */
89         u8      res918[0xb20 - 0x918];
90         __be32  ddr1clkdr;      /* 0x.0b20 - DDR1 Clock Disable Register */
91         __be32  ddr2clkdr;      /* 0x.0b24 - DDR2 Clock Disable Register */
92         __be32  ddrclkdr;       /* 0x.0b28 - DDR Clock Disable Register */
93         u8      resb2c[0xe00 - 0xb2c];
94         __be32  clkocr;         /* 0x.0e00 - Clock Out Select Register */
95         u8      rese04[0xe10 - 0xe04];
96         __be32  ddrdllcr;       /* 0x.0e10 - DDR DLL Control Register */
97         u8      rese14[0xe20 - 0xe14];
98         __be32  lbcdllcr;       /* 0x.0e20 - LBC DLL Control Register */
99         __be32  cpfor;          /* 0x.0e24 - L2 charge pump fuse override register */
100         u8      rese28[0xf04 - 0xe28];
101         __be32  srds1cr0;       /* 0x.0f04 - SerDes1 Control Register 0 */
102         __be32  srds1cr1;       /* 0x.0f08 - SerDes1 Control Register 0 */
103         u8      resf0c[0xf2c - 0xf0c];
104         __be32  itcr;           /* 0x.0f2c - Internal transaction control register */
105         u8      resf30[0xf40 - 0xf30];
106         __be32  srds2cr0;       /* 0x.0f40 - SerDes2 Control Register 0 */
107         __be32  srds2cr1;       /* 0x.0f44 - SerDes2 Control Register 0 */
108 } __attribute__ ((packed));
109
110
111 /* Alternate function signal multiplex control */
112 #define MPC85xx_PMUXCR_QE(x) (0x8000 >> (x))
113
114 #ifdef CONFIG_PPC_86xx
115
116 #define CCSR_GUTS_DMACR_DEV_SSI 0       /* DMA controller/channel set to SSI */
117 #define CCSR_GUTS_DMACR_DEV_IR  1       /* DMA controller/channel set to IR */
118
119 /*
120  * Set the DMACR register in the GUTS
121  *
122  * The DMACR register determines the source of initiated transfers for each
123  * channel on each DMA controller.  Rather than have a bunch of repetitive
124  * macros for the bit patterns, we just have a function that calculates
125  * them.
126  *
127  * guts: Pointer to GUTS structure
128  * co: The DMA controller (0 or 1)
129  * ch: The channel on the DMA controller (0, 1, 2, or 3)
130  * device: The device to set as the source (CCSR_GUTS_DMACR_DEV_xx)
131  */
132 static inline void guts_set_dmacr(struct ccsr_guts __iomem *guts,
133         unsigned int co, unsigned int ch, unsigned int device)
134 {
135         unsigned int shift = 16 + (8 * (1 - co) + 2 * (3 - ch));
136
137         clrsetbits_be32(&guts->dmacr, 3 << shift, device << shift);
138 }
139
140 #define CCSR_GUTS_PMUXCR_LDPSEL         0x00010000
141 #define CCSR_GUTS_PMUXCR_SSI1_MASK      0x0000C000      /* Bitmask for SSI1 */
142 #define CCSR_GUTS_PMUXCR_SSI1_LA        0x00000000      /* Latched address */
143 #define CCSR_GUTS_PMUXCR_SSI1_HI        0x00004000      /* High impedance */
144 #define CCSR_GUTS_PMUXCR_SSI1_SSI       0x00008000      /* Used for SSI1 */
145 #define CCSR_GUTS_PMUXCR_SSI2_MASK      0x00003000      /* Bitmask for SSI2 */
146 #define CCSR_GUTS_PMUXCR_SSI2_LA        0x00000000      /* Latched address */
147 #define CCSR_GUTS_PMUXCR_SSI2_HI        0x00001000      /* High impedance */
148 #define CCSR_GUTS_PMUXCR_SSI2_SSI       0x00002000      /* Used for SSI2 */
149 #define CCSR_GUTS_PMUXCR_LA_22_25_LA    0x00000000      /* Latched Address */
150 #define CCSR_GUTS_PMUXCR_LA_22_25_HI    0x00000400      /* High impedance */
151 #define CCSR_GUTS_PMUXCR_DBGDRV         0x00000200      /* Signals not driven */
152 #define CCSR_GUTS_PMUXCR_DMA2_0         0x00000008
153 #define CCSR_GUTS_PMUXCR_DMA2_3         0x00000004
154 #define CCSR_GUTS_PMUXCR_DMA1_0         0x00000002
155 #define CCSR_GUTS_PMUXCR_DMA1_3         0x00000001
156
157 /*
158  * Set the DMA external control bits in the GUTS
159  *
160  * The DMA external control bits in the PMUXCR are only meaningful for
161  * channels 0 and 3.  Any other channels are ignored.
162  *
163  * guts: Pointer to GUTS structure
164  * co: The DMA controller (0 or 1)
165  * ch: The channel on the DMA controller (0, 1, 2, or 3)
166  * value: the new value for the bit (0 or 1)
167  */
168 static inline void guts_set_pmuxcr_dma(struct ccsr_guts __iomem *guts,
169         unsigned int co, unsigned int ch, unsigned int value)
170 {
171         if ((ch == 0) || (ch == 3)) {
172                 unsigned int shift = 2 * (co + 1) - (ch & 1) - 1;
173
174                 clrsetbits_be32(&guts->pmuxcr, 1 << shift, value << shift);
175         }
176 }
177
178 #define CCSR_GUTS_CLKDVDR_PXCKEN        0x80000000
179 #define CCSR_GUTS_CLKDVDR_SSICKEN       0x20000000
180 #define CCSR_GUTS_CLKDVDR_PXCKINV       0x10000000
181 #define CCSR_GUTS_CLKDVDR_PXCKDLY_SHIFT 25
182 #define CCSR_GUTS_CLKDVDR_PXCKDLY_MASK  0x06000000
183 #define CCSR_GUTS_CLKDVDR_PXCKDLY(x) \
184         (((x) & 3) << CCSR_GUTS_CLKDVDR_PXCKDLY_SHIFT)
185 #define CCSR_GUTS_CLKDVDR_PXCLK_SHIFT   16
186 #define CCSR_GUTS_CLKDVDR_PXCLK_MASK    0x001F0000
187 #define CCSR_GUTS_CLKDVDR_PXCLK(x) (((x) & 31) << CCSR_GUTS_CLKDVDR_PXCLK_SHIFT)
188 #define CCSR_GUTS_CLKDVDR_SSICLK_MASK   0x000000FF
189 #define CCSR_GUTS_CLKDVDR_SSICLK(x) ((x) & CCSR_GUTS_CLKDVDR_SSICLK_MASK)
190
191 #endif
192
193 struct ccsr_rcpm_v1 {
194         u8      res0000[4];
195         __be32  cdozsr;     /* 0x0004 Core Doze Status Register */
196         u8      res0008[4];
197         __be32  cdozcr;     /* 0x000c Core Doze Control Register */
198         u8      res0010[4];
199         __be32  cnapsr;     /* 0x0014 Core Nap Status Register */
200         u8      res0018[4];
201         __be32  cnapcr;     /* 0x001c Core Nap Control Register */
202         u8      res0020[4];
203         __be32  cdozpsr;    /* 0x0024 Core Doze Previous Status Register */
204         u8      res0028[4];
205         __be32  cnappsr;    /* 0x002c Core Nap Previous Status Register */
206         u8      res0030[4];
207         __be32  cwaitsr;    /* 0x0034 Core Wait Status Register */
208         u8      res0038[4];
209         __be32  cwdtdsr;    /* 0x003c Core Watchdog Detect Status Register */
210         __be32  powmgtcsr;  /* 0x0040 PM Control&Status Register */
211 #define RCPM_POWMGTCSR_SLP      0x00020000
212         u8      res0044[12];
213         __be32  ippdexpcr;  /* 0x0050 IP Powerdown Exception Control Register */
214         u8      res0054[16];
215         __be32  cpmimr;     /* 0x0064 Core PM IRQ Mask Register */
216         u8      res0068[4];
217         __be32  cpmcimr;    /* 0x006c Core PM Critical IRQ Mask Register */
218         u8      res0070[4];
219         __be32  cpmmcmr;    /* 0x0074 Core PM Machine Check Mask Register */
220         u8      res0078[4];
221         __be32  cpmnmimr;   /* 0x007c Core PM NMI Mask Register */
222         u8      res0080[4];
223         __be32  ctbenr;     /* 0x0084 Core Time Base Enable Register */
224         u8      res0088[4];
225         __be32  ctbckselr;  /* 0x008c Core Time Base Clock Select Register */
226         u8      res0090[4];
227         __be32  ctbhltcr;   /* 0x0094 Core Time Base Halt Control Register */
228         u8      res0098[4];
229         __be32  cmcpmaskcr; /* 0x00a4 Core Machine Check Mask Register */
230 };
231
232 struct ccsr_rcpm_v2 {
233         u8      res_00[12];
234         __be32  tph10sr0;       /* Thread PH10 Status Register */
235         u8      res_10[12];
236         __be32  tph10setr0;     /* Thread PH10 Set Control Register */
237         u8      res_20[12];
238         __be32  tph10clrr0;     /* Thread PH10 Clear Control Register */
239         u8      res_30[12];
240         __be32  tph10psr0;      /* Thread PH10 Previous Status Register */
241         u8      res_40[12];
242         __be32  twaitsr0;       /* Thread Wait Status Register */
243         u8      res_50[96];
244         __be32  pcph15sr;       /* Physical Core PH15 Status Register */
245         __be32  pcph15setr;     /* Physical Core PH15 Set Control Register */
246         __be32  pcph15clrr;     /* Physical Core PH15 Clear Control Register */
247         __be32  pcph15psr;      /* Physical Core PH15 Prev Status Register */
248         u8      res_c0[16];
249         __be32  pcph20sr;       /* Physical Core PH20 Status Register */
250         __be32  pcph20setr;     /* Physical Core PH20 Set Control Register */
251         __be32  pcph20clrr;     /* Physical Core PH20 Clear Control Register */
252         __be32  pcph20psr;      /* Physical Core PH20 Prev Status Register */
253         __be32  pcpw20sr;       /* Physical Core PW20 Status Register */
254         u8      res_e0[12];
255         __be32  pcph30sr;       /* Physical Core PH30 Status Register */
256         __be32  pcph30setr;     /* Physical Core PH30 Set Control Register */
257         __be32  pcph30clrr;     /* Physical Core PH30 Clear Control Register */
258         __be32  pcph30psr;      /* Physical Core PH30 Prev Status Register */
259         u8      res_100[32];
260         __be32  ippwrgatecr;    /* IP Power Gating Control Register */
261         u8      res_124[12];
262         __be32  powmgtcsr;      /* Power Management Control & Status Reg */
263 #define RCPM_POWMGTCSR_LPM20_RQ         0x00100000
264 #define RCPM_POWMGTCSR_LPM20_ST         0x00000200
265 #define RCPM_POWMGTCSR_P_LPM20_ST       0x00000100
266         u8      res_134[12];
267         __be32  ippdexpcr[4];   /* IP Powerdown Exception Control Reg */
268         u8      res_150[12];
269         __be32  tpmimr0;        /* Thread PM Interrupt Mask Reg */
270         u8      res_160[12];
271         __be32  tpmcimr0;       /* Thread PM Crit Interrupt Mask Reg */
272         u8      res_170[12];
273         __be32  tpmmcmr0;       /* Thread PM Machine Check Interrupt Mask Reg */
274         u8      res_180[12];
275         __be32  tpmnmimr0;      /* Thread PM NMI Mask Reg */
276         u8      res_190[12];
277         __be32  tmcpmaskcr0;    /* Thread Machine Check Mask Control Reg */
278         __be32  pctbenr;        /* Physical Core Time Base Enable Reg */
279         __be32  pctbclkselr;    /* Physical Core Time Base Clock Select */
280         __be32  tbclkdivr;      /* Time Base Clock Divider Register */
281         u8      res_1ac[4];
282         __be32  ttbhltcr[4];    /* Thread Time Base Halt Control Register */
283         __be32  clpcl10sr;      /* Cluster PCL10 Status Register */
284         __be32  clpcl10setr;    /* Cluster PCL30 Set Control Register */
285         __be32  clpcl10clrr;    /* Cluster PCL30 Clear Control Register */
286         __be32  clpcl10psr;     /* Cluster PCL30 Prev Status Register */
287         __be32  cddslpsetr;     /* Core Domain Deep Sleep Set Register */
288         __be32  cddslpclrr;     /* Core Domain Deep Sleep Clear Register */
289         __be32  cdpwroksetr;    /* Core Domain Power OK Set Register */
290         __be32  cdpwrokclrr;    /* Core Domain Power OK Clear Register */
291         __be32  cdpwrensr;      /* Core Domain Power Enable Status Register */
292         __be32  cddslsr;        /* Core Domain Deep Sleep Status Register */
293         u8      res_1e8[8];
294         __be32  dslpcntcr[8];   /* Deep Sleep Counter Cfg Register */
295         u8      res_300[3568];
296 };
297
298 #endif