GNU Linux-libre 4.14.332-gnu1
[releases.git] / drivers / usb / dwc2 / core.h
1 /*
2  * core.h - DesignWare HS OTG Controller common declarations
3  *
4  * Copyright (C) 2004-2013 Synopsys, Inc.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions, and the following disclaimer,
11  *    without modification.
12  * 2. Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  * 3. The names of the above-listed copyright holders may not be used
16  *    to endorse or promote products derived from this software without
17  *    specific prior written permission.
18  *
19  * ALTERNATIVELY, this software may be distributed under the terms of the
20  * GNU General Public License ("GPL") as published by the Free Software
21  * Foundation; either version 2 of the License, or (at your option) any
22  * later version.
23  *
24  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
25  * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
26  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
27  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
28  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
29  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
30  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
31  * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
32  * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
33  * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
34  * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
35  */
36
37 #ifndef __DWC2_CORE_H__
38 #define __DWC2_CORE_H__
39
40 #include <linux/phy/phy.h>
41 #include <linux/regulator/consumer.h>
42 #include <linux/usb/gadget.h>
43 #include <linux/usb/otg.h>
44 #include <linux/usb/phy.h>
45 #include "hw.h"
46
47 /*
48  * Suggested defines for tracers:
49  * - no_printk:    Disable tracing
50  * - pr_info:      Print this info to the console
51  * - trace_printk: Print this info to trace buffer (good for verbose logging)
52  */
53
54 #define DWC2_TRACE_SCHEDULER            no_printk
55 #define DWC2_TRACE_SCHEDULER_VB         no_printk
56
57 /* Detailed scheduler tracing, but won't overwhelm console */
58 #define dwc2_sch_dbg(hsotg, fmt, ...)                                   \
59         DWC2_TRACE_SCHEDULER(pr_fmt("%s: SCH: " fmt),                   \
60                              dev_name(hsotg->dev), ##__VA_ARGS__)
61
62 /* Verbose scheduler tracing */
63 #define dwc2_sch_vdbg(hsotg, fmt, ...)                                  \
64         DWC2_TRACE_SCHEDULER_VB(pr_fmt("%s: SCH: " fmt),                \
65                                 dev_name(hsotg->dev), ##__VA_ARGS__)
66
67 #ifdef CONFIG_MIPS
68 /*
69  * There are some MIPS machines that can run in either big-endian
70  * or little-endian mode and that use the dwc2 register without
71  * a byteswap in both ways.
72  * Unlike other architectures, MIPS apparently does not require a
73  * barrier before the __raw_writel() to synchronize with DMA but does
74  * require the barrier after the __raw_writel() to serialize a set of
75  * writes. This set of operations was added specifically for MIPS and
76  * should only be used there.
77  */
78 static inline u32 dwc2_readl(const void __iomem *addr)
79 {
80         u32 value = __raw_readl(addr);
81
82         /* In order to preserve endianness __raw_* operation is used. Therefore
83          * a barrier is needed to ensure IO access is not re-ordered across
84          * reads or writes
85          */
86         mb();
87         return value;
88 }
89
90 static inline void dwc2_writel(u32 value, void __iomem *addr)
91 {
92         __raw_writel(value, addr);
93
94         /*
95          * In order to preserve endianness __raw_* operation is used. Therefore
96          * a barrier is needed to ensure IO access is not re-ordered across
97          * reads or writes
98          */
99         mb();
100 #ifdef DWC2_LOG_WRITES
101         pr_info("INFO:: wrote %08x to %p\n", value, addr);
102 #endif
103 }
104 #else
105 /* Normal architectures just use readl/write */
106 static inline u32 dwc2_readl(const void __iomem *addr)
107 {
108         return readl(addr);
109 }
110
111 static inline void dwc2_writel(u32 value, void __iomem *addr)
112 {
113         writel(value, addr);
114
115 #ifdef DWC2_LOG_WRITES
116         pr_info("info:: wrote %08x to %p\n", value, addr);
117 #endif
118 }
119 #endif
120
121 /* Maximum number of Endpoints/HostChannels */
122 #define MAX_EPS_CHANNELS        16
123
124 /* dwc2-hsotg declarations */
125 static const char * const dwc2_hsotg_supply_names[] = {
126         "vusb_d",               /* digital USB supply, 1.2V */
127         "vusb_a",               /* analog USB supply, 1.1V */
128 };
129
130 #define DWC2_NUM_SUPPLIES ARRAY_SIZE(dwc2_hsotg_supply_names)
131
132 /*
133  * EP0_MPS_LIMIT
134  *
135  * Unfortunately there seems to be a limit of the amount of data that can
136  * be transferred by IN transactions on EP0. This is either 127 bytes or 3
137  * packets (which practically means 1 packet and 63 bytes of data) when the
138  * MPS is set to 64.
139  *
140  * This means if we are wanting to move >127 bytes of data, we need to
141  * split the transactions up, but just doing one packet at a time does
142  * not work (this may be an implicit DATA0 PID on first packet of the
143  * transaction) and doing 2 packets is outside the controller's limits.
144  *
145  * If we try to lower the MPS size for EP0, then no transfers work properly
146  * for EP0, and the system will fail basic enumeration. As no cause for this
147  * has currently been found, we cannot support any large IN transfers for
148  * EP0.
149  */
150 #define EP0_MPS_LIMIT   64
151
152 struct dwc2_hsotg;
153 struct dwc2_hsotg_req;
154
155 /**
156  * struct dwc2_hsotg_ep - driver endpoint definition.
157  * @ep: The gadget layer representation of the endpoint.
158  * @name: The driver generated name for the endpoint.
159  * @queue: Queue of requests for this endpoint.
160  * @parent: Reference back to the parent device structure.
161  * @req: The current request that the endpoint is processing. This is
162  *       used to indicate an request has been loaded onto the endpoint
163  *       and has yet to be completed (maybe due to data move, or simply
164  *       awaiting an ack from the core all the data has been completed).
165  * @debugfs: File entry for debugfs file for this endpoint.
166  * @lock: State lock to protect contents of endpoint.
167  * @dir_in: Set to true if this endpoint is of the IN direction, which
168  *          means that it is sending data to the Host.
169  * @map_dir: Set to the value of dir_in when the DMA buffer is mapped.
170  * @index: The index for the endpoint registers.
171  * @mc: Multi Count - number of transactions per microframe
172  * @interval - Interval for periodic endpoints, in frames or microframes.
173  * @name: The name array passed to the USB core.
174  * @halted: Set if the endpoint has been halted.
175  * @periodic: Set if this is a periodic ep, such as Interrupt
176  * @isochronous: Set if this is a isochronous ep
177  * @send_zlp: Set if we need to send a zero-length packet.
178  * @desc_list_dma: The DMA address of descriptor chain currently in use.
179  * @desc_list: Pointer to descriptor DMA chain head currently in use.
180  * @desc_count: Count of entries within the DMA descriptor chain of EP.
181  * @isoc_chain_num: Number of ISOC chain currently in use - either 0 or 1.
182  * @next_desc: index of next free descriptor in the ISOC chain under SW control.
183  * @total_data: The total number of data bytes done.
184  * @fifo_size: The size of the FIFO (for periodic IN endpoints)
185  * @fifo_load: The amount of data loaded into the FIFO (periodic IN)
186  * @last_load: The offset of data for the last start of request.
187  * @size_loaded: The last loaded size for DxEPTSIZE for periodic IN
188  * @target_frame: Targeted frame num to setup next ISOC transfer
189  * @frame_overrun: Indicates SOF number overrun in DSTS
190  *
191  * This is the driver's state for each registered enpoint, allowing it
192  * to keep track of transactions that need doing. Each endpoint has a
193  * lock to protect the state, to try and avoid using an overall lock
194  * for the host controller as much as possible.
195  *
196  * For periodic IN endpoints, we have fifo_size and fifo_load to try
197  * and keep track of the amount of data in the periodic FIFO for each
198  * of these as we don't have a status register that tells us how much
199  * is in each of them. (note, this may actually be useless information
200  * as in shared-fifo mode periodic in acts like a single-frame packet
201  * buffer than a fifo)
202  */
203 struct dwc2_hsotg_ep {
204         struct usb_ep           ep;
205         struct list_head        queue;
206         struct dwc2_hsotg       *parent;
207         struct dwc2_hsotg_req    *req;
208         struct dentry           *debugfs;
209
210         unsigned long           total_data;
211         unsigned int            size_loaded;
212         unsigned int            last_load;
213         unsigned int            fifo_load;
214         unsigned short          fifo_size;
215         unsigned short          fifo_index;
216
217         unsigned char           dir_in;
218         unsigned char           map_dir;
219         unsigned char           index;
220         unsigned char           mc;
221         u16                     interval;
222
223         unsigned int            halted:1;
224         unsigned int            periodic:1;
225         unsigned int            isochronous:1;
226         unsigned int            send_zlp:1;
227         unsigned int            target_frame;
228 #define TARGET_FRAME_INITIAL   0xFFFFFFFF
229         bool                    frame_overrun;
230
231         dma_addr_t              desc_list_dma;
232         struct dwc2_dma_desc    *desc_list;
233         u8                      desc_count;
234
235         unsigned char           isoc_chain_num;
236         unsigned int            next_desc;
237
238         char                    name[10];
239 };
240
241 /**
242  * struct dwc2_hsotg_req - data transfer request
243  * @req: The USB gadget request
244  * @queue: The list of requests for the endpoint this is queued for.
245  * @saved_req_buf: variable to save req.buf when bounce buffers are used.
246  */
247 struct dwc2_hsotg_req {
248         struct usb_request      req;
249         struct list_head        queue;
250         void *saved_req_buf;
251 };
252
253 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
254         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
255 #define call_gadget(_hs, _entry) \
256 do { \
257         if ((_hs)->gadget.speed != USB_SPEED_UNKNOWN && \
258                 (_hs)->driver && (_hs)->driver->_entry) { \
259                 spin_unlock(&_hs->lock); \
260                 (_hs)->driver->_entry(&(_hs)->gadget); \
261                 spin_lock(&_hs->lock); \
262         } \
263 } while (0)
264 #else
265 #define call_gadget(_hs, _entry)        do {} while (0)
266 #endif
267
268 struct dwc2_hsotg;
269 struct dwc2_host_chan;
270
271 /* Device States */
272 enum dwc2_lx_state {
273         DWC2_L0,        /* On state */
274         DWC2_L1,        /* LPM sleep state */
275         DWC2_L2,        /* USB suspend state */
276         DWC2_L3,        /* Off state */
277 };
278
279 /* Gadget ep0 states */
280 enum dwc2_ep0_state {
281         DWC2_EP0_SETUP,
282         DWC2_EP0_DATA_IN,
283         DWC2_EP0_DATA_OUT,
284         DWC2_EP0_STATUS_IN,
285         DWC2_EP0_STATUS_OUT,
286 };
287
288 /**
289  * struct dwc2_core_params - Parameters for configuring the core
290  *
291  * @otg_cap:            Specifies the OTG capabilities.
292  *                       0 - HNP and SRP capable
293  *                       1 - SRP Only capable
294  *                       2 - No HNP/SRP capable (always available)
295  *                      Defaults to best available option (0, 1, then 2)
296  * @host_dma:           Specifies whether to use slave or DMA mode for accessing
297  *                      the data FIFOs. The driver will automatically detect the
298  *                      value for this parameter if none is specified.
299  *                       0 - Slave (always available)
300  *                       1 - DMA (default, if available)
301  * @dma_desc_enable:    When DMA mode is enabled, specifies whether to use
302  *                      address DMA mode or descriptor DMA mode for accessing
303  *                      the data FIFOs. The driver will automatically detect the
304  *                      value for this if none is specified.
305  *                       0 - Address DMA
306  *                       1 - Descriptor DMA (default, if available)
307  * @dma_desc_fs_enable: When DMA mode is enabled, specifies whether to use
308  *                      address DMA mode or descriptor DMA mode for accessing
309  *                      the data FIFOs in Full Speed mode only. The driver
310  *                      will automatically detect the value for this if none is
311  *                      specified.
312  *                       0 - Address DMA
313  *                       1 - Descriptor DMA in FS (default, if available)
314  * @speed:              Specifies the maximum speed of operation in host and
315  *                      device mode. The actual speed depends on the speed of
316  *                      the attached device and the value of phy_type.
317  *                       0 - High Speed
318  *                           (default when phy_type is UTMI+ or ULPI)
319  *                       1 - Full Speed
320  *                           (default when phy_type is Full Speed)
321  * @enable_dynamic_fifo: 0 - Use coreConsultant-specified FIFO size parameters
322  *                       1 - Allow dynamic FIFO sizing (default, if available)
323  * @en_multiple_tx_fifo: Specifies whether dedicated per-endpoint transmit FIFOs
324  *                      are enabled for non-periodic IN endpoints in device
325  *                      mode.
326  * @host_rx_fifo_size:  Number of 4-byte words in the Rx FIFO in host mode when
327  *                      dynamic FIFO sizing is enabled
328  *                       16 to 32768
329  *                      Actual maximum value is autodetected and also
330  *                      the default.
331  * @host_nperio_tx_fifo_size: Number of 4-byte words in the non-periodic Tx FIFO
332  *                      in host mode when dynamic FIFO sizing is enabled
333  *                       16 to 32768
334  *                      Actual maximum value is autodetected and also
335  *                      the default.
336  * @host_perio_tx_fifo_size: Number of 4-byte words in the periodic Tx FIFO in
337  *                      host mode when dynamic FIFO sizing is enabled
338  *                       16 to 32768
339  *                      Actual maximum value is autodetected and also
340  *                      the default.
341  * @max_transfer_size:  The maximum transfer size supported, in bytes
342  *                       2047 to 65,535
343  *                      Actual maximum value is autodetected and also
344  *                      the default.
345  * @max_packet_count:   The maximum number of packets in a transfer
346  *                       15 to 511
347  *                      Actual maximum value is autodetected and also
348  *                      the default.
349  * @host_channels:      The number of host channel registers to use
350  *                       1 to 16
351  *                      Actual maximum value is autodetected and also
352  *                      the default.
353  * @phy_type:           Specifies the type of PHY interface to use. By default,
354  *                      the driver will automatically detect the phy_type.
355  *                       0 - Full Speed Phy
356  *                       1 - UTMI+ Phy
357  *                       2 - ULPI Phy
358  *                      Defaults to best available option (2, 1, then 0)
359  * @phy_utmi_width:     Specifies the UTMI+ Data Width (in bits). This parameter
360  *                      is applicable for a phy_type of UTMI+ or ULPI. (For a
361  *                      ULPI phy_type, this parameter indicates the data width
362  *                      between the MAC and the ULPI Wrapper.) Also, this
363  *                      parameter is applicable only if the OTG_HSPHY_WIDTH cC
364  *                      parameter was set to "8 and 16 bits", meaning that the
365  *                      core has been configured to work at either data path
366  *                      width.
367  *                       8 or 16 (default 16 if available)
368  * @phy_ulpi_ddr:       Specifies whether the ULPI operates at double or single
369  *                      data rate. This parameter is only applicable if phy_type
370  *                      is ULPI.
371  *                       0 - single data rate ULPI interface with 8 bit wide
372  *                           data bus (default)
373  *                       1 - double data rate ULPI interface with 4 bit wide
374  *                           data bus
375  * @phy_ulpi_ext_vbus:  For a ULPI phy, specifies whether to use the internal or
376  *                      external supply to drive the VBus
377  *                       0 - Internal supply (default)
378  *                       1 - External supply
379  * @i2c_enable:         Specifies whether to use the I2Cinterface for a full
380  *                      speed PHY. This parameter is only applicable if phy_type
381  *                      is FS.
382  *                       0 - No (default)
383  *                       1 - Yes
384  * @ulpi_fs_ls:         Make ULPI phy operate in FS/LS mode only
385  *                       0 - No (default)
386  *                       1 - Yes
387  * @host_support_fs_ls_low_power: Specifies whether low power mode is supported
388  *                      when attached to a Full Speed or Low Speed device in
389  *                      host mode.
390  *                       0 - Don't support low power mode (default)
391  *                       1 - Support low power mode
392  * @host_ls_low_power_phy_clk: Specifies the PHY clock rate in low power mode
393  *                      when connected to a Low Speed device in host
394  *                      mode. This parameter is applicable only if
395  *                      host_support_fs_ls_low_power is enabled.
396  *                       0 - 48 MHz
397  *                           (default when phy_type is UTMI+ or ULPI)
398  *                       1 - 6 MHz
399  *                           (default when phy_type is Full Speed)
400  * @ts_dline:           Enable Term Select Dline pulsing
401  *                       0 - No (default)
402  *                       1 - Yes
403  * @reload_ctl:         Allow dynamic reloading of HFIR register during runtime
404  *                       0 - No (default for core < 2.92a)
405  *                       1 - Yes (default for core >= 2.92a)
406  * @ahbcfg:             This field allows the default value of the GAHBCFG
407  *                      register to be overridden
408  *                       -1         - GAHBCFG value will be set to 0x06
409  *                                    (INCR4, default)
410  *                       all others - GAHBCFG value will be overridden with
411  *                                    this value
412  *                      Not all bits can be controlled like this, the
413  *                      bits defined by GAHBCFG_CTRL_MASK are controlled
414  *                      by the driver and are ignored in this
415  *                      configuration value.
416  * @uframe_sched:       True to enable the microframe scheduler
417  * @external_id_pin_ctl: Specifies whether ID pin is handled externally.
418  *                      Disable CONIDSTSCHNG controller interrupt in such
419  *                      case.
420  *                      0 - No (default)
421  *                      1 - Yes
422  * @hibernation:        Specifies whether the controller support hibernation.
423  *                      If hibernation is enabled, the controller will enter
424  *                      hibernation in both peripheral and host mode when
425  *                      needed.
426  *                      0 - No (default)
427  *                      1 - Yes
428  * @activate_stm_fs_transceiver: Activate internal transceiver using GGPIO
429  *                      register.
430  *                      0 - Deactivate the transceiver (default)
431  *                      1 - Activate the transceiver
432  * @g_dma:              Enables gadget dma usage (default: autodetect).
433  * @g_dma_desc:         Enables gadget descriptor DMA (default: autodetect).
434  * @g_rx_fifo_size:     The periodic rx fifo size for the device, in
435  *                      DWORDS from 16-32768 (default: 2048 if
436  *                      possible, otherwise autodetect).
437  * @g_np_tx_fifo_size:  The non-periodic tx fifo size for the device in
438  *                      DWORDS from 16-32768 (default: 1024 if
439  *                      possible, otherwise autodetect).
440  * @g_tx_fifo_size:     An array of TX fifo sizes in dedicated fifo
441  *                      mode. Each value corresponds to one EP
442  *                      starting from EP1 (max 15 values). Sizes are
443  *                      in DWORDS with possible values from from
444  *                      16-32768 (default: 256, 256, 256, 256, 768,
445  *                      768, 768, 768, 0, 0, 0, 0, 0, 0, 0).
446  * @change_speed_quirk: Change speed configuration to DWC2_SPEED_PARAM_FULL
447  *                      while full&low speed device connect. And change speed
448  *                      back to DWC2_SPEED_PARAM_HIGH while device is gone.
449  *                      0 - No (default)
450  *                      1 - Yes
451  *
452  * The following parameters may be specified when starting the module. These
453  * parameters define how the DWC_otg controller should be configured. A
454  * value of -1 (or any other out of range value) for any parameter means
455  * to read the value from hardware (if possible) or use the builtin
456  * default described above.
457  */
458 struct dwc2_core_params {
459         u8 otg_cap;
460 #define DWC2_CAP_PARAM_HNP_SRP_CAPABLE          0
461 #define DWC2_CAP_PARAM_SRP_ONLY_CAPABLE         1
462 #define DWC2_CAP_PARAM_NO_HNP_SRP_CAPABLE       2
463
464         u8 phy_type;
465 #define DWC2_PHY_TYPE_PARAM_FS          0
466 #define DWC2_PHY_TYPE_PARAM_UTMI        1
467 #define DWC2_PHY_TYPE_PARAM_ULPI        2
468
469         u8 speed;
470 #define DWC2_SPEED_PARAM_HIGH   0
471 #define DWC2_SPEED_PARAM_FULL   1
472 #define DWC2_SPEED_PARAM_LOW    2
473
474         u8 phy_utmi_width;
475         bool phy_ulpi_ddr;
476         bool phy_ulpi_ext_vbus;
477         bool enable_dynamic_fifo;
478         bool en_multiple_tx_fifo;
479         bool i2c_enable;
480         bool ulpi_fs_ls;
481         bool ts_dline;
482         bool reload_ctl;
483         bool uframe_sched;
484         bool external_id_pin_ctl;
485         bool hibernation;
486         bool activate_stm_fs_transceiver;
487         u16 max_packet_count;
488         u32 max_transfer_size;
489         u32 ahbcfg;
490
491         /* Host parameters */
492         bool host_dma;
493         bool dma_desc_enable;
494         bool dma_desc_fs_enable;
495         bool host_support_fs_ls_low_power;
496         bool host_ls_low_power_phy_clk;
497
498         u8 host_channels;
499         u16 host_rx_fifo_size;
500         u16 host_nperio_tx_fifo_size;
501         u16 host_perio_tx_fifo_size;
502
503         /* Gadget parameters */
504         bool g_dma;
505         bool g_dma_desc;
506         u32 g_rx_fifo_size;
507         u32 g_np_tx_fifo_size;
508         u32 g_tx_fifo_size[MAX_EPS_CHANNELS];
509
510         bool change_speed_quirk;
511 };
512
513 /**
514  * struct dwc2_hw_params - Autodetected parameters.
515  *
516  * These parameters are the various parameters read from hardware
517  * registers during initialization. They typically contain the best
518  * supported or maximum value that can be configured in the
519  * corresponding dwc2_core_params value.
520  *
521  * The values that are not in dwc2_core_params are documented below.
522  *
523  * @op_mode             Mode of Operation
524  *                       0 - HNP- and SRP-Capable OTG (Host & Device)
525  *                       1 - SRP-Capable OTG (Host & Device)
526  *                       2 - Non-HNP and Non-SRP Capable OTG (Host & Device)
527  *                       3 - SRP-Capable Device
528  *                       4 - Non-OTG Device
529  *                       5 - SRP-Capable Host
530  *                       6 - Non-OTG Host
531  * @arch                Architecture
532  *                       0 - Slave only
533  *                       1 - External DMA
534  *                       2 - Internal DMA
535  * @power_optimized     Are power optimizations enabled?
536  * @num_dev_ep          Number of device endpoints available
537  * @num_dev_perio_in_ep Number of device periodic IN endpoints
538  *                      available
539  * @dev_token_q_depth   Device Mode IN Token Sequence Learning Queue
540  *                      Depth
541  *                       0 to 30
542  * @host_perio_tx_q_depth
543  *                      Host Mode Periodic Request Queue Depth
544  *                       2, 4 or 8
545  * @nperio_tx_q_depth
546  *                      Non-Periodic Request Queue Depth
547  *                       2, 4 or 8
548  * @hs_phy_type         High-speed PHY interface type
549  *                       0 - High-speed interface not supported
550  *                       1 - UTMI+
551  *                       2 - ULPI
552  *                       3 - UTMI+ and ULPI
553  * @fs_phy_type         Full-speed PHY interface type
554  *                       0 - Full speed interface not supported
555  *                       1 - Dedicated full speed interface
556  *                       2 - FS pins shared with UTMI+ pins
557  *                       3 - FS pins shared with ULPI pins
558  * @total_fifo_size:    Total internal RAM for FIFOs (bytes)
559  * @utmi_phy_data_width UTMI+ PHY data width
560  *                       0 - 8 bits
561  *                       1 - 16 bits
562  *                       2 - 8 or 16 bits
563  * @snpsid:             Value from SNPSID register
564  * @dev_ep_dirs:        Direction of device endpoints (GHWCFG1)
565  */
566 struct dwc2_hw_params {
567         unsigned op_mode:3;
568         unsigned arch:2;
569         unsigned dma_desc_enable:1;
570         unsigned enable_dynamic_fifo:1;
571         unsigned en_multiple_tx_fifo:1;
572         unsigned rx_fifo_size:16;
573         unsigned host_nperio_tx_fifo_size:16;
574         unsigned dev_nperio_tx_fifo_size:16;
575         unsigned host_perio_tx_fifo_size:16;
576         unsigned nperio_tx_q_depth:3;
577         unsigned host_perio_tx_q_depth:3;
578         unsigned dev_token_q_depth:5;
579         unsigned max_transfer_size:26;
580         unsigned max_packet_count:11;
581         unsigned host_channels:5;
582         unsigned hs_phy_type:2;
583         unsigned fs_phy_type:2;
584         unsigned i2c_enable:1;
585         unsigned num_dev_ep:4;
586         unsigned num_dev_perio_in_ep:4;
587         unsigned total_fifo_size:16;
588         unsigned power_optimized:1;
589         unsigned utmi_phy_data_width:2;
590         u32 snpsid;
591         u32 dev_ep_dirs;
592 };
593
594 /* Size of control and EP0 buffers */
595 #define DWC2_CTRL_BUFF_SIZE 8
596
597 /**
598  * struct dwc2_gregs_backup - Holds global registers state before
599  * entering partial power down
600  * @gotgctl:            Backup of GOTGCTL register
601  * @gintmsk:            Backup of GINTMSK register
602  * @gahbcfg:            Backup of GAHBCFG register
603  * @gusbcfg:            Backup of GUSBCFG register
604  * @grxfsiz:            Backup of GRXFSIZ register
605  * @gnptxfsiz:          Backup of GNPTXFSIZ register
606  * @gi2cctl:            Backup of GI2CCTL register
607  * @hptxfsiz:           Backup of HPTXFSIZ register
608  * @gdfifocfg:          Backup of GDFIFOCFG register
609  * @dtxfsiz:            Backup of DTXFSIZ registers for each endpoint
610  * @gpwrdn:             Backup of GPWRDN register
611  */
612 struct dwc2_gregs_backup {
613         u32 gotgctl;
614         u32 gintmsk;
615         u32 gahbcfg;
616         u32 gusbcfg;
617         u32 grxfsiz;
618         u32 gnptxfsiz;
619         u32 gi2cctl;
620         u32 hptxfsiz;
621         u32 pcgcctl;
622         u32 gdfifocfg;
623         u32 dtxfsiz[MAX_EPS_CHANNELS];
624         u32 gpwrdn;
625         bool valid;
626 };
627
628 /**
629  * struct dwc2_dregs_backup - Holds device registers state before
630  * entering partial power down
631  * @dcfg:               Backup of DCFG register
632  * @dctl:               Backup of DCTL register
633  * @daintmsk:           Backup of DAINTMSK register
634  * @diepmsk:            Backup of DIEPMSK register
635  * @doepmsk:            Backup of DOEPMSK register
636  * @diepctl:            Backup of DIEPCTL register
637  * @dieptsiz:           Backup of DIEPTSIZ register
638  * @diepdma:            Backup of DIEPDMA register
639  * @doepctl:            Backup of DOEPCTL register
640  * @doeptsiz:           Backup of DOEPTSIZ register
641  * @doepdma:            Backup of DOEPDMA register
642  */
643 struct dwc2_dregs_backup {
644         u32 dcfg;
645         u32 dctl;
646         u32 daintmsk;
647         u32 diepmsk;
648         u32 doepmsk;
649         u32 diepctl[MAX_EPS_CHANNELS];
650         u32 dieptsiz[MAX_EPS_CHANNELS];
651         u32 diepdma[MAX_EPS_CHANNELS];
652         u32 doepctl[MAX_EPS_CHANNELS];
653         u32 doeptsiz[MAX_EPS_CHANNELS];
654         u32 doepdma[MAX_EPS_CHANNELS];
655         bool valid;
656 };
657
658 /**
659  * struct dwc2_hregs_backup - Holds host registers state before
660  * entering partial power down
661  * @hcfg:               Backup of HCFG register
662  * @haintmsk:           Backup of HAINTMSK register
663  * @hcintmsk:           Backup of HCINTMSK register
664  * @hptr0:              Backup of HPTR0 register
665  * @hfir:               Backup of HFIR register
666  */
667 struct dwc2_hregs_backup {
668         u32 hcfg;
669         u32 haintmsk;
670         u32 hcintmsk[MAX_EPS_CHANNELS];
671         u32 hprt0;
672         u32 hfir;
673         bool valid;
674 };
675
676 /*
677  * Constants related to high speed periodic scheduling
678  *
679  * We have a periodic schedule that is DWC2_HS_SCHEDULE_UFRAMES long.  From a
680  * reservation point of view it's assumed that the schedule goes right back to
681  * the beginning after the end of the schedule.
682  *
683  * What does that mean for scheduling things with a long interval?  It means
684  * we'll reserve time for them in every possible microframe that they could
685  * ever be scheduled in.  ...but we'll still only actually schedule them as
686  * often as they were requested.
687  *
688  * We keep our schedule in a "bitmap" structure.  This simplifies having
689  * to keep track of and merge intervals: we just let the bitmap code do most
690  * of the heavy lifting.  In a way scheduling is much like memory allocation.
691  *
692  * We schedule 100us per uframe or 80% of 125us (the maximum amount you're
693  * supposed to schedule for periodic transfers).  That's according to spec.
694  *
695  * Note that though we only schedule 80% of each microframe, the bitmap that we
696  * keep the schedule in is tightly packed (AKA it doesn't have 100us worth of
697  * space for each uFrame).
698  *
699  * Requirements:
700  * - DWC2_HS_SCHEDULE_UFRAMES must even divide 0x4000 (HFNUM_MAX_FRNUM + 1)
701  * - DWC2_HS_SCHEDULE_UFRAMES must be 8 times DWC2_LS_SCHEDULE_FRAMES (probably
702  *   could be any multiple of 8 times DWC2_LS_SCHEDULE_FRAMES, but there might
703  *   be bugs).  The 8 comes from the USB spec: number of microframes per frame.
704  */
705 #define DWC2_US_PER_UFRAME              125
706 #define DWC2_HS_PERIODIC_US_PER_UFRAME  100
707
708 #define DWC2_HS_SCHEDULE_UFRAMES        8
709 #define DWC2_HS_SCHEDULE_US             (DWC2_HS_SCHEDULE_UFRAMES * \
710                                          DWC2_HS_PERIODIC_US_PER_UFRAME)
711
712 /*
713  * Constants related to low speed scheduling
714  *
715  * For high speed we schedule every 1us.  For low speed that's a bit overkill,
716  * so we make up a unit called a "slice" that's worth 25us.  There are 40
717  * slices in a full frame and we can schedule 36 of those (90%) for periodic
718  * transfers.
719  *
720  * Our low speed schedule can be as short as 1 frame or could be longer.  When
721  * we only schedule 1 frame it means that we'll need to reserve a time every
722  * frame even for things that only transfer very rarely, so something that runs
723  * every 2048 frames will get time reserved in every frame.  Our low speed
724  * schedule can be longer and we'll be able to handle more overlap, but that
725  * will come at increased memory cost and increased time to schedule.
726  *
727  * Note: one other advantage of a short low speed schedule is that if we mess
728  * up and miss scheduling we can jump in and use any of the slots that we
729  * happened to reserve.
730  *
731  * With 25 us per slice and 1 frame in the schedule, we only need 4 bytes for
732  * the schedule.  There will be one schedule per TT.
733  *
734  * Requirements:
735  * - DWC2_US_PER_SLICE must evenly divide DWC2_LS_PERIODIC_US_PER_FRAME.
736  */
737 #define DWC2_US_PER_SLICE       25
738 #define DWC2_SLICES_PER_UFRAME  (DWC2_US_PER_UFRAME / DWC2_US_PER_SLICE)
739
740 #define DWC2_ROUND_US_TO_SLICE(us) \
741                                 (DIV_ROUND_UP((us), DWC2_US_PER_SLICE) * \
742                                  DWC2_US_PER_SLICE)
743
744 #define DWC2_LS_PERIODIC_US_PER_FRAME \
745                                 900
746 #define DWC2_LS_PERIODIC_SLICES_PER_FRAME \
747                                 (DWC2_LS_PERIODIC_US_PER_FRAME / \
748                                  DWC2_US_PER_SLICE)
749
750 #define DWC2_LS_SCHEDULE_FRAMES 1
751 #define DWC2_LS_SCHEDULE_SLICES (DWC2_LS_SCHEDULE_FRAMES * \
752                                  DWC2_LS_PERIODIC_SLICES_PER_FRAME)
753
754 /**
755  * struct dwc2_hsotg - Holds the state of the driver, including the non-periodic
756  * and periodic schedules
757  *
758  * These are common for both host and peripheral modes:
759  *
760  * @dev:                The struct device pointer
761  * @regs:               Pointer to controller regs
762  * @hw_params:          Parameters that were autodetected from the
763  *                      hardware registers
764  * @core_params:        Parameters that define how the core should be configured
765  * @op_state:           The operational State, during transitions (a_host=>
766  *                      a_peripheral and b_device=>b_host) this may not match
767  *                      the core, but allows the software to determine
768  *                      transitions
769  * @dr_mode:            Requested mode of operation, one of following:
770  *                      - USB_DR_MODE_PERIPHERAL
771  *                      - USB_DR_MODE_HOST
772  *                      - USB_DR_MODE_OTG
773  * @hcd_enabled         Host mode sub-driver initialization indicator.
774  * @gadget_enabled      Peripheral mode sub-driver initialization indicator.
775  * @ll_hw_enabled       Status of low-level hardware resources.
776  * @phy:                The otg phy transceiver structure for phy control.
777  * @uphy:               The otg phy transceiver structure for old USB phy
778  *                      control.
779  * @plat:               The platform specific configuration data. This can be
780  *                      removed once all SoCs support usb transceiver.
781  * @supplies:           Definition of USB power supplies
782  * @phyif:              PHY interface width
783  * @lock:               Spinlock that protects all the driver data structures
784  * @priv:               Stores a pointer to the struct usb_hcd
785  * @queuing_high_bandwidth: True if multiple packets of a high-bandwidth
786  *                      transfer are in process of being queued
787  * @srp_success:        Stores status of SRP request in the case of a FS PHY
788  *                      with an I2C interface
789  * @wq_otg:             Workqueue object used for handling of some interrupts
790  * @wf_otg:             Work object for handling Connector ID Status Change
791  *                      interrupt
792  * @wkp_timer:          Timer object for handling Wakeup Detected interrupt
793  * @lx_state:           Lx state of connected device
794  * @gregs_backup: Backup of global registers during suspend
795  * @dregs_backup: Backup of device registers during suspend
796  * @hregs_backup: Backup of host registers during suspend
797  *
798  * These are for host mode:
799  *
800  * @flags:              Flags for handling root port state changes
801  * @non_periodic_sched_inactive: Inactive QHs in the non-periodic schedule.
802  *                      Transfers associated with these QHs are not currently
803  *                      assigned to a host channel.
804  * @non_periodic_sched_active: Active QHs in the non-periodic schedule.
805  *                      Transfers associated with these QHs are currently
806  *                      assigned to a host channel.
807  * @non_periodic_qh_ptr: Pointer to next QH to process in the active
808  *                      non-periodic schedule
809  * @periodic_sched_inactive: Inactive QHs in the periodic schedule. This is a
810  *                      list of QHs for periodic transfers that are _not_
811  *                      scheduled for the next frame. Each QH in the list has an
812  *                      interval counter that determines when it needs to be
813  *                      scheduled for execution. This scheduling mechanism
814  *                      allows only a simple calculation for periodic bandwidth
815  *                      used (i.e. must assume that all periodic transfers may
816  *                      need to execute in the same frame). However, it greatly
817  *                      simplifies scheduling and should be sufficient for the
818  *                      vast majority of OTG hosts, which need to connect to a
819  *                      small number of peripherals at one time. Items move from
820  *                      this list to periodic_sched_ready when the QH interval
821  *                      counter is 0 at SOF.
822  * @periodic_sched_ready:  List of periodic QHs that are ready for execution in
823  *                      the next frame, but have not yet been assigned to host
824  *                      channels. Items move from this list to
825  *                      periodic_sched_assigned as host channels become
826  *                      available during the current frame.
827  * @periodic_sched_assigned: List of periodic QHs to be executed in the next
828  *                      frame that are assigned to host channels. Items move
829  *                      from this list to periodic_sched_queued as the
830  *                      transactions for the QH are queued to the DWC_otg
831  *                      controller.
832  * @periodic_sched_queued: List of periodic QHs that have been queued for
833  *                      execution. Items move from this list to either
834  *                      periodic_sched_inactive or periodic_sched_ready when the
835  *                      channel associated with the transfer is released. If the
836  *                      interval for the QH is 1, the item moves to
837  *                      periodic_sched_ready because it must be rescheduled for
838  *                      the next frame. Otherwise, the item moves to
839  *                      periodic_sched_inactive.
840  * @split_order:        List keeping track of channels doing splits, in order.
841  * @periodic_usecs:     Total bandwidth claimed so far for periodic transfers.
842  *                      This value is in microseconds per (micro)frame. The
843  *                      assumption is that all periodic transfers may occur in
844  *                      the same (micro)frame.
845  * @hs_periodic_bitmap: Bitmap used by the microframe scheduler any time the
846  *                      host is in high speed mode; low speed schedules are
847  *                      stored elsewhere since we need one per TT.
848  * @frame_number:       Frame number read from the core at SOF. The value ranges
849  *                      from 0 to HFNUM_MAX_FRNUM.
850  * @periodic_qh_count:  Count of periodic QHs, if using several eps. Used for
851  *                      SOF enable/disable.
852  * @free_hc_list:       Free host channels in the controller. This is a list of
853  *                      struct dwc2_host_chan items.
854  * @periodic_channels:  Number of host channels assigned to periodic transfers.
855  *                      Currently assuming that there is a dedicated host
856  *                      channel for each periodic transaction and at least one
857  *                      host channel is available for non-periodic transactions.
858  * @non_periodic_channels: Number of host channels assigned to non-periodic
859  *                      transfers
860  * @available_host_channels Number of host channels available for the microframe
861  *                      scheduler to use
862  * @hc_ptr_array:       Array of pointers to the host channel descriptors.
863  *                      Allows accessing a host channel descriptor given the
864  *                      host channel number. This is useful in interrupt
865  *                      handlers.
866  * @status_buf:         Buffer used for data received during the status phase of
867  *                      a control transfer.
868  * @status_buf_dma:     DMA address for status_buf
869  * @start_work:         Delayed work for handling host A-cable connection
870  * @reset_work:         Delayed work for handling a port reset
871  * @otg_port:           OTG port number
872  * @frame_list:         Frame list
873  * @frame_list_dma:     Frame list DMA address
874  * @frame_list_sz:      Frame list size
875  * @desc_gen_cache:     Kmem cache for generic descriptors
876  * @desc_hsisoc_cache:  Kmem cache for hs isochronous descriptors
877  * @unaligned_cache:    Kmem cache for DMA mode to handle non-aligned buf
878  *
879  * These are for peripheral mode:
880  *
881  * @driver:             USB gadget driver
882  * @dedicated_fifos:    Set if the hardware has dedicated IN-EP fifos.
883  * @num_of_eps:         Number of available EPs (excluding EP0)
884  * @debug_root:         Root directrory for debugfs.
885  * @debug_file:         Main status file for debugfs.
886  * @debug_testmode:     Testmode status file for debugfs.
887  * @debug_fifo:         FIFO status file for debugfs.
888  * @ep0_reply:          Request used for ep0 reply.
889  * @ep0_buff:           Buffer for EP0 reply data, if needed.
890  * @ctrl_buff:          Buffer for EP0 control requests.
891  * @ctrl_req:           Request for EP0 control packets.
892  * @ep0_state:          EP0 control transfers state
893  * @test_mode:          USB test mode requested by the host
894  * @setup_desc_dma:     EP0 setup stage desc chain DMA address
895  * @setup_desc:         EP0 setup stage desc chain pointer
896  * @ctrl_in_desc_dma:   EP0 IN data phase desc chain DMA address
897  * @ctrl_in_desc:       EP0 IN data phase desc chain pointer
898  * @ctrl_out_desc_dma:  EP0 OUT data phase desc chain DMA address
899  * @ctrl_out_desc:      EP0 OUT data phase desc chain pointer
900  * @eps:                The endpoints being supplied to the gadget framework
901  */
902 struct dwc2_hsotg {
903         struct device *dev;
904         void __iomem *regs;
905         /** Params detected from hardware */
906         struct dwc2_hw_params hw_params;
907         /** Params to actually use */
908         struct dwc2_core_params params;
909         enum usb_otg_state op_state;
910         enum usb_dr_mode dr_mode;
911         unsigned int hcd_enabled:1;
912         unsigned int gadget_enabled:1;
913         unsigned int ll_hw_enabled:1;
914
915         struct phy *phy;
916         struct usb_phy *uphy;
917         struct dwc2_hsotg_plat *plat;
918         struct regulator_bulk_data supplies[DWC2_NUM_SUPPLIES];
919         u32 phyif;
920
921         spinlock_t lock;
922         void *priv;
923         int     irq;
924         struct clk *clk;
925         struct reset_control *reset;
926
927         unsigned int queuing_high_bandwidth:1;
928         unsigned int srp_success:1;
929
930         struct workqueue_struct *wq_otg;
931         struct work_struct wf_otg;
932         struct timer_list wkp_timer;
933         enum dwc2_lx_state lx_state;
934         struct dwc2_gregs_backup gr_backup;
935         struct dwc2_dregs_backup dr_backup;
936         struct dwc2_hregs_backup hr_backup;
937
938         struct dentry *debug_root;
939         struct debugfs_regset32 *regset;
940
941         /* DWC OTG HW Release versions */
942 #define DWC2_CORE_REV_2_71a     0x4f54271a
943 #define DWC2_CORE_REV_2_90a     0x4f54290a
944 #define DWC2_CORE_REV_2_91a     0x4f54291a
945 #define DWC2_CORE_REV_2_92a     0x4f54292a
946 #define DWC2_CORE_REV_2_94a     0x4f54294a
947 #define DWC2_CORE_REV_3_00a     0x4f54300a
948 #define DWC2_CORE_REV_3_10a     0x4f54310a
949 #define DWC2_FS_IOT_REV_1_00a   0x5531100a
950 #define DWC2_HS_IOT_REV_1_00a   0x5532100a
951
952 #if IS_ENABLED(CONFIG_USB_DWC2_HOST) || IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
953         union dwc2_hcd_internal_flags {
954                 u32 d32;
955                 struct {
956                         unsigned port_connect_status_change:1;
957                         unsigned port_connect_status:1;
958                         unsigned port_reset_change:1;
959                         unsigned port_enable_change:1;
960                         unsigned port_suspend_change:1;
961                         unsigned port_over_current_change:1;
962                         unsigned port_l1_change:1;
963                         unsigned reserved:25;
964                 } b;
965         } flags;
966
967         struct list_head non_periodic_sched_inactive;
968         struct list_head non_periodic_sched_active;
969         struct list_head *non_periodic_qh_ptr;
970         struct list_head periodic_sched_inactive;
971         struct list_head periodic_sched_ready;
972         struct list_head periodic_sched_assigned;
973         struct list_head periodic_sched_queued;
974         struct list_head split_order;
975         u16 periodic_usecs;
976         unsigned long hs_periodic_bitmap[
977                 DIV_ROUND_UP(DWC2_HS_SCHEDULE_US, BITS_PER_LONG)];
978         u16 frame_number;
979         u16 periodic_qh_count;
980         bool bus_suspended;
981         bool new_connection;
982
983         u16 last_frame_num;
984
985 #ifdef CONFIG_USB_DWC2_TRACK_MISSED_SOFS
986 #define FRAME_NUM_ARRAY_SIZE 1000
987         u16 *frame_num_array;
988         u16 *last_frame_num_array;
989         int frame_num_idx;
990         int dumped_frame_num_array;
991 #endif
992
993         struct list_head free_hc_list;
994         int periodic_channels;
995         int non_periodic_channels;
996         int available_host_channels;
997         struct dwc2_host_chan *hc_ptr_array[MAX_EPS_CHANNELS];
998         u8 *status_buf;
999         dma_addr_t status_buf_dma;
1000 #define DWC2_HCD_STATUS_BUF_SIZE 64
1001
1002         struct delayed_work start_work;
1003         struct delayed_work reset_work;
1004         u8 otg_port;
1005         u32 *frame_list;
1006         dma_addr_t frame_list_dma;
1007         u32 frame_list_sz;
1008         struct kmem_cache *desc_gen_cache;
1009         struct kmem_cache *desc_hsisoc_cache;
1010         struct kmem_cache *unaligned_cache;
1011 #define DWC2_KMEM_UNALIGNED_BUF_SIZE 1024
1012
1013 #ifdef DEBUG
1014         u32 frrem_samples;
1015         u64 frrem_accum;
1016
1017         u32 hfnum_7_samples_a;
1018         u64 hfnum_7_frrem_accum_a;
1019         u32 hfnum_0_samples_a;
1020         u64 hfnum_0_frrem_accum_a;
1021         u32 hfnum_other_samples_a;
1022         u64 hfnum_other_frrem_accum_a;
1023
1024         u32 hfnum_7_samples_b;
1025         u64 hfnum_7_frrem_accum_b;
1026         u32 hfnum_0_samples_b;
1027         u64 hfnum_0_frrem_accum_b;
1028         u32 hfnum_other_samples_b;
1029         u64 hfnum_other_frrem_accum_b;
1030 #endif
1031 #endif /* CONFIG_USB_DWC2_HOST || CONFIG_USB_DWC2_DUAL_ROLE */
1032
1033 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
1034         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1035         /* Gadget structures */
1036         struct usb_gadget_driver *driver;
1037         int fifo_mem;
1038         unsigned int dedicated_fifos:1;
1039         unsigned char num_of_eps;
1040         u32 fifo_map;
1041
1042         struct usb_request *ep0_reply;
1043         struct usb_request *ctrl_req;
1044         void *ep0_buff;
1045         void *ctrl_buff;
1046         enum dwc2_ep0_state ep0_state;
1047         u8 test_mode;
1048
1049         dma_addr_t setup_desc_dma[2];
1050         struct dwc2_dma_desc *setup_desc[2];
1051         dma_addr_t ctrl_in_desc_dma;
1052         struct dwc2_dma_desc *ctrl_in_desc;
1053         dma_addr_t ctrl_out_desc_dma;
1054         struct dwc2_dma_desc *ctrl_out_desc;
1055
1056         struct usb_gadget gadget;
1057         unsigned int enabled:1;
1058         unsigned int connected:1;
1059         struct dwc2_hsotg_ep *eps_in[MAX_EPS_CHANNELS];
1060         struct dwc2_hsotg_ep *eps_out[MAX_EPS_CHANNELS];
1061 #endif /* CONFIG_USB_DWC2_PERIPHERAL || CONFIG_USB_DWC2_DUAL_ROLE */
1062 };
1063
1064 /* Reasons for halting a host channel */
1065 enum dwc2_halt_status {
1066         DWC2_HC_XFER_NO_HALT_STATUS,
1067         DWC2_HC_XFER_COMPLETE,
1068         DWC2_HC_XFER_URB_COMPLETE,
1069         DWC2_HC_XFER_ACK,
1070         DWC2_HC_XFER_NAK,
1071         DWC2_HC_XFER_NYET,
1072         DWC2_HC_XFER_STALL,
1073         DWC2_HC_XFER_XACT_ERR,
1074         DWC2_HC_XFER_FRAME_OVERRUN,
1075         DWC2_HC_XFER_BABBLE_ERR,
1076         DWC2_HC_XFER_DATA_TOGGLE_ERR,
1077         DWC2_HC_XFER_AHB_ERR,
1078         DWC2_HC_XFER_PERIODIC_INCOMPLETE,
1079         DWC2_HC_XFER_URB_DEQUEUE,
1080 };
1081
1082 /* Core version information */
1083 static inline bool dwc2_is_iot(struct dwc2_hsotg *hsotg)
1084 {
1085         return (hsotg->hw_params.snpsid & 0xfff00000) == 0x55300000;
1086 }
1087
1088 static inline bool dwc2_is_fs_iot(struct dwc2_hsotg *hsotg)
1089 {
1090         return (hsotg->hw_params.snpsid & 0xffff0000) == 0x55310000;
1091 }
1092
1093 static inline bool dwc2_is_hs_iot(struct dwc2_hsotg *hsotg)
1094 {
1095         return (hsotg->hw_params.snpsid & 0xffff0000) == 0x55320000;
1096 }
1097
1098 /*
1099  * The following functions support initialization of the core driver component
1100  * and the DWC_otg controller
1101  */
1102 int dwc2_core_reset(struct dwc2_hsotg *hsotg, bool skip_wait);
1103 int dwc2_core_reset_and_force_dr_mode(struct dwc2_hsotg *hsotg);
1104 int dwc2_enter_hibernation(struct dwc2_hsotg *hsotg);
1105 int dwc2_exit_hibernation(struct dwc2_hsotg *hsotg, bool restore);
1106
1107 bool dwc2_force_mode_if_needed(struct dwc2_hsotg *hsotg, bool host);
1108 void dwc2_clear_force_mode(struct dwc2_hsotg *hsotg);
1109 void dwc2_force_dr_mode(struct dwc2_hsotg *hsotg);
1110
1111 bool dwc2_is_controller_alive(struct dwc2_hsotg *hsotg);
1112
1113 /*
1114  * Common core Functions.
1115  * The following functions support managing the DWC_otg controller in either
1116  * device or host mode.
1117  */
1118 void dwc2_read_packet(struct dwc2_hsotg *hsotg, u8 *dest, u16 bytes);
1119 void dwc2_flush_tx_fifo(struct dwc2_hsotg *hsotg, const int num);
1120 void dwc2_flush_rx_fifo(struct dwc2_hsotg *hsotg);
1121
1122 void dwc2_enable_global_interrupts(struct dwc2_hsotg *hcd);
1123 void dwc2_disable_global_interrupts(struct dwc2_hsotg *hcd);
1124
1125 /* This function should be called on every hardware interrupt. */
1126 irqreturn_t dwc2_handle_common_intr(int irq, void *dev);
1127
1128 /* The device ID match table */
1129 extern const struct of_device_id dwc2_of_match_table[];
1130
1131 int dwc2_lowlevel_hw_enable(struct dwc2_hsotg *hsotg);
1132 int dwc2_lowlevel_hw_disable(struct dwc2_hsotg *hsotg);
1133
1134 /* Parameters */
1135 int dwc2_get_hwparams(struct dwc2_hsotg *hsotg);
1136 int dwc2_init_params(struct dwc2_hsotg *hsotg);
1137
1138 /*
1139  * The following functions check the controller's OTG operation mode
1140  * capability (GHWCFG2.OTG_MODE).
1141  *
1142  * These functions can be used before the internal hsotg->hw_params
1143  * are read in and cached so they always read directly from the
1144  * GHWCFG2 register.
1145  */
1146 unsigned int dwc2_op_mode(struct dwc2_hsotg *hsotg);
1147 bool dwc2_hw_is_otg(struct dwc2_hsotg *hsotg);
1148 bool dwc2_hw_is_host(struct dwc2_hsotg *hsotg);
1149 bool dwc2_hw_is_device(struct dwc2_hsotg *hsotg);
1150
1151 /*
1152  * Returns the mode of operation, host or device
1153  */
1154 static inline int dwc2_is_host_mode(struct dwc2_hsotg *hsotg)
1155 {
1156         return (dwc2_readl(hsotg->regs + GINTSTS) & GINTSTS_CURMODE_HOST) != 0;
1157 }
1158
1159 static inline int dwc2_is_device_mode(struct dwc2_hsotg *hsotg)
1160 {
1161         return (dwc2_readl(hsotg->regs + GINTSTS) & GINTSTS_CURMODE_HOST) == 0;
1162 }
1163
1164 /*
1165  * Dump core registers and SPRAM
1166  */
1167 void dwc2_dump_dev_registers(struct dwc2_hsotg *hsotg);
1168 void dwc2_dump_host_registers(struct dwc2_hsotg *hsotg);
1169 void dwc2_dump_global_registers(struct dwc2_hsotg *hsotg);
1170
1171 /* Gadget defines */
1172 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
1173         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1174 int dwc2_hsotg_remove(struct dwc2_hsotg *hsotg);
1175 int dwc2_hsotg_suspend(struct dwc2_hsotg *dwc2);
1176 int dwc2_hsotg_resume(struct dwc2_hsotg *dwc2);
1177 int dwc2_gadget_init(struct dwc2_hsotg *hsotg, int irq);
1178 void dwc2_hsotg_core_init_disconnected(struct dwc2_hsotg *dwc2,
1179                                        bool reset);
1180 void dwc2_hsotg_core_connect(struct dwc2_hsotg *hsotg);
1181 void dwc2_hsotg_disconnect(struct dwc2_hsotg *dwc2);
1182 int dwc2_hsotg_set_test_mode(struct dwc2_hsotg *hsotg, int testmode);
1183 #define dwc2_is_device_connected(hsotg) (hsotg->connected)
1184 int dwc2_backup_device_registers(struct dwc2_hsotg *hsotg);
1185 int dwc2_restore_device_registers(struct dwc2_hsotg *hsotg);
1186 int dwc2_hsotg_tx_fifo_count(struct dwc2_hsotg *hsotg);
1187 int dwc2_hsotg_tx_fifo_total_depth(struct dwc2_hsotg *hsotg);
1188 int dwc2_hsotg_tx_fifo_average_depth(struct dwc2_hsotg *hsotg);
1189 #else
1190 static inline int dwc2_hsotg_remove(struct dwc2_hsotg *dwc2)
1191 { return 0; }
1192 static inline int dwc2_hsotg_suspend(struct dwc2_hsotg *dwc2)
1193 { return 0; }
1194 static inline int dwc2_hsotg_resume(struct dwc2_hsotg *dwc2)
1195 { return 0; }
1196 static inline int dwc2_gadget_init(struct dwc2_hsotg *hsotg, int irq)
1197 { return 0; }
1198 static inline void dwc2_hsotg_core_init_disconnected(struct dwc2_hsotg *dwc2,
1199                                                      bool reset) {}
1200 static inline void dwc2_hsotg_core_connect(struct dwc2_hsotg *hsotg) {}
1201 static inline void dwc2_hsotg_disconnect(struct dwc2_hsotg *dwc2) {}
1202 static inline int dwc2_hsotg_set_test_mode(struct dwc2_hsotg *hsotg,
1203                                            int testmode)
1204 { return 0; }
1205 #define dwc2_is_device_connected(hsotg) (0)
1206 static inline int dwc2_backup_device_registers(struct dwc2_hsotg *hsotg)
1207 { return 0; }
1208 static inline int dwc2_restore_device_registers(struct dwc2_hsotg *hsotg)
1209 { return 0; }
1210 static inline int dwc2_hsotg_tx_fifo_count(struct dwc2_hsotg *hsotg)
1211 { return 0; }
1212 static inline int dwc2_hsotg_tx_fifo_total_depth(struct dwc2_hsotg *hsotg)
1213 { return 0; }
1214 static inline int dwc2_hsotg_tx_fifo_average_depth(struct dwc2_hsotg *hsotg)
1215 { return 0; }
1216 #endif
1217
1218 #if IS_ENABLED(CONFIG_USB_DWC2_HOST) || IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1219 int dwc2_hcd_get_frame_number(struct dwc2_hsotg *hsotg);
1220 int dwc2_hcd_get_future_frame_number(struct dwc2_hsotg *hsotg, int us);
1221 void dwc2_hcd_connect(struct dwc2_hsotg *hsotg);
1222 void dwc2_hcd_disconnect(struct dwc2_hsotg *hsotg, bool force);
1223 void dwc2_hcd_start(struct dwc2_hsotg *hsotg);
1224 int dwc2_backup_host_registers(struct dwc2_hsotg *hsotg);
1225 int dwc2_restore_host_registers(struct dwc2_hsotg *hsotg);
1226 #else
1227 static inline int dwc2_hcd_get_frame_number(struct dwc2_hsotg *hsotg)
1228 { return 0; }
1229 static inline int dwc2_hcd_get_future_frame_number(struct dwc2_hsotg *hsotg,
1230                                                    int us)
1231 { return 0; }
1232 static inline void dwc2_hcd_connect(struct dwc2_hsotg *hsotg) {}
1233 static inline void dwc2_hcd_disconnect(struct dwc2_hsotg *hsotg, bool force) {}
1234 static inline void dwc2_hcd_start(struct dwc2_hsotg *hsotg) {}
1235 static inline void dwc2_hcd_remove(struct dwc2_hsotg *hsotg) {}
1236 static inline int dwc2_hcd_init(struct dwc2_hsotg *hsotg)
1237 { return 0; }
1238 static inline int dwc2_backup_host_registers(struct dwc2_hsotg *hsotg)
1239 { return 0; }
1240 static inline int dwc2_restore_host_registers(struct dwc2_hsotg *hsotg)
1241 { return 0; }
1242
1243 #endif
1244
1245 #endif /* __DWC2_CORE_H__ */