GNU Linux-libre 4.19.304-gnu1
[releases.git] / drivers / tty / serial / amba-pl010.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  *  Driver for AMBA serial ports
4  *
5  *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
6  *
7  *  Copyright 1999 ARM Limited
8  *  Copyright (C) 2000 Deep Blue Solutions Ltd.
9  *
10  * This is a generic driver for ARM AMBA-type serial ports.  They
11  * have a lot of 16550-like features, but are not register compatible.
12  * Note that although they do have CTS, DCD and DSR inputs, they do
13  * not have an RI input, nor do they have DTR or RTS outputs.  If
14  * required, these have to be supplied via some other means (eg, GPIO)
15  * and hooked into this driver.
16  */
17
18 #if defined(CONFIG_SERIAL_AMBA_PL010_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
19 #define SUPPORT_SYSRQ
20 #endif
21
22 #include <linux/module.h>
23 #include <linux/ioport.h>
24 #include <linux/init.h>
25 #include <linux/console.h>
26 #include <linux/sysrq.h>
27 #include <linux/device.h>
28 #include <linux/tty.h>
29 #include <linux/tty_flip.h>
30 #include <linux/serial_core.h>
31 #include <linux/serial.h>
32 #include <linux/amba/bus.h>
33 #include <linux/amba/serial.h>
34 #include <linux/clk.h>
35 #include <linux/slab.h>
36 #include <linux/io.h>
37
38 #define UART_NR         8
39
40 #define SERIAL_AMBA_MAJOR       204
41 #define SERIAL_AMBA_MINOR       16
42 #define SERIAL_AMBA_NR          UART_NR
43
44 #define AMBA_ISR_PASS_LIMIT     256
45
46 #define UART_RX_DATA(s)         (((s) & UART01x_FR_RXFE) == 0)
47 #define UART_TX_READY(s)        (((s) & UART01x_FR_TXFF) == 0)
48
49 #define UART_DUMMY_RSR_RX       256
50 #define UART_PORT_SIZE          64
51
52 /*
53  * We wrap our port structure around the generic uart_port.
54  */
55 struct uart_amba_port {
56         struct uart_port        port;
57         struct clk              *clk;
58         struct amba_device      *dev;
59         struct amba_pl010_data  *data;
60         unsigned int            old_status;
61 };
62
63 static void pl010_stop_tx(struct uart_port *port)
64 {
65         struct uart_amba_port *uap =
66                 container_of(port, struct uart_amba_port, port);
67         unsigned int cr;
68
69         cr = readb(uap->port.membase + UART010_CR);
70         cr &= ~UART010_CR_TIE;
71         writel(cr, uap->port.membase + UART010_CR);
72 }
73
74 static void pl010_start_tx(struct uart_port *port)
75 {
76         struct uart_amba_port *uap =
77                 container_of(port, struct uart_amba_port, port);
78         unsigned int cr;
79
80         cr = readb(uap->port.membase + UART010_CR);
81         cr |= UART010_CR_TIE;
82         writel(cr, uap->port.membase + UART010_CR);
83 }
84
85 static void pl010_stop_rx(struct uart_port *port)
86 {
87         struct uart_amba_port *uap =
88                 container_of(port, struct uart_amba_port, port);
89         unsigned int cr;
90
91         cr = readb(uap->port.membase + UART010_CR);
92         cr &= ~(UART010_CR_RIE | UART010_CR_RTIE);
93         writel(cr, uap->port.membase + UART010_CR);
94 }
95
96 static void pl010_disable_ms(struct uart_port *port)
97 {
98         struct uart_amba_port *uap = (struct uart_amba_port *)port;
99         unsigned int cr;
100
101         cr = readb(uap->port.membase + UART010_CR);
102         cr &= ~UART010_CR_MSIE;
103         writel(cr, uap->port.membase + UART010_CR);
104 }
105
106 static void pl010_enable_ms(struct uart_port *port)
107 {
108         struct uart_amba_port *uap =
109                 container_of(port, struct uart_amba_port, port);
110         unsigned int cr;
111
112         cr = readb(uap->port.membase + UART010_CR);
113         cr |= UART010_CR_MSIE;
114         writel(cr, uap->port.membase + UART010_CR);
115 }
116
117 static void pl010_rx_chars(struct uart_amba_port *uap)
118 {
119         unsigned int status, ch, flag, rsr, max_count = 256;
120
121         status = readb(uap->port.membase + UART01x_FR);
122         while (UART_RX_DATA(status) && max_count--) {
123                 ch = readb(uap->port.membase + UART01x_DR);
124                 flag = TTY_NORMAL;
125
126                 uap->port.icount.rx++;
127
128                 /*
129                  * Note that the error handling code is
130                  * out of the main execution path
131                  */
132                 rsr = readb(uap->port.membase + UART01x_RSR) | UART_DUMMY_RSR_RX;
133                 if (unlikely(rsr & UART01x_RSR_ANY)) {
134                         writel(0, uap->port.membase + UART01x_ECR);
135
136                         if (rsr & UART01x_RSR_BE) {
137                                 rsr &= ~(UART01x_RSR_FE | UART01x_RSR_PE);
138                                 uap->port.icount.brk++;
139                                 if (uart_handle_break(&uap->port))
140                                         goto ignore_char;
141                         } else if (rsr & UART01x_RSR_PE)
142                                 uap->port.icount.parity++;
143                         else if (rsr & UART01x_RSR_FE)
144                                 uap->port.icount.frame++;
145                         if (rsr & UART01x_RSR_OE)
146                                 uap->port.icount.overrun++;
147
148                         rsr &= uap->port.read_status_mask;
149
150                         if (rsr & UART01x_RSR_BE)
151                                 flag = TTY_BREAK;
152                         else if (rsr & UART01x_RSR_PE)
153                                 flag = TTY_PARITY;
154                         else if (rsr & UART01x_RSR_FE)
155                                 flag = TTY_FRAME;
156                 }
157
158                 if (uart_handle_sysrq_char(&uap->port, ch))
159                         goto ignore_char;
160
161                 uart_insert_char(&uap->port, rsr, UART01x_RSR_OE, ch, flag);
162
163         ignore_char:
164                 status = readb(uap->port.membase + UART01x_FR);
165         }
166         spin_unlock(&uap->port.lock);
167         tty_flip_buffer_push(&uap->port.state->port);
168         spin_lock(&uap->port.lock);
169 }
170
171 static void pl010_tx_chars(struct uart_amba_port *uap)
172 {
173         struct circ_buf *xmit = &uap->port.state->xmit;
174         int count;
175
176         if (uap->port.x_char) {
177                 writel(uap->port.x_char, uap->port.membase + UART01x_DR);
178                 uap->port.icount.tx++;
179                 uap->port.x_char = 0;
180                 return;
181         }
182         if (uart_circ_empty(xmit) || uart_tx_stopped(&uap->port)) {
183                 pl010_stop_tx(&uap->port);
184                 return;
185         }
186
187         count = uap->port.fifosize >> 1;
188         do {
189                 writel(xmit->buf[xmit->tail], uap->port.membase + UART01x_DR);
190                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
191                 uap->port.icount.tx++;
192                 if (uart_circ_empty(xmit))
193                         break;
194         } while (--count > 0);
195
196         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
197                 uart_write_wakeup(&uap->port);
198
199         if (uart_circ_empty(xmit))
200                 pl010_stop_tx(&uap->port);
201 }
202
203 static void pl010_modem_status(struct uart_amba_port *uap)
204 {
205         unsigned int status, delta;
206
207         writel(0, uap->port.membase + UART010_ICR);
208
209         status = readb(uap->port.membase + UART01x_FR) & UART01x_FR_MODEM_ANY;
210
211         delta = status ^ uap->old_status;
212         uap->old_status = status;
213
214         if (!delta)
215                 return;
216
217         if (delta & UART01x_FR_DCD)
218                 uart_handle_dcd_change(&uap->port, status & UART01x_FR_DCD);
219
220         if (delta & UART01x_FR_DSR)
221                 uap->port.icount.dsr++;
222
223         if (delta & UART01x_FR_CTS)
224                 uart_handle_cts_change(&uap->port, status & UART01x_FR_CTS);
225
226         wake_up_interruptible(&uap->port.state->port.delta_msr_wait);
227 }
228
229 static irqreturn_t pl010_int(int irq, void *dev_id)
230 {
231         struct uart_amba_port *uap = dev_id;
232         unsigned int status, pass_counter = AMBA_ISR_PASS_LIMIT;
233         int handled = 0;
234
235         spin_lock(&uap->port.lock);
236
237         status = readb(uap->port.membase + UART010_IIR);
238         if (status) {
239                 do {
240                         if (status & (UART010_IIR_RTIS | UART010_IIR_RIS))
241                                 pl010_rx_chars(uap);
242                         if (status & UART010_IIR_MIS)
243                                 pl010_modem_status(uap);
244                         if (status & UART010_IIR_TIS)
245                                 pl010_tx_chars(uap);
246
247                         if (pass_counter-- == 0)
248                                 break;
249
250                         status = readb(uap->port.membase + UART010_IIR);
251                 } while (status & (UART010_IIR_RTIS | UART010_IIR_RIS |
252                                    UART010_IIR_TIS));
253                 handled = 1;
254         }
255
256         spin_unlock(&uap->port.lock);
257
258         return IRQ_RETVAL(handled);
259 }
260
261 static unsigned int pl010_tx_empty(struct uart_port *port)
262 {
263         struct uart_amba_port *uap =
264                 container_of(port, struct uart_amba_port, port);
265         unsigned int status = readb(uap->port.membase + UART01x_FR);
266         return status & UART01x_FR_BUSY ? 0 : TIOCSER_TEMT;
267 }
268
269 static unsigned int pl010_get_mctrl(struct uart_port *port)
270 {
271         struct uart_amba_port *uap =
272                 container_of(port, struct uart_amba_port, port);
273         unsigned int result = 0;
274         unsigned int status;
275
276         status = readb(uap->port.membase + UART01x_FR);
277         if (status & UART01x_FR_DCD)
278                 result |= TIOCM_CAR;
279         if (status & UART01x_FR_DSR)
280                 result |= TIOCM_DSR;
281         if (status & UART01x_FR_CTS)
282                 result |= TIOCM_CTS;
283
284         return result;
285 }
286
287 static void pl010_set_mctrl(struct uart_port *port, unsigned int mctrl)
288 {
289         struct uart_amba_port *uap =
290                 container_of(port, struct uart_amba_port, port);
291
292         if (uap->data)
293                 uap->data->set_mctrl(uap->dev, uap->port.membase, mctrl);
294 }
295
296 static void pl010_break_ctl(struct uart_port *port, int break_state)
297 {
298         struct uart_amba_port *uap =
299                 container_of(port, struct uart_amba_port, port);
300         unsigned long flags;
301         unsigned int lcr_h;
302
303         spin_lock_irqsave(&uap->port.lock, flags);
304         lcr_h = readb(uap->port.membase + UART010_LCRH);
305         if (break_state == -1)
306                 lcr_h |= UART01x_LCRH_BRK;
307         else
308                 lcr_h &= ~UART01x_LCRH_BRK;
309         writel(lcr_h, uap->port.membase + UART010_LCRH);
310         spin_unlock_irqrestore(&uap->port.lock, flags);
311 }
312
313 static int pl010_startup(struct uart_port *port)
314 {
315         struct uart_amba_port *uap =
316                 container_of(port, struct uart_amba_port, port);
317         int retval;
318
319         /*
320          * Try to enable the clock producer.
321          */
322         retval = clk_prepare_enable(uap->clk);
323         if (retval)
324                 goto out;
325
326         uap->port.uartclk = clk_get_rate(uap->clk);
327
328         /*
329          * Allocate the IRQ
330          */
331         retval = request_irq(uap->port.irq, pl010_int, 0, "uart-pl010", uap);
332         if (retval)
333                 goto clk_dis;
334
335         /*
336          * initialise the old status of the modem signals
337          */
338         uap->old_status = readb(uap->port.membase + UART01x_FR) & UART01x_FR_MODEM_ANY;
339
340         /*
341          * Finally, enable interrupts
342          */
343         writel(UART01x_CR_UARTEN | UART010_CR_RIE | UART010_CR_RTIE,
344                uap->port.membase + UART010_CR);
345
346         return 0;
347
348  clk_dis:
349         clk_disable_unprepare(uap->clk);
350  out:
351         return retval;
352 }
353
354 static void pl010_shutdown(struct uart_port *port)
355 {
356         struct uart_amba_port *uap =
357                 container_of(port, struct uart_amba_port, port);
358
359         /*
360          * Free the interrupt
361          */
362         free_irq(uap->port.irq, uap);
363
364         /*
365          * disable all interrupts, disable the port
366          */
367         writel(0, uap->port.membase + UART010_CR);
368
369         /* disable break condition and fifos */
370         writel(readb(uap->port.membase + UART010_LCRH) &
371                 ~(UART01x_LCRH_BRK | UART01x_LCRH_FEN),
372                uap->port.membase + UART010_LCRH);
373
374         /*
375          * Shut down the clock producer
376          */
377         clk_disable_unprepare(uap->clk);
378 }
379
380 static void
381 pl010_set_termios(struct uart_port *port, struct ktermios *termios,
382                      struct ktermios *old)
383 {
384         struct uart_amba_port *uap =
385                 container_of(port, struct uart_amba_port, port);
386         unsigned int lcr_h, old_cr;
387         unsigned long flags;
388         unsigned int baud, quot;
389
390         /*
391          * Ask the core to calculate the divisor for us.
392          */
393         baud = uart_get_baud_rate(port, termios, old, 0, uap->port.uartclk/16); 
394         quot = uart_get_divisor(port, baud);
395
396         switch (termios->c_cflag & CSIZE) {
397         case CS5:
398                 lcr_h = UART01x_LCRH_WLEN_5;
399                 break;
400         case CS6:
401                 lcr_h = UART01x_LCRH_WLEN_6;
402                 break;
403         case CS7:
404                 lcr_h = UART01x_LCRH_WLEN_7;
405                 break;
406         default: // CS8
407                 lcr_h = UART01x_LCRH_WLEN_8;
408                 break;
409         }
410         if (termios->c_cflag & CSTOPB)
411                 lcr_h |= UART01x_LCRH_STP2;
412         if (termios->c_cflag & PARENB) {
413                 lcr_h |= UART01x_LCRH_PEN;
414                 if (!(termios->c_cflag & PARODD))
415                         lcr_h |= UART01x_LCRH_EPS;
416         }
417         if (uap->port.fifosize > 1)
418                 lcr_h |= UART01x_LCRH_FEN;
419
420         spin_lock_irqsave(&uap->port.lock, flags);
421
422         /*
423          * Update the per-port timeout.
424          */
425         uart_update_timeout(port, termios->c_cflag, baud);
426
427         uap->port.read_status_mask = UART01x_RSR_OE;
428         if (termios->c_iflag & INPCK)
429                 uap->port.read_status_mask |= UART01x_RSR_FE | UART01x_RSR_PE;
430         if (termios->c_iflag & (IGNBRK | BRKINT | PARMRK))
431                 uap->port.read_status_mask |= UART01x_RSR_BE;
432
433         /*
434          * Characters to ignore
435          */
436         uap->port.ignore_status_mask = 0;
437         if (termios->c_iflag & IGNPAR)
438                 uap->port.ignore_status_mask |= UART01x_RSR_FE | UART01x_RSR_PE;
439         if (termios->c_iflag & IGNBRK) {
440                 uap->port.ignore_status_mask |= UART01x_RSR_BE;
441                 /*
442                  * If we're ignoring parity and break indicators,
443                  * ignore overruns too (for real raw support).
444                  */
445                 if (termios->c_iflag & IGNPAR)
446                         uap->port.ignore_status_mask |= UART01x_RSR_OE;
447         }
448
449         /*
450          * Ignore all characters if CREAD is not set.
451          */
452         if ((termios->c_cflag & CREAD) == 0)
453                 uap->port.ignore_status_mask |= UART_DUMMY_RSR_RX;
454
455         old_cr = readb(uap->port.membase + UART010_CR) & ~UART010_CR_MSIE;
456
457         if (UART_ENABLE_MS(port, termios->c_cflag))
458                 old_cr |= UART010_CR_MSIE;
459
460         /* Set baud rate */
461         quot -= 1;
462         writel((quot & 0xf00) >> 8, uap->port.membase + UART010_LCRM);
463         writel(quot & 0xff, uap->port.membase + UART010_LCRL);
464
465         /*
466          * ----------v----------v----------v----------v-----
467          * NOTE: MUST BE WRITTEN AFTER UARTLCR_M & UARTLCR_L
468          * ----------^----------^----------^----------^-----
469          */
470         writel(lcr_h, uap->port.membase + UART010_LCRH);
471         writel(old_cr, uap->port.membase + UART010_CR);
472
473         spin_unlock_irqrestore(&uap->port.lock, flags);
474 }
475
476 static void pl010_set_ldisc(struct uart_port *port, struct ktermios *termios)
477 {
478         if (termios->c_line == N_PPS) {
479                 port->flags |= UPF_HARDPPS_CD;
480                 spin_lock_irq(&port->lock);
481                 pl010_enable_ms(port);
482                 spin_unlock_irq(&port->lock);
483         } else {
484                 port->flags &= ~UPF_HARDPPS_CD;
485                 if (!UART_ENABLE_MS(port, termios->c_cflag)) {
486                         spin_lock_irq(&port->lock);
487                         pl010_disable_ms(port);
488                         spin_unlock_irq(&port->lock);
489                 }
490         }
491 }
492
493 static const char *pl010_type(struct uart_port *port)
494 {
495         return port->type == PORT_AMBA ? "AMBA" : NULL;
496 }
497
498 /*
499  * Release the memory region(s) being used by 'port'
500  */
501 static void pl010_release_port(struct uart_port *port)
502 {
503         release_mem_region(port->mapbase, UART_PORT_SIZE);
504 }
505
506 /*
507  * Request the memory region(s) being used by 'port'
508  */
509 static int pl010_request_port(struct uart_port *port)
510 {
511         return request_mem_region(port->mapbase, UART_PORT_SIZE, "uart-pl010")
512                         != NULL ? 0 : -EBUSY;
513 }
514
515 /*
516  * Configure/autoconfigure the port.
517  */
518 static void pl010_config_port(struct uart_port *port, int flags)
519 {
520         if (flags & UART_CONFIG_TYPE) {
521                 port->type = PORT_AMBA;
522                 pl010_request_port(port);
523         }
524 }
525
526 /*
527  * verify the new serial_struct (for TIOCSSERIAL).
528  */
529 static int pl010_verify_port(struct uart_port *port, struct serial_struct *ser)
530 {
531         int ret = 0;
532         if (ser->type != PORT_UNKNOWN && ser->type != PORT_AMBA)
533                 ret = -EINVAL;
534         if (ser->irq < 0 || ser->irq >= nr_irqs)
535                 ret = -EINVAL;
536         if (ser->baud_base < 9600)
537                 ret = -EINVAL;
538         return ret;
539 }
540
541 static const struct uart_ops amba_pl010_pops = {
542         .tx_empty       = pl010_tx_empty,
543         .set_mctrl      = pl010_set_mctrl,
544         .get_mctrl      = pl010_get_mctrl,
545         .stop_tx        = pl010_stop_tx,
546         .start_tx       = pl010_start_tx,
547         .stop_rx        = pl010_stop_rx,
548         .enable_ms      = pl010_enable_ms,
549         .break_ctl      = pl010_break_ctl,
550         .startup        = pl010_startup,
551         .shutdown       = pl010_shutdown,
552         .set_termios    = pl010_set_termios,
553         .set_ldisc      = pl010_set_ldisc,
554         .type           = pl010_type,
555         .release_port   = pl010_release_port,
556         .request_port   = pl010_request_port,
557         .config_port    = pl010_config_port,
558         .verify_port    = pl010_verify_port,
559 };
560
561 static struct uart_amba_port *amba_ports[UART_NR];
562
563 #ifdef CONFIG_SERIAL_AMBA_PL010_CONSOLE
564
565 static void pl010_console_putchar(struct uart_port *port, int ch)
566 {
567         struct uart_amba_port *uap =
568                 container_of(port, struct uart_amba_port, port);
569         unsigned int status;
570
571         do {
572                 status = readb(uap->port.membase + UART01x_FR);
573                 barrier();
574         } while (!UART_TX_READY(status));
575         writel(ch, uap->port.membase + UART01x_DR);
576 }
577
578 static void
579 pl010_console_write(struct console *co, const char *s, unsigned int count)
580 {
581         struct uart_amba_port *uap = amba_ports[co->index];
582         unsigned int status, old_cr;
583
584         clk_enable(uap->clk);
585
586         /*
587          *      First save the CR then disable the interrupts
588          */
589         old_cr = readb(uap->port.membase + UART010_CR);
590         writel(UART01x_CR_UARTEN, uap->port.membase + UART010_CR);
591
592         uart_console_write(&uap->port, s, count, pl010_console_putchar);
593
594         /*
595          *      Finally, wait for transmitter to become empty
596          *      and restore the TCR
597          */
598         do {
599                 status = readb(uap->port.membase + UART01x_FR);
600                 barrier();
601         } while (status & UART01x_FR_BUSY);
602         writel(old_cr, uap->port.membase + UART010_CR);
603
604         clk_disable(uap->clk);
605 }
606
607 static void __init
608 pl010_console_get_options(struct uart_amba_port *uap, int *baud,
609                              int *parity, int *bits)
610 {
611         if (readb(uap->port.membase + UART010_CR) & UART01x_CR_UARTEN) {
612                 unsigned int lcr_h, quot;
613                 lcr_h = readb(uap->port.membase + UART010_LCRH);
614
615                 *parity = 'n';
616                 if (lcr_h & UART01x_LCRH_PEN) {
617                         if (lcr_h & UART01x_LCRH_EPS)
618                                 *parity = 'e';
619                         else
620                                 *parity = 'o';
621                 }
622
623                 if ((lcr_h & 0x60) == UART01x_LCRH_WLEN_7)
624                         *bits = 7;
625                 else
626                         *bits = 8;
627
628                 quot = readb(uap->port.membase + UART010_LCRL) |
629                        readb(uap->port.membase + UART010_LCRM) << 8;
630                 *baud = uap->port.uartclk / (16 * (quot + 1));
631         }
632 }
633
634 static int __init pl010_console_setup(struct console *co, char *options)
635 {
636         struct uart_amba_port *uap;
637         int baud = 38400;
638         int bits = 8;
639         int parity = 'n';
640         int flow = 'n';
641         int ret;
642
643         /*
644          * Check whether an invalid uart number has been specified, and
645          * if so, search for the first available port that does have
646          * console support.
647          */
648         if (co->index >= UART_NR)
649                 co->index = 0;
650         uap = amba_ports[co->index];
651         if (!uap)
652                 return -ENODEV;
653
654         ret = clk_prepare(uap->clk);
655         if (ret)
656                 return ret;
657
658         uap->port.uartclk = clk_get_rate(uap->clk);
659
660         if (options)
661                 uart_parse_options(options, &baud, &parity, &bits, &flow);
662         else
663                 pl010_console_get_options(uap, &baud, &parity, &bits);
664
665         return uart_set_options(&uap->port, co, baud, parity, bits, flow);
666 }
667
668 static struct uart_driver amba_reg;
669 static struct console amba_console = {
670         .name           = "ttyAM",
671         .write          = pl010_console_write,
672         .device         = uart_console_device,
673         .setup          = pl010_console_setup,
674         .flags          = CON_PRINTBUFFER,
675         .index          = -1,
676         .data           = &amba_reg,
677 };
678
679 #define AMBA_CONSOLE    &amba_console
680 #else
681 #define AMBA_CONSOLE    NULL
682 #endif
683
684 static DEFINE_MUTEX(amba_reg_lock);
685 static struct uart_driver amba_reg = {
686         .owner                  = THIS_MODULE,
687         .driver_name            = "ttyAM",
688         .dev_name               = "ttyAM",
689         .major                  = SERIAL_AMBA_MAJOR,
690         .minor                  = SERIAL_AMBA_MINOR,
691         .nr                     = UART_NR,
692         .cons                   = AMBA_CONSOLE,
693 };
694
695 static int pl010_probe(struct amba_device *dev, const struct amba_id *id)
696 {
697         struct uart_amba_port *uap;
698         void __iomem *base;
699         int i, ret;
700
701         for (i = 0; i < ARRAY_SIZE(amba_ports); i++)
702                 if (amba_ports[i] == NULL)
703                         break;
704
705         if (i == ARRAY_SIZE(amba_ports))
706                 return -EBUSY;
707
708         uap = devm_kzalloc(&dev->dev, sizeof(struct uart_amba_port),
709                            GFP_KERNEL);
710         if (!uap)
711                 return -ENOMEM;
712
713         base = devm_ioremap(&dev->dev, dev->res.start,
714                             resource_size(&dev->res));
715         if (!base)
716                 return -ENOMEM;
717
718         uap->clk = devm_clk_get(&dev->dev, NULL);
719         if (IS_ERR(uap->clk))
720                 return PTR_ERR(uap->clk);
721
722         uap->port.dev = &dev->dev;
723         uap->port.mapbase = dev->res.start;
724         uap->port.membase = base;
725         uap->port.iotype = UPIO_MEM;
726         uap->port.irq = dev->irq[0];
727         uap->port.fifosize = 16;
728         uap->port.ops = &amba_pl010_pops;
729         uap->port.flags = UPF_BOOT_AUTOCONF;
730         uap->port.line = i;
731         uap->dev = dev;
732         uap->data = dev_get_platdata(&dev->dev);
733
734         amba_ports[i] = uap;
735
736         amba_set_drvdata(dev, uap);
737
738         mutex_lock(&amba_reg_lock);
739         if (!amba_reg.state) {
740                 ret = uart_register_driver(&amba_reg);
741                 if (ret < 0) {
742                         mutex_unlock(&amba_reg_lock);
743                         dev_err(uap->port.dev,
744                                 "Failed to register AMBA-PL010 driver\n");
745                         return ret;
746                 }
747         }
748         mutex_unlock(&amba_reg_lock);
749
750         ret = uart_add_one_port(&amba_reg, &uap->port);
751         if (ret)
752                 amba_ports[i] = NULL;
753
754         return ret;
755 }
756
757 static int pl010_remove(struct amba_device *dev)
758 {
759         struct uart_amba_port *uap = amba_get_drvdata(dev);
760         int i;
761         bool busy = false;
762
763         uart_remove_one_port(&amba_reg, &uap->port);
764
765         for (i = 0; i < ARRAY_SIZE(amba_ports); i++)
766                 if (amba_ports[i] == uap)
767                         amba_ports[i] = NULL;
768                 else if (amba_ports[i])
769                         busy = true;
770
771         if (!busy)
772                 uart_unregister_driver(&amba_reg);
773
774         return 0;
775 }
776
777 #ifdef CONFIG_PM_SLEEP
778 static int pl010_suspend(struct device *dev)
779 {
780         struct uart_amba_port *uap = dev_get_drvdata(dev);
781
782         if (uap)
783                 uart_suspend_port(&amba_reg, &uap->port);
784
785         return 0;
786 }
787
788 static int pl010_resume(struct device *dev)
789 {
790         struct uart_amba_port *uap = dev_get_drvdata(dev);
791
792         if (uap)
793                 uart_resume_port(&amba_reg, &uap->port);
794
795         return 0;
796 }
797 #endif
798
799 static SIMPLE_DEV_PM_OPS(pl010_dev_pm_ops, pl010_suspend, pl010_resume);
800
801 static const struct amba_id pl010_ids[] = {
802         {
803                 .id     = 0x00041010,
804                 .mask   = 0x000fffff,
805         },
806         { 0, 0 },
807 };
808
809 MODULE_DEVICE_TABLE(amba, pl010_ids);
810
811 static struct amba_driver pl010_driver = {
812         .drv = {
813                 .name   = "uart-pl010",
814                 .pm     = &pl010_dev_pm_ops,
815         },
816         .id_table       = pl010_ids,
817         .probe          = pl010_probe,
818         .remove         = pl010_remove,
819 };
820
821 static int __init pl010_init(void)
822 {
823         printk(KERN_INFO "Serial: AMBA driver\n");
824
825         return  amba_driver_register(&pl010_driver);
826 }
827
828 static void __exit pl010_exit(void)
829 {
830         amba_driver_unregister(&pl010_driver);
831 }
832
833 module_init(pl010_init);
834 module_exit(pl010_exit);
835
836 MODULE_AUTHOR("ARM Ltd/Deep Blue Solutions Ltd");
837 MODULE_DESCRIPTION("ARM AMBA serial port driver");
838 MODULE_LICENSE("GPL");