GNU Linux-libre 4.9.315-gnu1
[releases.git] / drivers / pinctrl / meson / pinctrl-meson.c
1 /*
2  * Pin controller and GPIO driver for Amlogic Meson SoCs
3  *
4  * Copyright (C) 2014 Beniamino Galvani <b.galvani@gmail.com>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * version 2 as published by the Free Software Foundation.
9  *
10  * You should have received a copy of the GNU General Public License
11  * along with this program. If not, see <http://www.gnu.org/licenses/>.
12  */
13
14 /*
15  * The available pins are organized in banks (A,B,C,D,E,X,Y,Z,AO,
16  * BOOT,CARD for meson6, X,Y,DV,H,Z,AO,BOOT,CARD for meson8 and
17  * X,Y,DV,H,AO,BOOT,CARD,DIF for meson8b) and each bank has a
18  * variable number of pins.
19  *
20  * The AO bank is special because it belongs to the Always-On power
21  * domain which can't be powered off; the bank also uses a set of
22  * registers different from the other banks.
23  *
24  * For each pin controller there are 4 different register ranges that
25  * control the following properties of the pins:
26  *  1) pin muxing
27  *  2) pull enable/disable
28  *  3) pull up/down
29  *  4) GPIO direction, output value, input value
30  *
31  * In some cases the register ranges for pull enable and pull
32  * direction are the same and thus there are only 3 register ranges.
33  *
34  * Every pinmux group can be enabled by a specific bit in the first
35  * register range; when all groups for a given pin are disabled the
36  * pin acts as a GPIO.
37  *
38  * For the pull and GPIO configuration every bank uses a contiguous
39  * set of bits in the register sets described above; the same register
40  * can be shared by more banks with different offsets.
41  *
42  * In addition to this there are some registers shared between all
43  * banks that control the IRQ functionality. This feature is not
44  * supported at the moment by the driver.
45  */
46
47 #include <linux/device.h>
48 #include <linux/gpio.h>
49 #include <linux/init.h>
50 #include <linux/io.h>
51 #include <linux/of.h>
52 #include <linux/of_address.h>
53 #include <linux/pinctrl/pinconf-generic.h>
54 #include <linux/pinctrl/pinconf.h>
55 #include <linux/pinctrl/pinctrl.h>
56 #include <linux/pinctrl/pinmux.h>
57 #include <linux/platform_device.h>
58 #include <linux/regmap.h>
59 #include <linux/seq_file.h>
60
61 #include "../core.h"
62 #include "../pinctrl-utils.h"
63 #include "pinctrl-meson.h"
64
65 /**
66  * meson_get_bank() - find the bank containing a given pin
67  *
68  * @pc:         the pinctrl instance
69  * @pin:        the pin number
70  * @bank:       the found bank
71  *
72  * Return:      0 on success, a negative value on error
73  */
74 static int meson_get_bank(struct meson_pinctrl *pc, unsigned int pin,
75                           struct meson_bank **bank)
76 {
77         int i;
78
79         for (i = 0; i < pc->data->num_banks; i++) {
80                 if (pin >= pc->data->banks[i].first &&
81                     pin <= pc->data->banks[i].last) {
82                         *bank = &pc->data->banks[i];
83                         return 0;
84                 }
85         }
86
87         return -EINVAL;
88 }
89
90 /**
91  * meson_calc_reg_and_bit() - calculate register and bit for a pin
92  *
93  * @bank:       the bank containing the pin
94  * @pin:        the pin number
95  * @reg_type:   the type of register needed (pull-enable, pull, etc...)
96  * @reg:        the computed register offset
97  * @bit:        the computed bit
98  */
99 static void meson_calc_reg_and_bit(struct meson_bank *bank, unsigned int pin,
100                                    enum meson_reg_type reg_type,
101                                    unsigned int *reg, unsigned int *bit)
102 {
103         struct meson_reg_desc *desc = &bank->regs[reg_type];
104
105         *reg = desc->reg * 4;
106         *bit = desc->bit + pin - bank->first;
107 }
108
109 static int meson_get_groups_count(struct pinctrl_dev *pcdev)
110 {
111         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
112
113         return pc->data->num_groups;
114 }
115
116 static const char *meson_get_group_name(struct pinctrl_dev *pcdev,
117                                         unsigned selector)
118 {
119         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
120
121         return pc->data->groups[selector].name;
122 }
123
124 static int meson_get_group_pins(struct pinctrl_dev *pcdev, unsigned selector,
125                                 const unsigned **pins, unsigned *num_pins)
126 {
127         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
128
129         *pins = pc->data->groups[selector].pins;
130         *num_pins = pc->data->groups[selector].num_pins;
131
132         return 0;
133 }
134
135 static void meson_pin_dbg_show(struct pinctrl_dev *pcdev, struct seq_file *s,
136                                unsigned offset)
137 {
138         seq_printf(s, " %s", dev_name(pcdev->dev));
139 }
140
141 static const struct pinctrl_ops meson_pctrl_ops = {
142         .get_groups_count       = meson_get_groups_count,
143         .get_group_name         = meson_get_group_name,
144         .get_group_pins         = meson_get_group_pins,
145         .dt_node_to_map         = pinconf_generic_dt_node_to_map_all,
146         .dt_free_map            = pinctrl_utils_free_map,
147         .pin_dbg_show           = meson_pin_dbg_show,
148 };
149
150 /**
151  * meson_pmx_disable_other_groups() - disable other groups using a given pin
152  *
153  * @pc:         meson pin controller device
154  * @pin:        number of the pin
155  * @sel_group:  index of the selected group, or -1 if none
156  *
157  * The function disables all pinmux groups using a pin except the
158  * selected one. If @sel_group is -1 all groups are disabled, leaving
159  * the pin in GPIO mode.
160  */
161 static void meson_pmx_disable_other_groups(struct meson_pinctrl *pc,
162                                            unsigned int pin, int sel_group)
163 {
164         struct meson_pmx_group *group;
165         int i, j;
166
167         for (i = 0; i < pc->data->num_groups; i++) {
168                 group = &pc->data->groups[i];
169                 if (group->is_gpio || i == sel_group)
170                         continue;
171
172                 for (j = 0; j < group->num_pins; j++) {
173                         if (group->pins[j] == pin) {
174                                 /* We have found a group using the pin */
175                                 regmap_update_bits(pc->reg_mux,
176                                                    group->reg * 4,
177                                                    BIT(group->bit), 0);
178                         }
179                 }
180         }
181 }
182
183 static int meson_pmx_set_mux(struct pinctrl_dev *pcdev, unsigned func_num,
184                              unsigned group_num)
185 {
186         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
187         struct meson_pmx_func *func = &pc->data->funcs[func_num];
188         struct meson_pmx_group *group = &pc->data->groups[group_num];
189         int i, ret = 0;
190
191         dev_dbg(pc->dev, "enable function %s, group %s\n", func->name,
192                 group->name);
193
194         /*
195          * Disable groups using the same pin.
196          * The selected group is not disabled to avoid glitches.
197          */
198         for (i = 0; i < group->num_pins; i++)
199                 meson_pmx_disable_other_groups(pc, group->pins[i], group_num);
200
201         /* Function 0 (GPIO) doesn't need any additional setting */
202         if (func_num)
203                 ret = regmap_update_bits(pc->reg_mux, group->reg * 4,
204                                          BIT(group->bit), BIT(group->bit));
205
206         return ret;
207 }
208
209 static int meson_pmx_request_gpio(struct pinctrl_dev *pcdev,
210                                   struct pinctrl_gpio_range *range,
211                                   unsigned offset)
212 {
213         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
214
215         meson_pmx_disable_other_groups(pc, offset, -1);
216
217         return 0;
218 }
219
220 static int meson_pmx_get_funcs_count(struct pinctrl_dev *pcdev)
221 {
222         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
223
224         return pc->data->num_funcs;
225 }
226
227 static const char *meson_pmx_get_func_name(struct pinctrl_dev *pcdev,
228                                            unsigned selector)
229 {
230         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
231
232         return pc->data->funcs[selector].name;
233 }
234
235 static int meson_pmx_get_groups(struct pinctrl_dev *pcdev, unsigned selector,
236                                 const char * const **groups,
237                                 unsigned * const num_groups)
238 {
239         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
240
241         *groups = pc->data->funcs[selector].groups;
242         *num_groups = pc->data->funcs[selector].num_groups;
243
244         return 0;
245 }
246
247 static const struct pinmux_ops meson_pmx_ops = {
248         .set_mux = meson_pmx_set_mux,
249         .get_functions_count = meson_pmx_get_funcs_count,
250         .get_function_name = meson_pmx_get_func_name,
251         .get_function_groups = meson_pmx_get_groups,
252         .gpio_request_enable = meson_pmx_request_gpio,
253 };
254
255 static int meson_pinconf_set(struct pinctrl_dev *pcdev, unsigned int pin,
256                              unsigned long *configs, unsigned num_configs)
257 {
258         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
259         struct meson_bank *bank;
260         enum pin_config_param param;
261         unsigned int reg, bit;
262         int i, ret;
263         u16 arg;
264
265         ret = meson_get_bank(pc, pin, &bank);
266         if (ret)
267                 return ret;
268
269         for (i = 0; i < num_configs; i++) {
270                 param = pinconf_to_config_param(configs[i]);
271                 arg = pinconf_to_config_argument(configs[i]);
272
273                 switch (param) {
274                 case PIN_CONFIG_BIAS_DISABLE:
275                         dev_dbg(pc->dev, "pin %u: disable bias\n", pin);
276
277                         meson_calc_reg_and_bit(bank, pin, REG_PULLEN, &reg,
278                                                &bit);
279                         ret = regmap_update_bits(pc->reg_pullen, reg,
280                                                  BIT(bit), 0);
281                         if (ret)
282                                 return ret;
283                         break;
284                 case PIN_CONFIG_BIAS_PULL_UP:
285                         dev_dbg(pc->dev, "pin %u: enable pull-up\n", pin);
286
287                         meson_calc_reg_and_bit(bank, pin, REG_PULLEN,
288                                                &reg, &bit);
289                         ret = regmap_update_bits(pc->reg_pullen, reg,
290                                                  BIT(bit), BIT(bit));
291                         if (ret)
292                                 return ret;
293
294                         meson_calc_reg_and_bit(bank, pin, REG_PULL, &reg, &bit);
295                         ret = regmap_update_bits(pc->reg_pull, reg,
296                                                  BIT(bit), BIT(bit));
297                         if (ret)
298                                 return ret;
299                         break;
300                 case PIN_CONFIG_BIAS_PULL_DOWN:
301                         dev_dbg(pc->dev, "pin %u: enable pull-down\n", pin);
302
303                         meson_calc_reg_and_bit(bank, pin, REG_PULLEN,
304                                                &reg, &bit);
305                         ret = regmap_update_bits(pc->reg_pullen, reg,
306                                                  BIT(bit), BIT(bit));
307                         if (ret)
308                                 return ret;
309
310                         meson_calc_reg_and_bit(bank, pin, REG_PULL, &reg, &bit);
311                         ret = regmap_update_bits(pc->reg_pull, reg,
312                                                  BIT(bit), 0);
313                         if (ret)
314                                 return ret;
315                         break;
316                 default:
317                         return -ENOTSUPP;
318                 }
319         }
320
321         return 0;
322 }
323
324 static int meson_pinconf_get_pull(struct meson_pinctrl *pc, unsigned int pin)
325 {
326         struct meson_bank *bank;
327         unsigned int reg, bit, val;
328         int ret, conf;
329
330         ret = meson_get_bank(pc, pin, &bank);
331         if (ret)
332                 return ret;
333
334         meson_calc_reg_and_bit(bank, pin, REG_PULLEN, &reg, &bit);
335
336         ret = regmap_read(pc->reg_pullen, reg, &val);
337         if (ret)
338                 return ret;
339
340         if (!(val & BIT(bit))) {
341                 conf = PIN_CONFIG_BIAS_DISABLE;
342         } else {
343                 meson_calc_reg_and_bit(bank, pin, REG_PULL, &reg, &bit);
344
345                 ret = regmap_read(pc->reg_pull, reg, &val);
346                 if (ret)
347                         return ret;
348
349                 if (val & BIT(bit))
350                         conf = PIN_CONFIG_BIAS_PULL_UP;
351                 else
352                         conf = PIN_CONFIG_BIAS_PULL_DOWN;
353         }
354
355         return conf;
356 }
357
358 static int meson_pinconf_get(struct pinctrl_dev *pcdev, unsigned int pin,
359                              unsigned long *config)
360 {
361         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
362         enum pin_config_param param = pinconf_to_config_param(*config);
363         u16 arg;
364
365         switch (param) {
366         case PIN_CONFIG_BIAS_DISABLE:
367         case PIN_CONFIG_BIAS_PULL_DOWN:
368         case PIN_CONFIG_BIAS_PULL_UP:
369                 if (meson_pinconf_get_pull(pc, pin) == param)
370                         arg = 1;
371                 else
372                         return -EINVAL;
373                 break;
374         default:
375                 return -ENOTSUPP;
376         }
377
378         *config = pinconf_to_config_packed(param, arg);
379         dev_dbg(pc->dev, "pinconf for pin %u is %lu\n", pin, *config);
380
381         return 0;
382 }
383
384 static int meson_pinconf_group_set(struct pinctrl_dev *pcdev,
385                                    unsigned int num_group,
386                                    unsigned long *configs, unsigned num_configs)
387 {
388         struct meson_pinctrl *pc = pinctrl_dev_get_drvdata(pcdev);
389         struct meson_pmx_group *group = &pc->data->groups[num_group];
390         int i;
391
392         dev_dbg(pc->dev, "set pinconf for group %s\n", group->name);
393
394         for (i = 0; i < group->num_pins; i++) {
395                 meson_pinconf_set(pcdev, group->pins[i], configs,
396                                   num_configs);
397         }
398
399         return 0;
400 }
401
402 static int meson_pinconf_group_get(struct pinctrl_dev *pcdev,
403                                    unsigned int group, unsigned long *config)
404 {
405         return -ENOSYS;
406 }
407
408 static const struct pinconf_ops meson_pinconf_ops = {
409         .pin_config_get         = meson_pinconf_get,
410         .pin_config_set         = meson_pinconf_set,
411         .pin_config_group_get   = meson_pinconf_group_get,
412         .pin_config_group_set   = meson_pinconf_group_set,
413         .is_generic             = true,
414 };
415
416 static int meson_gpio_request(struct gpio_chip *chip, unsigned gpio)
417 {
418         return pinctrl_request_gpio(chip->base + gpio);
419 }
420
421 static void meson_gpio_free(struct gpio_chip *chip, unsigned gpio)
422 {
423         struct meson_pinctrl *pc = gpiochip_get_data(chip);
424
425         pinctrl_free_gpio(pc->data->pin_base + gpio);
426 }
427
428 static int meson_gpio_direction_input(struct gpio_chip *chip, unsigned gpio)
429 {
430         struct meson_pinctrl *pc = gpiochip_get_data(chip);
431         unsigned int reg, bit, pin;
432         struct meson_bank *bank;
433         int ret;
434
435         pin = pc->data->pin_base + gpio;
436         ret = meson_get_bank(pc, pin, &bank);
437         if (ret)
438                 return ret;
439
440         meson_calc_reg_and_bit(bank, pin, REG_DIR, &reg, &bit);
441
442         return regmap_update_bits(pc->reg_gpio, reg, BIT(bit), BIT(bit));
443 }
444
445 static int meson_gpio_direction_output(struct gpio_chip *chip, unsigned gpio,
446                                        int value)
447 {
448         struct meson_pinctrl *pc = gpiochip_get_data(chip);
449         unsigned int reg, bit, pin;
450         struct meson_bank *bank;
451         int ret;
452
453         pin = pc->data->pin_base + gpio;
454         ret = meson_get_bank(pc, pin, &bank);
455         if (ret)
456                 return ret;
457
458         meson_calc_reg_and_bit(bank, pin, REG_DIR, &reg, &bit);
459         ret = regmap_update_bits(pc->reg_gpio, reg, BIT(bit), 0);
460         if (ret)
461                 return ret;
462
463         meson_calc_reg_and_bit(bank, pin, REG_OUT, &reg, &bit);
464         return regmap_update_bits(pc->reg_gpio, reg, BIT(bit),
465                                   value ? BIT(bit) : 0);
466 }
467
468 static void meson_gpio_set(struct gpio_chip *chip, unsigned gpio, int value)
469 {
470         struct meson_pinctrl *pc = gpiochip_get_data(chip);
471         unsigned int reg, bit, pin;
472         struct meson_bank *bank;
473         int ret;
474
475         pin = pc->data->pin_base + gpio;
476         ret = meson_get_bank(pc, pin, &bank);
477         if (ret)
478                 return;
479
480         meson_calc_reg_and_bit(bank, pin, REG_OUT, &reg, &bit);
481         regmap_update_bits(pc->reg_gpio, reg, BIT(bit),
482                            value ? BIT(bit) : 0);
483 }
484
485 static int meson_gpio_get(struct gpio_chip *chip, unsigned gpio)
486 {
487         struct meson_pinctrl *pc = gpiochip_get_data(chip);
488         unsigned int reg, bit, val, pin;
489         struct meson_bank *bank;
490         int ret;
491
492         pin = pc->data->pin_base + gpio;
493         ret = meson_get_bank(pc, pin, &bank);
494         if (ret)
495                 return ret;
496
497         meson_calc_reg_and_bit(bank, pin, REG_IN, &reg, &bit);
498         regmap_read(pc->reg_gpio, reg, &val);
499
500         return !!(val & BIT(bit));
501 }
502
503 static const struct of_device_id meson_pinctrl_dt_match[] = {
504         {
505                 .compatible = "amlogic,meson8-cbus-pinctrl",
506                 .data = &meson8_cbus_pinctrl_data,
507         },
508         {
509                 .compatible = "amlogic,meson8b-cbus-pinctrl",
510                 .data = &meson8b_cbus_pinctrl_data,
511         },
512         {
513                 .compatible = "amlogic,meson8-aobus-pinctrl",
514                 .data = &meson8_aobus_pinctrl_data,
515         },
516         {
517                 .compatible = "amlogic,meson8b-aobus-pinctrl",
518                 .data = &meson8b_aobus_pinctrl_data,
519         },
520         {
521                 .compatible = "amlogic,meson-gxbb-periphs-pinctrl",
522                 .data = &meson_gxbb_periphs_pinctrl_data,
523         },
524         {
525                 .compatible = "amlogic,meson-gxbb-aobus-pinctrl",
526                 .data = &meson_gxbb_aobus_pinctrl_data,
527         },
528         { },
529 };
530
531 static int meson_gpiolib_register(struct meson_pinctrl *pc)
532 {
533         int ret;
534
535         pc->chip.label = pc->data->name;
536         pc->chip.parent = pc->dev;
537         pc->chip.request = meson_gpio_request;
538         pc->chip.free = meson_gpio_free;
539         pc->chip.direction_input = meson_gpio_direction_input;
540         pc->chip.direction_output = meson_gpio_direction_output;
541         pc->chip.get = meson_gpio_get;
542         pc->chip.set = meson_gpio_set;
543         pc->chip.base = pc->data->pin_base;
544         pc->chip.ngpio = pc->data->num_pins;
545         pc->chip.can_sleep = false;
546         pc->chip.of_node = pc->of_node;
547         pc->chip.of_gpio_n_cells = 2;
548
549         ret = gpiochip_add_data(&pc->chip, pc);
550         if (ret) {
551                 dev_err(pc->dev, "can't add gpio chip %s\n",
552                         pc->data->name);
553                 goto fail;
554         }
555
556         ret = gpiochip_add_pin_range(&pc->chip, dev_name(pc->dev),
557                                      0, pc->data->pin_base,
558                                      pc->chip.ngpio);
559         if (ret) {
560                 dev_err(pc->dev, "can't add pin range\n");
561                 goto fail;
562         }
563
564         return 0;
565 fail:
566         gpiochip_remove(&pc->chip);
567
568         return ret;
569 }
570
571 static struct regmap_config meson_regmap_config = {
572         .reg_bits = 32,
573         .val_bits = 32,
574         .reg_stride = 4,
575 };
576
577 static struct regmap *meson_map_resource(struct meson_pinctrl *pc,
578                                          struct device_node *node, char *name)
579 {
580         struct resource res;
581         void __iomem *base;
582         int i;
583
584         i = of_property_match_string(node, "reg-names", name);
585         if (of_address_to_resource(node, i, &res))
586                 return ERR_PTR(-ENOENT);
587
588         base = devm_ioremap_resource(pc->dev, &res);
589         if (IS_ERR(base))
590                 return ERR_CAST(base);
591
592         meson_regmap_config.max_register = resource_size(&res) - 4;
593         meson_regmap_config.name = devm_kasprintf(pc->dev, GFP_KERNEL,
594                                                   "%s-%s", node->name,
595                                                   name);
596         if (!meson_regmap_config.name)
597                 return ERR_PTR(-ENOMEM);
598
599         return devm_regmap_init_mmio(pc->dev, base, &meson_regmap_config);
600 }
601
602 static int meson_pinctrl_parse_dt(struct meson_pinctrl *pc,
603                                   struct device_node *node)
604 {
605         struct device_node *np, *gpio_np = NULL;
606
607         for_each_child_of_node(node, np) {
608                 if (!of_find_property(np, "gpio-controller", NULL))
609                         continue;
610                 if (gpio_np) {
611                         dev_err(pc->dev, "multiple gpio nodes\n");
612                         return -EINVAL;
613                 }
614                 gpio_np = np;
615         }
616
617         if (!gpio_np) {
618                 dev_err(pc->dev, "no gpio node found\n");
619                 return -EINVAL;
620         }
621
622         pc->of_node = gpio_np;
623
624         pc->reg_mux = meson_map_resource(pc, gpio_np, "mux");
625         if (IS_ERR(pc->reg_mux)) {
626                 dev_err(pc->dev, "mux registers not found\n");
627                 return PTR_ERR(pc->reg_mux);
628         }
629
630         pc->reg_pull = meson_map_resource(pc, gpio_np, "pull");
631         if (IS_ERR(pc->reg_pull)) {
632                 dev_err(pc->dev, "pull registers not found\n");
633                 return PTR_ERR(pc->reg_pull);
634         }
635
636         pc->reg_pullen = meson_map_resource(pc, gpio_np, "pull-enable");
637         /* Use pull region if pull-enable one is not present */
638         if (IS_ERR(pc->reg_pullen))
639                 pc->reg_pullen = pc->reg_pull;
640
641         pc->reg_gpio = meson_map_resource(pc, gpio_np, "gpio");
642         if (IS_ERR(pc->reg_gpio)) {
643                 dev_err(pc->dev, "gpio registers not found\n");
644                 return PTR_ERR(pc->reg_gpio);
645         }
646
647         return 0;
648 }
649
650 static int meson_pinctrl_probe(struct platform_device *pdev)
651 {
652         const struct of_device_id *match;
653         struct device *dev = &pdev->dev;
654         struct meson_pinctrl *pc;
655         int ret;
656
657         pc = devm_kzalloc(dev, sizeof(struct meson_pinctrl), GFP_KERNEL);
658         if (!pc)
659                 return -ENOMEM;
660
661         pc->dev = dev;
662         match = of_match_node(meson_pinctrl_dt_match, pdev->dev.of_node);
663         pc->data = (struct meson_pinctrl_data *) match->data;
664
665         ret = meson_pinctrl_parse_dt(pc, pdev->dev.of_node);
666         if (ret)
667                 return ret;
668
669         pc->desc.name           = "pinctrl-meson";
670         pc->desc.owner          = THIS_MODULE;
671         pc->desc.pctlops        = &meson_pctrl_ops;
672         pc->desc.pmxops         = &meson_pmx_ops;
673         pc->desc.confops        = &meson_pinconf_ops;
674         pc->desc.pins           = pc->data->pins;
675         pc->desc.npins          = pc->data->num_pins;
676
677         pc->pcdev = devm_pinctrl_register(pc->dev, &pc->desc, pc);
678         if (IS_ERR(pc->pcdev)) {
679                 dev_err(pc->dev, "can't register pinctrl device");
680                 return PTR_ERR(pc->pcdev);
681         }
682
683         return meson_gpiolib_register(pc);
684 }
685
686 static struct platform_driver meson_pinctrl_driver = {
687         .probe          = meson_pinctrl_probe,
688         .driver = {
689                 .name   = "meson-pinctrl",
690                 .of_match_table = meson_pinctrl_dt_match,
691         },
692 };
693 builtin_platform_driver(meson_pinctrl_driver);