GNU Linux-libre 4.4.285-gnu1
[releases.git] / drivers / net / dsa / mv88e6060.c
1 /*
2  * net/dsa/mv88e6060.c - Driver for Marvell 88e6060 switch chips
3  * Copyright (c) 2008-2009 Marvell Semiconductor
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation; either version 2 of the License, or
8  * (at your option) any later version.
9  */
10
11 #include <linux/delay.h>
12 #include <linux/jiffies.h>
13 #include <linux/list.h>
14 #include <linux/module.h>
15 #include <linux/netdevice.h>
16 #include <linux/phy.h>
17 #include <net/dsa.h>
18 #include "mv88e6060.h"
19
20 static int reg_read(struct dsa_switch *ds, int addr, int reg)
21 {
22         struct mii_bus *bus = dsa_host_dev_to_mii_bus(ds->master_dev);
23
24         if (bus == NULL)
25                 return -EINVAL;
26
27         return mdiobus_read_nested(bus, ds->pd->sw_addr + addr, reg);
28 }
29
30 #define REG_READ(addr, reg)                                     \
31         ({                                                      \
32                 int __ret;                                      \
33                                                                 \
34                 __ret = reg_read(ds, addr, reg);                \
35                 if (__ret < 0)                                  \
36                         return __ret;                           \
37                 __ret;                                          \
38         })
39
40
41 static int reg_write(struct dsa_switch *ds, int addr, int reg, u16 val)
42 {
43         struct mii_bus *bus = dsa_host_dev_to_mii_bus(ds->master_dev);
44
45         if (bus == NULL)
46                 return -EINVAL;
47
48         return mdiobus_write_nested(bus, ds->pd->sw_addr + addr, reg, val);
49 }
50
51 #define REG_WRITE(addr, reg, val)                               \
52         ({                                                      \
53                 int __ret;                                      \
54                                                                 \
55                 __ret = reg_write(ds, addr, reg, val);          \
56                 if (__ret < 0)                                  \
57                         return __ret;                           \
58         })
59
60 static char *mv88e6060_probe(struct device *host_dev, int sw_addr)
61 {
62         struct mii_bus *bus = dsa_host_dev_to_mii_bus(host_dev);
63         int ret;
64
65         if (bus == NULL)
66                 return NULL;
67
68         ret = mdiobus_read(bus, sw_addr + REG_PORT(0), PORT_SWITCH_ID);
69         if (ret >= 0) {
70                 if (ret == PORT_SWITCH_ID_6060)
71                         return "Marvell 88E6060 (A0)";
72                 if (ret == PORT_SWITCH_ID_6060_R1 ||
73                     ret == PORT_SWITCH_ID_6060_R2)
74                         return "Marvell 88E6060 (B0)";
75                 if ((ret & PORT_SWITCH_ID_6060_MASK) == PORT_SWITCH_ID_6060)
76                         return "Marvell 88E6060";
77         }
78
79         return NULL;
80 }
81
82 static int mv88e6060_switch_reset(struct dsa_switch *ds)
83 {
84         int i;
85         int ret;
86         unsigned long timeout;
87
88         /* Set all ports to the disabled state. */
89         for (i = 0; i < MV88E6060_PORTS; i++) {
90                 ret = REG_READ(REG_PORT(i), PORT_CONTROL);
91                 REG_WRITE(REG_PORT(i), PORT_CONTROL,
92                           ret & ~PORT_CONTROL_STATE_MASK);
93         }
94
95         /* Wait for transmit queues to drain. */
96         usleep_range(2000, 4000);
97
98         /* Reset the switch. */
99         REG_WRITE(REG_GLOBAL, GLOBAL_ATU_CONTROL,
100                   GLOBAL_ATU_CONTROL_SWRESET |
101                   GLOBAL_ATU_CONTROL_LEARNDIS);
102
103         /* Wait up to one second for reset to complete. */
104         timeout = jiffies + 1 * HZ;
105         while (time_before(jiffies, timeout)) {
106                 ret = REG_READ(REG_GLOBAL, GLOBAL_STATUS);
107                 if (ret & GLOBAL_STATUS_INIT_READY)
108                         break;
109
110                 usleep_range(1000, 2000);
111         }
112         if (time_after(jiffies, timeout))
113                 return -ETIMEDOUT;
114
115         return 0;
116 }
117
118 static int mv88e6060_setup_global(struct dsa_switch *ds)
119 {
120         /* Disable discarding of frames with excessive collisions,
121          * set the maximum frame size to 1536 bytes, and mask all
122          * interrupt sources.
123          */
124         REG_WRITE(REG_GLOBAL, GLOBAL_CONTROL, GLOBAL_CONTROL_MAX_FRAME_1536);
125
126         /* Disable automatic address learning.
127          */
128         REG_WRITE(REG_GLOBAL, GLOBAL_ATU_CONTROL,
129                   GLOBAL_ATU_CONTROL_LEARNDIS);
130
131         return 0;
132 }
133
134 static int mv88e6060_setup_port(struct dsa_switch *ds, int p)
135 {
136         int addr = REG_PORT(p);
137
138         /* Do not force flow control, disable Ingress and Egress
139          * Header tagging, disable VLAN tunneling, and set the port
140          * state to Forwarding.  Additionally, if this is the CPU
141          * port, enable Ingress and Egress Trailer tagging mode.
142          */
143         REG_WRITE(addr, PORT_CONTROL,
144                   dsa_is_cpu_port(ds, p) ?
145                         PORT_CONTROL_TRAILER |
146                         PORT_CONTROL_INGRESS_MODE |
147                         PORT_CONTROL_STATE_FORWARDING :
148                         PORT_CONTROL_STATE_FORWARDING);
149
150         /* Port based VLAN map: give each port its own address
151          * database, allow the CPU port to talk to each of the 'real'
152          * ports, and allow each of the 'real' ports to only talk to
153          * the CPU port.
154          */
155         REG_WRITE(addr, PORT_VLAN_MAP,
156                   ((p & 0xf) << PORT_VLAN_MAP_DBNUM_SHIFT) |
157                    (dsa_is_cpu_port(ds, p) ?
158                         ds->phys_port_mask :
159                         BIT(ds->dst->cpu_port)));
160
161         /* Port Association Vector: when learning source addresses
162          * of packets, add the address to the address database using
163          * a port bitmap that has only the bit for this port set and
164          * the other bits clear.
165          */
166         REG_WRITE(addr, PORT_ASSOC_VECTOR, BIT(p));
167
168         return 0;
169 }
170
171 static int mv88e6060_setup(struct dsa_switch *ds)
172 {
173         int i;
174         int ret;
175
176         ret = mv88e6060_switch_reset(ds);
177         if (ret < 0)
178                 return ret;
179
180         /* @@@ initialise atu */
181
182         ret = mv88e6060_setup_global(ds);
183         if (ret < 0)
184                 return ret;
185
186         for (i = 0; i < MV88E6060_PORTS; i++) {
187                 ret = mv88e6060_setup_port(ds, i);
188                 if (ret < 0)
189                         return ret;
190         }
191
192         return 0;
193 }
194
195 static int mv88e6060_set_addr(struct dsa_switch *ds, u8 *addr)
196 {
197         /* Use the same MAC Address as FD Pause frames for all ports */
198         REG_WRITE(REG_GLOBAL, GLOBAL_MAC_01, (addr[0] << 9) | addr[1]);
199         REG_WRITE(REG_GLOBAL, GLOBAL_MAC_23, (addr[2] << 8) | addr[3]);
200         REG_WRITE(REG_GLOBAL, GLOBAL_MAC_45, (addr[4] << 8) | addr[5]);
201
202         return 0;
203 }
204
205 static int mv88e6060_port_to_phy_addr(int port)
206 {
207         if (port >= 0 && port < MV88E6060_PORTS)
208                 return port;
209         return -1;
210 }
211
212 static int mv88e6060_phy_read(struct dsa_switch *ds, int port, int regnum)
213 {
214         int addr;
215
216         addr = mv88e6060_port_to_phy_addr(port);
217         if (addr == -1)
218                 return 0xffff;
219
220         return reg_read(ds, addr, regnum);
221 }
222
223 static int
224 mv88e6060_phy_write(struct dsa_switch *ds, int port, int regnum, u16 val)
225 {
226         int addr;
227
228         addr = mv88e6060_port_to_phy_addr(port);
229         if (addr == -1)
230                 return 0xffff;
231
232         return reg_write(ds, addr, regnum, val);
233 }
234
235 static struct dsa_switch_driver mv88e6060_switch_driver = {
236         .tag_protocol   = DSA_TAG_PROTO_TRAILER,
237         .probe          = mv88e6060_probe,
238         .setup          = mv88e6060_setup,
239         .set_addr       = mv88e6060_set_addr,
240         .phy_read       = mv88e6060_phy_read,
241         .phy_write      = mv88e6060_phy_write,
242 };
243
244 static int __init mv88e6060_init(void)
245 {
246         register_switch_driver(&mv88e6060_switch_driver);
247         return 0;
248 }
249 module_init(mv88e6060_init);
250
251 static void __exit mv88e6060_cleanup(void)
252 {
253         unregister_switch_driver(&mv88e6060_switch_driver);
254 }
255 module_exit(mv88e6060_cleanup);
256
257 MODULE_AUTHOR("Lennert Buytenhek <buytenh@wantstofly.org>");
258 MODULE_DESCRIPTION("Driver for Marvell 88E6060 ethernet switch chip");
259 MODULE_LICENSE("GPL");
260 MODULE_ALIAS("platform:mv88e6060");