GNU Linux-libre 4.14.303-gnu1
[releases.git] / drivers / mmc / host / sdhci.h
1 /*
2  *  linux/drivers/mmc/host/sdhci.h - Secure Digital Host Controller Interface driver
3  *
4  * Header file for Host Controller registers and I/O accessors.
5  *
6  *  Copyright (C) 2005-2008 Pierre Ossman, All Rights Reserved.
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or (at
11  * your option) any later version.
12  */
13 #ifndef __SDHCI_HW_H
14 #define __SDHCI_HW_H
15
16 #include <linux/bits.h>
17 #include <linux/scatterlist.h>
18 #include <linux/compiler.h>
19 #include <linux/types.h>
20 #include <linux/io.h>
21 #include <linux/leds.h>
22 #include <linux/interrupt.h>
23
24 #include <linux/mmc/host.h>
25
26 /*
27  * Controller registers
28  */
29
30 #define SDHCI_DMA_ADDRESS       0x00
31 #define SDHCI_ARGUMENT2         SDHCI_DMA_ADDRESS
32
33 #define SDHCI_BLOCK_SIZE        0x04
34 #define  SDHCI_MAKE_BLKSZ(dma, blksz) (((dma & 0x7) << 12) | (blksz & 0xFFF))
35
36 #define SDHCI_BLOCK_COUNT       0x06
37
38 #define SDHCI_ARGUMENT          0x08
39
40 #define SDHCI_TRANSFER_MODE     0x0C
41 #define  SDHCI_TRNS_DMA         0x01
42 #define  SDHCI_TRNS_BLK_CNT_EN  0x02
43 #define  SDHCI_TRNS_AUTO_CMD12  0x04
44 #define  SDHCI_TRNS_AUTO_CMD23  0x08
45 #define  SDHCI_TRNS_READ        0x10
46 #define  SDHCI_TRNS_MULTI       0x20
47
48 #define SDHCI_COMMAND           0x0E
49 #define  SDHCI_CMD_RESP_MASK    0x03
50 #define  SDHCI_CMD_CRC          0x08
51 #define  SDHCI_CMD_INDEX        0x10
52 #define  SDHCI_CMD_DATA         0x20
53 #define  SDHCI_CMD_ABORTCMD     0xC0
54
55 #define  SDHCI_CMD_RESP_NONE    0x00
56 #define  SDHCI_CMD_RESP_LONG    0x01
57 #define  SDHCI_CMD_RESP_SHORT   0x02
58 #define  SDHCI_CMD_RESP_SHORT_BUSY 0x03
59
60 #define SDHCI_MAKE_CMD(c, f) (((c & 0xff) << 8) | (f & 0xff))
61 #define SDHCI_GET_CMD(c) ((c>>8) & 0x3f)
62
63 #define SDHCI_RESPONSE          0x10
64
65 #define SDHCI_BUFFER            0x20
66
67 #define SDHCI_PRESENT_STATE     0x24
68 #define  SDHCI_CMD_INHIBIT      0x00000001
69 #define  SDHCI_DATA_INHIBIT     0x00000002
70 #define  SDHCI_DOING_WRITE      0x00000100
71 #define  SDHCI_DOING_READ       0x00000200
72 #define  SDHCI_SPACE_AVAILABLE  0x00000400
73 #define  SDHCI_DATA_AVAILABLE   0x00000800
74 #define  SDHCI_CARD_PRESENT     0x00010000
75 #define  SDHCI_WRITE_PROTECT    0x00080000
76 #define  SDHCI_DATA_LVL_MASK    0x00F00000
77 #define   SDHCI_DATA_LVL_SHIFT  20
78 #define   SDHCI_DATA_0_LVL_MASK 0x00100000
79 #define  SDHCI_CMD_LVL          0x01000000
80
81 #define SDHCI_HOST_CONTROL      0x28
82 #define  SDHCI_CTRL_LED         0x01
83 #define  SDHCI_CTRL_4BITBUS     0x02
84 #define  SDHCI_CTRL_HISPD       0x04
85 #define  SDHCI_CTRL_DMA_MASK    0x18
86 #define   SDHCI_CTRL_SDMA       0x00
87 #define   SDHCI_CTRL_ADMA1      0x08
88 #define   SDHCI_CTRL_ADMA32     0x10
89 #define   SDHCI_CTRL_ADMA64     0x18
90 #define   SDHCI_CTRL_8BITBUS    0x20
91 #define  SDHCI_CTRL_CDTEST_INS  0x40
92 #define  SDHCI_CTRL_CDTEST_EN   0x80
93
94 #define SDHCI_POWER_CONTROL     0x29
95 #define  SDHCI_POWER_ON         0x01
96 #define  SDHCI_POWER_180        0x0A
97 #define  SDHCI_POWER_300        0x0C
98 #define  SDHCI_POWER_330        0x0E
99
100 #define SDHCI_BLOCK_GAP_CONTROL 0x2A
101
102 #define SDHCI_WAKE_UP_CONTROL   0x2B
103 #define  SDHCI_WAKE_ON_INT      0x01
104 #define  SDHCI_WAKE_ON_INSERT   0x02
105 #define  SDHCI_WAKE_ON_REMOVE   0x04
106
107 #define SDHCI_CLOCK_CONTROL     0x2C
108 #define  SDHCI_DIVIDER_SHIFT    8
109 #define  SDHCI_DIVIDER_HI_SHIFT 6
110 #define  SDHCI_DIV_MASK 0xFF
111 #define  SDHCI_DIV_MASK_LEN     8
112 #define  SDHCI_DIV_HI_MASK      0x300
113 #define  SDHCI_PROG_CLOCK_MODE  0x0020
114 #define  SDHCI_CLOCK_CARD_EN    0x0004
115 #define  SDHCI_CLOCK_INT_STABLE 0x0002
116 #define  SDHCI_CLOCK_INT_EN     0x0001
117
118 #define SDHCI_TIMEOUT_CONTROL   0x2E
119
120 #define SDHCI_SOFTWARE_RESET    0x2F
121 #define  SDHCI_RESET_ALL        0x01
122 #define  SDHCI_RESET_CMD        0x02
123 #define  SDHCI_RESET_DATA       0x04
124
125 #define SDHCI_INT_STATUS        0x30
126 #define SDHCI_INT_ENABLE        0x34
127 #define SDHCI_SIGNAL_ENABLE     0x38
128 #define  SDHCI_INT_RESPONSE     0x00000001
129 #define  SDHCI_INT_DATA_END     0x00000002
130 #define  SDHCI_INT_BLK_GAP      0x00000004
131 #define  SDHCI_INT_DMA_END      0x00000008
132 #define  SDHCI_INT_SPACE_AVAIL  0x00000010
133 #define  SDHCI_INT_DATA_AVAIL   0x00000020
134 #define  SDHCI_INT_CARD_INSERT  0x00000040
135 #define  SDHCI_INT_CARD_REMOVE  0x00000080
136 #define  SDHCI_INT_CARD_INT     0x00000100
137 #define  SDHCI_INT_RETUNE       0x00001000
138 #define  SDHCI_INT_CQE          0x00004000
139 #define  SDHCI_INT_ERROR        0x00008000
140 #define  SDHCI_INT_TIMEOUT      0x00010000
141 #define  SDHCI_INT_CRC          0x00020000
142 #define  SDHCI_INT_END_BIT      0x00040000
143 #define  SDHCI_INT_INDEX        0x00080000
144 #define  SDHCI_INT_DATA_TIMEOUT 0x00100000
145 #define  SDHCI_INT_DATA_CRC     0x00200000
146 #define  SDHCI_INT_DATA_END_BIT 0x00400000
147 #define  SDHCI_INT_BUS_POWER    0x00800000
148 #define  SDHCI_INT_AUTO_CMD_ERR 0x01000000
149 #define  SDHCI_INT_ADMA_ERROR   0x02000000
150
151 #define  SDHCI_INT_NORMAL_MASK  0x00007FFF
152 #define  SDHCI_INT_ERROR_MASK   0xFFFF8000
153
154 #define  SDHCI_INT_CMD_MASK     (SDHCI_INT_RESPONSE | SDHCI_INT_TIMEOUT | \
155                 SDHCI_INT_CRC | SDHCI_INT_END_BIT | SDHCI_INT_INDEX | \
156                 SDHCI_INT_AUTO_CMD_ERR)
157 #define  SDHCI_INT_DATA_MASK    (SDHCI_INT_DATA_END | SDHCI_INT_DMA_END | \
158                 SDHCI_INT_DATA_AVAIL | SDHCI_INT_SPACE_AVAIL | \
159                 SDHCI_INT_DATA_TIMEOUT | SDHCI_INT_DATA_CRC | \
160                 SDHCI_INT_DATA_END_BIT | SDHCI_INT_ADMA_ERROR | \
161                 SDHCI_INT_BLK_GAP)
162 #define SDHCI_INT_ALL_MASK      ((unsigned int)-1)
163
164 #define SDHCI_CQE_INT_ERR_MASK ( \
165         SDHCI_INT_ADMA_ERROR | SDHCI_INT_BUS_POWER | SDHCI_INT_DATA_END_BIT | \
166         SDHCI_INT_DATA_CRC | SDHCI_INT_DATA_TIMEOUT | SDHCI_INT_INDEX | \
167         SDHCI_INT_END_BIT | SDHCI_INT_CRC | SDHCI_INT_TIMEOUT)
168
169 #define SDHCI_CQE_INT_MASK (SDHCI_CQE_INT_ERR_MASK | SDHCI_INT_CQE)
170
171 #define SDHCI_AUTO_CMD_STATUS   0x3C
172 #define  SDHCI_AUTO_CMD_TIMEOUT 0x00000002
173 #define  SDHCI_AUTO_CMD_CRC     0x00000004
174 #define  SDHCI_AUTO_CMD_END_BIT 0x00000008
175 #define  SDHCI_AUTO_CMD_INDEX   0x00000010
176
177 #define SDHCI_HOST_CONTROL2             0x3E
178 #define  SDHCI_CTRL_UHS_MASK            0x0007
179 #define   SDHCI_CTRL_UHS_SDR12          0x0000
180 #define   SDHCI_CTRL_UHS_SDR25          0x0001
181 #define   SDHCI_CTRL_UHS_SDR50          0x0002
182 #define   SDHCI_CTRL_UHS_SDR104         0x0003
183 #define   SDHCI_CTRL_UHS_DDR50          0x0004
184 #define   SDHCI_CTRL_HS400              0x0005 /* Non-standard */
185 #define  SDHCI_CTRL_VDD_180             0x0008
186 #define  SDHCI_CTRL_DRV_TYPE_MASK       0x0030
187 #define   SDHCI_CTRL_DRV_TYPE_B         0x0000
188 #define   SDHCI_CTRL_DRV_TYPE_A         0x0010
189 #define   SDHCI_CTRL_DRV_TYPE_C         0x0020
190 #define   SDHCI_CTRL_DRV_TYPE_D         0x0030
191 #define  SDHCI_CTRL_EXEC_TUNING         0x0040
192 #define  SDHCI_CTRL_TUNED_CLK           0x0080
193 #define  SDHCI_CTRL_PRESET_VAL_ENABLE   0x8000
194
195 #define SDHCI_CAPABILITIES      0x40
196 #define  SDHCI_TIMEOUT_CLK_MASK 0x0000003F
197 #define  SDHCI_TIMEOUT_CLK_SHIFT 0
198 #define  SDHCI_TIMEOUT_CLK_UNIT 0x00000080
199 #define  SDHCI_CLOCK_BASE_MASK  0x00003F00
200 #define  SDHCI_CLOCK_V3_BASE_MASK       0x0000FF00
201 #define  SDHCI_CLOCK_BASE_SHIFT 8
202 #define  SDHCI_MAX_BLOCK_MASK   0x00030000
203 #define  SDHCI_MAX_BLOCK_SHIFT  16
204 #define  SDHCI_CAN_DO_8BIT      0x00040000
205 #define  SDHCI_CAN_DO_ADMA2     0x00080000
206 #define  SDHCI_CAN_DO_ADMA1     0x00100000
207 #define  SDHCI_CAN_DO_HISPD     0x00200000
208 #define  SDHCI_CAN_DO_SDMA      0x00400000
209 #define  SDHCI_CAN_DO_SUSPEND   0x00800000
210 #define  SDHCI_CAN_VDD_330      0x01000000
211 #define  SDHCI_CAN_VDD_300      0x02000000
212 #define  SDHCI_CAN_VDD_180      0x04000000
213 #define  SDHCI_CAN_64BIT        0x10000000
214
215 #define  SDHCI_SUPPORT_SDR50    0x00000001
216 #define  SDHCI_SUPPORT_SDR104   0x00000002
217 #define  SDHCI_SUPPORT_DDR50    0x00000004
218 #define  SDHCI_DRIVER_TYPE_A    0x00000010
219 #define  SDHCI_DRIVER_TYPE_C    0x00000020
220 #define  SDHCI_DRIVER_TYPE_D    0x00000040
221 #define  SDHCI_RETUNING_TIMER_COUNT_MASK        0x00000F00
222 #define  SDHCI_RETUNING_TIMER_COUNT_SHIFT       8
223 #define  SDHCI_USE_SDR50_TUNING                 0x00002000
224 #define  SDHCI_RETUNING_MODE_MASK               0x0000C000
225 #define  SDHCI_RETUNING_MODE_SHIFT              14
226 #define  SDHCI_CLOCK_MUL_MASK   0x00FF0000
227 #define  SDHCI_CLOCK_MUL_SHIFT  16
228 #define  SDHCI_SUPPORT_HS400    0x80000000 /* Non-standard */
229
230 #define SDHCI_CAPABILITIES_1    0x44
231
232 #define SDHCI_MAX_CURRENT               0x48
233 #define  SDHCI_MAX_CURRENT_LIMIT        0xFF
234 #define  SDHCI_MAX_CURRENT_330_MASK     0x0000FF
235 #define  SDHCI_MAX_CURRENT_330_SHIFT    0
236 #define  SDHCI_MAX_CURRENT_300_MASK     0x00FF00
237 #define  SDHCI_MAX_CURRENT_300_SHIFT    8
238 #define  SDHCI_MAX_CURRENT_180_MASK     0xFF0000
239 #define  SDHCI_MAX_CURRENT_180_SHIFT    16
240 #define   SDHCI_MAX_CURRENT_MULTIPLIER  4
241
242 /* 4C-4F reserved for more max current */
243
244 #define SDHCI_SET_ACMD12_ERROR  0x50
245 #define SDHCI_SET_INT_ERROR     0x52
246
247 #define SDHCI_ADMA_ERROR        0x54
248
249 /* 55-57 reserved */
250
251 #define SDHCI_ADMA_ADDRESS      0x58
252 #define SDHCI_ADMA_ADDRESS_HI   0x5C
253
254 /* 60-FB reserved */
255
256 #define SDHCI_PRESET_FOR_HIGH_SPEED     0x64
257 #define SDHCI_PRESET_FOR_SDR12 0x66
258 #define SDHCI_PRESET_FOR_SDR25 0x68
259 #define SDHCI_PRESET_FOR_SDR50 0x6A
260 #define SDHCI_PRESET_FOR_SDR104        0x6C
261 #define SDHCI_PRESET_FOR_DDR50 0x6E
262 #define SDHCI_PRESET_FOR_HS400 0x74 /* Non-standard */
263 #define SDHCI_PRESET_DRV_MASK           GENMASK(15, 14)
264 #define SDHCI_PRESET_CLKGEN_SEL         BIT(10)
265 #define SDHCI_PRESET_SDCLK_FREQ_MASK    GENMASK(9, 0)
266
267 #define SDHCI_SLOT_INT_STATUS   0xFC
268
269 #define SDHCI_HOST_VERSION      0xFE
270 #define  SDHCI_VENDOR_VER_MASK  0xFF00
271 #define  SDHCI_VENDOR_VER_SHIFT 8
272 #define  SDHCI_SPEC_VER_MASK    0x00FF
273 #define  SDHCI_SPEC_VER_SHIFT   0
274 #define   SDHCI_SPEC_100        0
275 #define   SDHCI_SPEC_200        1
276 #define   SDHCI_SPEC_300        2
277
278 /*
279  * End of controller registers.
280  */
281
282 #define SDHCI_MAX_DIV_SPEC_200  256
283 #define SDHCI_MAX_DIV_SPEC_300  2046
284
285 /*
286  * Host SDMA buffer boundary. Valid values from 4K to 512K in powers of 2.
287  */
288 #define SDHCI_DEFAULT_BOUNDARY_SIZE  (512 * 1024)
289 #define SDHCI_DEFAULT_BOUNDARY_ARG   (ilog2(SDHCI_DEFAULT_BOUNDARY_SIZE) - 12)
290
291 /* ADMA2 32-bit DMA descriptor size */
292 #define SDHCI_ADMA2_32_DESC_SZ  8
293
294 /* ADMA2 32-bit descriptor */
295 struct sdhci_adma2_32_desc {
296         __le16  cmd;
297         __le16  len;
298         __le32  addr;
299 }  __packed __aligned(4);
300
301 /* ADMA2 data alignment */
302 #define SDHCI_ADMA2_ALIGN       4
303 #define SDHCI_ADMA2_MASK        (SDHCI_ADMA2_ALIGN - 1)
304
305 /*
306  * ADMA2 descriptor alignment.  Some controllers (e.g. Intel) require 8 byte
307  * alignment for the descriptor table even in 32-bit DMA mode.  Memory
308  * allocation is at least 8 byte aligned anyway, so just stipulate 8 always.
309  */
310 #define SDHCI_ADMA2_DESC_ALIGN  8
311
312 /* ADMA2 64-bit DMA descriptor size */
313 #define SDHCI_ADMA2_64_DESC_SZ  12
314
315 /*
316  * ADMA2 64-bit descriptor. Note 12-byte descriptor can't always be 8-byte
317  * aligned.
318  */
319 struct sdhci_adma2_64_desc {
320         __le16  cmd;
321         __le16  len;
322         __le32  addr_lo;
323         __le32  addr_hi;
324 }  __packed __aligned(4);
325
326 #define ADMA2_TRAN_VALID        0x21
327 #define ADMA2_NOP_END_VALID     0x3
328 #define ADMA2_END               0x2
329
330 /*
331  * Maximum segments assuming a 512KiB maximum requisition size and a minimum
332  * 4KiB page size.
333  */
334 #define SDHCI_MAX_SEGS          128
335
336 /* Allow for a a command request and a data request at the same time */
337 #define SDHCI_MAX_MRQS          2
338
339 enum sdhci_cookie {
340         COOKIE_UNMAPPED,
341         COOKIE_PRE_MAPPED,      /* mapped by sdhci_pre_req() */
342         COOKIE_MAPPED,          /* mapped by sdhci_prepare_data() */
343 };
344
345 struct sdhci_host {
346         /* Data set by hardware interface driver */
347         const char *hw_name;    /* Hardware bus name */
348
349         unsigned int quirks;    /* Deviations from spec. */
350
351 /* Controller doesn't honor resets unless we touch the clock register */
352 #define SDHCI_QUIRK_CLOCK_BEFORE_RESET                  (1<<0)
353 /* Controller has bad caps bits, but really supports DMA */
354 #define SDHCI_QUIRK_FORCE_DMA                           (1<<1)
355 /* Controller doesn't like to be reset when there is no card inserted. */
356 #define SDHCI_QUIRK_NO_CARD_NO_RESET                    (1<<2)
357 /* Controller doesn't like clearing the power reg before a change */
358 #define SDHCI_QUIRK_SINGLE_POWER_WRITE                  (1<<3)
359 /* Controller has flaky internal state so reset it on each ios change */
360 #define SDHCI_QUIRK_RESET_CMD_DATA_ON_IOS               (1<<4)
361 /* Controller has an unusable DMA engine */
362 #define SDHCI_QUIRK_BROKEN_DMA                          (1<<5)
363 /* Controller has an unusable ADMA engine */
364 #define SDHCI_QUIRK_BROKEN_ADMA                         (1<<6)
365 /* Controller can only DMA from 32-bit aligned addresses */
366 #define SDHCI_QUIRK_32BIT_DMA_ADDR                      (1<<7)
367 /* Controller can only DMA chunk sizes that are a multiple of 32 bits */
368 #define SDHCI_QUIRK_32BIT_DMA_SIZE                      (1<<8)
369 /* Controller can only ADMA chunks that are a multiple of 32 bits */
370 #define SDHCI_QUIRK_32BIT_ADMA_SIZE                     (1<<9)
371 /* Controller needs to be reset after each request to stay stable */
372 #define SDHCI_QUIRK_RESET_AFTER_REQUEST                 (1<<10)
373 /* Controller needs voltage and power writes to happen separately */
374 #define SDHCI_QUIRK_NO_SIMULT_VDD_AND_POWER             (1<<11)
375 /* Controller provides an incorrect timeout value for transfers */
376 #define SDHCI_QUIRK_BROKEN_TIMEOUT_VAL                  (1<<12)
377 /* Controller has an issue with buffer bits for small transfers */
378 #define SDHCI_QUIRK_BROKEN_SMALL_PIO                    (1<<13)
379 /* Controller does not provide transfer-complete interrupt when not busy */
380 #define SDHCI_QUIRK_NO_BUSY_IRQ                         (1<<14)
381 /* Controller has unreliable card detection */
382 #define SDHCI_QUIRK_BROKEN_CARD_DETECTION               (1<<15)
383 /* Controller reports inverted write-protect state */
384 #define SDHCI_QUIRK_INVERTED_WRITE_PROTECT              (1<<16)
385 /* Controller does not like fast PIO transfers */
386 #define SDHCI_QUIRK_PIO_NEEDS_DELAY                     (1<<18)
387 /* Controller has to be forced to use block size of 2048 bytes */
388 #define SDHCI_QUIRK_FORCE_BLK_SZ_2048                   (1<<20)
389 /* Controller cannot do multi-block transfers */
390 #define SDHCI_QUIRK_NO_MULTIBLOCK                       (1<<21)
391 /* Controller can only handle 1-bit data transfers */
392 #define SDHCI_QUIRK_FORCE_1_BIT_DATA                    (1<<22)
393 /* Controller needs 10ms delay between applying power and clock */
394 #define SDHCI_QUIRK_DELAY_AFTER_POWER                   (1<<23)
395 /* Controller uses SDCLK instead of TMCLK for data timeouts */
396 #define SDHCI_QUIRK_DATA_TIMEOUT_USES_SDCLK             (1<<24)
397 /* Controller reports wrong base clock capability */
398 #define SDHCI_QUIRK_CAP_CLOCK_BASE_BROKEN               (1<<25)
399 /* Controller cannot support End Attribute in NOP ADMA descriptor */
400 #define SDHCI_QUIRK_NO_ENDATTR_IN_NOPDESC               (1<<26)
401 /* Controller is missing device caps. Use caps provided by host */
402 #define SDHCI_QUIRK_MISSING_CAPS                        (1<<27)
403 /* Controller uses Auto CMD12 command to stop the transfer */
404 #define SDHCI_QUIRK_MULTIBLOCK_READ_ACMD12              (1<<28)
405 /* Controller doesn't have HISPD bit field in HI-SPEED SD card */
406 #define SDHCI_QUIRK_NO_HISPD_BIT                        (1<<29)
407 /* Controller treats ADMA descriptors with length 0000h incorrectly */
408 #define SDHCI_QUIRK_BROKEN_ADMA_ZEROLEN_DESC            (1<<30)
409 /* The read-only detection via SDHCI_PRESENT_STATE register is unstable */
410 #define SDHCI_QUIRK_UNSTABLE_RO_DETECT                  (1<<31)
411
412         unsigned int quirks2;   /* More deviations from spec. */
413
414 #define SDHCI_QUIRK2_HOST_OFF_CARD_ON                   (1<<0)
415 #define SDHCI_QUIRK2_HOST_NO_CMD23                      (1<<1)
416 /* The system physically doesn't support 1.8v, even if the host does */
417 #define SDHCI_QUIRK2_NO_1_8_V                           (1<<2)
418 #define SDHCI_QUIRK2_PRESET_VALUE_BROKEN                (1<<3)
419 #define SDHCI_QUIRK2_CARD_ON_NEEDS_BUS_ON               (1<<4)
420 /* Controller has a non-standard host control register */
421 #define SDHCI_QUIRK2_BROKEN_HOST_CONTROL                (1<<5)
422 /* Controller does not support HS200 */
423 #define SDHCI_QUIRK2_BROKEN_HS200                       (1<<6)
424 /* Controller does not support DDR50 */
425 #define SDHCI_QUIRK2_BROKEN_DDR50                       (1<<7)
426 /* Stop command (CMD12) can set Transfer Complete when not using MMC_RSP_BUSY */
427 #define SDHCI_QUIRK2_STOP_WITH_TC                       (1<<8)
428 /* Controller does not support 64-bit DMA */
429 #define SDHCI_QUIRK2_BROKEN_64_BIT_DMA                  (1<<9)
430 /* need clear transfer mode register before send cmd */
431 #define SDHCI_QUIRK2_CLEAR_TRANSFERMODE_REG_BEFORE_CMD  (1<<10)
432 /* Capability register bit-63 indicates HS400 support */
433 #define SDHCI_QUIRK2_CAPS_BIT63_FOR_HS400               (1<<11)
434 /* forced tuned clock */
435 #define SDHCI_QUIRK2_TUNING_WORK_AROUND                 (1<<12)
436 /* disable the block count for single block transactions */
437 #define SDHCI_QUIRK2_SUPPORT_SINGLE                     (1<<13)
438 /* Controller broken with using ACMD23 */
439 #define SDHCI_QUIRK2_ACMD23_BROKEN                      (1<<14)
440 /* Broken Clock divider zero in controller */
441 #define SDHCI_QUIRK2_CLOCK_DIV_ZERO_BROKEN              (1<<15)
442 /* Controller has CRC in 136 bit Command Response */
443 #define SDHCI_QUIRK2_RSP_136_HAS_CRC                    (1<<16)
444
445         int irq;                /* Device IRQ */
446         void __iomem *ioaddr;   /* Mapped address */
447         char *bounce_buffer;    /* For packing SDMA reads/writes */
448         dma_addr_t bounce_addr;
449         unsigned int bounce_buffer_size;
450
451         const struct sdhci_ops *ops;    /* Low level hw interface */
452
453         /* Internal data */
454         struct mmc_host *mmc;   /* MMC structure */
455         struct mmc_host_ops mmc_host_ops;       /* MMC host ops */
456         u64 dma_mask;           /* custom DMA mask */
457
458 #if IS_ENABLED(CONFIG_LEDS_CLASS)
459         struct led_classdev led;        /* LED control */
460         char led_name[32];
461 #endif
462
463         spinlock_t lock;        /* Mutex */
464
465         int flags;              /* Host attributes */
466 #define SDHCI_USE_SDMA          (1<<0)  /* Host is SDMA capable */
467 #define SDHCI_USE_ADMA          (1<<1)  /* Host is ADMA capable */
468 #define SDHCI_REQ_USE_DMA       (1<<2)  /* Use DMA for this req. */
469 #define SDHCI_DEVICE_DEAD       (1<<3)  /* Device unresponsive */
470 #define SDHCI_SDR50_NEEDS_TUNING (1<<4) /* SDR50 needs tuning */
471 #define SDHCI_AUTO_CMD12        (1<<6)  /* Auto CMD12 support */
472 #define SDHCI_AUTO_CMD23        (1<<7)  /* Auto CMD23 support */
473 #define SDHCI_PV_ENABLED        (1<<8)  /* Preset value enabled */
474 #define SDHCI_SDIO_IRQ_ENABLED  (1<<9)  /* SDIO irq enabled */
475 #define SDHCI_USE_64_BIT_DMA    (1<<12) /* Use 64-bit DMA */
476 #define SDHCI_HS400_TUNING      (1<<13) /* Tuning for HS400 */
477 #define SDHCI_SIGNALING_330     (1<<14) /* Host is capable of 3.3V signaling */
478 #define SDHCI_SIGNALING_180     (1<<15) /* Host is capable of 1.8V signaling */
479 #define SDHCI_SIGNALING_120     (1<<16) /* Host is capable of 1.2V signaling */
480
481         unsigned int version;   /* SDHCI spec. version */
482
483         unsigned int max_clk;   /* Max possible freq (MHz) */
484         unsigned int timeout_clk;       /* Timeout freq (KHz) */
485         unsigned int clk_mul;   /* Clock Muliplier value */
486
487         unsigned int clock;     /* Current clock (MHz) */
488         u8 pwr;                 /* Current voltage */
489         u8 drv_type;            /* Current UHS-I driver type */
490         bool reinit_uhs;        /* Force UHS-related re-initialization */
491
492         bool runtime_suspended; /* Host is runtime suspended */
493         bool bus_on;            /* Bus power prevents runtime suspend */
494         bool preset_enabled;    /* Preset is enabled */
495         bool pending_reset;     /* Cmd/data reset is pending */
496
497         struct mmc_request *mrqs_done[SDHCI_MAX_MRQS];  /* Requests done */
498         struct mmc_command *cmd;        /* Current command */
499         struct mmc_command *data_cmd;   /* Current data command */
500         struct mmc_data *data;  /* Current data request */
501         unsigned int data_early:1;      /* Data finished before cmd */
502
503         struct sg_mapping_iter sg_miter;        /* SG state for PIO */
504         unsigned int blocks;    /* remaining PIO blocks */
505
506         int sg_count;           /* Mapped sg entries */
507
508         void *adma_table;       /* ADMA descriptor table */
509         void *align_buffer;     /* Bounce buffer */
510
511         size_t adma_table_sz;   /* ADMA descriptor table size */
512         size_t align_buffer_sz; /* Bounce buffer size */
513
514         dma_addr_t adma_addr;   /* Mapped ADMA descr. table */
515         dma_addr_t align_addr;  /* Mapped bounce buffer */
516
517         unsigned int desc_sz;   /* ADMA descriptor size */
518
519         struct tasklet_struct finish_tasklet;   /* Tasklet structures */
520
521         struct timer_list timer;        /* Timer for timeouts */
522         struct timer_list data_timer;   /* Timer for data timeouts */
523
524         u32 caps;               /* CAPABILITY_0 */
525         u32 caps1;              /* CAPABILITY_1 */
526         bool read_caps;         /* Capability flags have been read */
527
528         unsigned int            ocr_avail_sdio; /* OCR bit masks */
529         unsigned int            ocr_avail_sd;
530         unsigned int            ocr_avail_mmc;
531         u32 ocr_mask;           /* available voltages */
532
533         unsigned                timing;         /* Current timing */
534
535         u32                     thread_isr;
536
537         /* cached registers */
538         u32                     ier;
539
540         bool                    cqe_on;         /* CQE is operating */
541         u32                     cqe_ier;        /* CQE interrupt mask */
542         u32                     cqe_err_ier;    /* CQE error interrupt mask */
543
544         wait_queue_head_t       buf_ready_int;  /* Waitqueue for Buffer Read Ready interrupt */
545         unsigned int            tuning_done;    /* Condition flag set when CMD19 succeeds */
546
547         unsigned int            tuning_count;   /* Timer count for re-tuning */
548         unsigned int            tuning_mode;    /* Re-tuning mode supported by host */
549 #define SDHCI_TUNING_MODE_1     0
550 #define SDHCI_TUNING_MODE_2     1
551 #define SDHCI_TUNING_MODE_3     2
552         /* Delay (ms) between tuning commands */
553         int                     tuning_delay;
554
555         /* Host SDMA buffer boundary. */
556         u32                     sdma_boundary;
557
558         unsigned long private[0] ____cacheline_aligned;
559 };
560
561 struct sdhci_ops {
562 #ifdef CONFIG_MMC_SDHCI_IO_ACCESSORS
563         u32             (*read_l)(struct sdhci_host *host, int reg);
564         u16             (*read_w)(struct sdhci_host *host, int reg);
565         u8              (*read_b)(struct sdhci_host *host, int reg);
566         void            (*write_l)(struct sdhci_host *host, u32 val, int reg);
567         void            (*write_w)(struct sdhci_host *host, u16 val, int reg);
568         void            (*write_b)(struct sdhci_host *host, u8 val, int reg);
569 #endif
570
571         void    (*set_clock)(struct sdhci_host *host, unsigned int clock);
572         void    (*set_power)(struct sdhci_host *host, unsigned char mode,
573                              unsigned short vdd);
574
575         u32             (*irq)(struct sdhci_host *host, u32 intmask);
576
577         int             (*enable_dma)(struct sdhci_host *host);
578         unsigned int    (*get_max_clock)(struct sdhci_host *host);
579         unsigned int    (*get_min_clock)(struct sdhci_host *host);
580         /* get_timeout_clock should return clk rate in unit of Hz */
581         unsigned int    (*get_timeout_clock)(struct sdhci_host *host);
582         unsigned int    (*get_max_timeout_count)(struct sdhci_host *host);
583         void            (*set_timeout)(struct sdhci_host *host,
584                                        struct mmc_command *cmd);
585         void            (*set_bus_width)(struct sdhci_host *host, int width);
586         void (*platform_send_init_74_clocks)(struct sdhci_host *host,
587                                              u8 power_mode);
588         unsigned int    (*get_ro)(struct sdhci_host *host);
589         void            (*reset)(struct sdhci_host *host, u8 mask);
590         int     (*platform_execute_tuning)(struct sdhci_host *host, u32 opcode);
591         void    (*set_uhs_signaling)(struct sdhci_host *host, unsigned int uhs);
592         void    (*hw_reset)(struct sdhci_host *host);
593         void    (*adma_workaround)(struct sdhci_host *host, u32 intmask);
594         void    (*card_event)(struct sdhci_host *host);
595         void    (*voltage_switch)(struct sdhci_host *host);
596 };
597
598 #ifdef CONFIG_MMC_SDHCI_IO_ACCESSORS
599
600 static inline void sdhci_writel(struct sdhci_host *host, u32 val, int reg)
601 {
602         if (unlikely(host->ops->write_l))
603                 host->ops->write_l(host, val, reg);
604         else
605                 writel(val, host->ioaddr + reg);
606 }
607
608 static inline void sdhci_writew(struct sdhci_host *host, u16 val, int reg)
609 {
610         if (unlikely(host->ops->write_w))
611                 host->ops->write_w(host, val, reg);
612         else
613                 writew(val, host->ioaddr + reg);
614 }
615
616 static inline void sdhci_writeb(struct sdhci_host *host, u8 val, int reg)
617 {
618         if (unlikely(host->ops->write_b))
619                 host->ops->write_b(host, val, reg);
620         else
621                 writeb(val, host->ioaddr + reg);
622 }
623
624 static inline u32 sdhci_readl(struct sdhci_host *host, int reg)
625 {
626         if (unlikely(host->ops->read_l))
627                 return host->ops->read_l(host, reg);
628         else
629                 return readl(host->ioaddr + reg);
630 }
631
632 static inline u16 sdhci_readw(struct sdhci_host *host, int reg)
633 {
634         if (unlikely(host->ops->read_w))
635                 return host->ops->read_w(host, reg);
636         else
637                 return readw(host->ioaddr + reg);
638 }
639
640 static inline u8 sdhci_readb(struct sdhci_host *host, int reg)
641 {
642         if (unlikely(host->ops->read_b))
643                 return host->ops->read_b(host, reg);
644         else
645                 return readb(host->ioaddr + reg);
646 }
647
648 #else
649
650 static inline void sdhci_writel(struct sdhci_host *host, u32 val, int reg)
651 {
652         writel(val, host->ioaddr + reg);
653 }
654
655 static inline void sdhci_writew(struct sdhci_host *host, u16 val, int reg)
656 {
657         writew(val, host->ioaddr + reg);
658 }
659
660 static inline void sdhci_writeb(struct sdhci_host *host, u8 val, int reg)
661 {
662         writeb(val, host->ioaddr + reg);
663 }
664
665 static inline u32 sdhci_readl(struct sdhci_host *host, int reg)
666 {
667         return readl(host->ioaddr + reg);
668 }
669
670 static inline u16 sdhci_readw(struct sdhci_host *host, int reg)
671 {
672         return readw(host->ioaddr + reg);
673 }
674
675 static inline u8 sdhci_readb(struct sdhci_host *host, int reg)
676 {
677         return readb(host->ioaddr + reg);
678 }
679
680 #endif /* CONFIG_MMC_SDHCI_IO_ACCESSORS */
681
682 struct sdhci_host *sdhci_alloc_host(struct device *dev, size_t priv_size);
683 void sdhci_free_host(struct sdhci_host *host);
684
685 static inline void *sdhci_priv(struct sdhci_host *host)
686 {
687         return host->private;
688 }
689
690 void sdhci_card_detect(struct sdhci_host *host);
691 void __sdhci_read_caps(struct sdhci_host *host, u16 *ver, u32 *caps,
692                        u32 *caps1);
693 int sdhci_setup_host(struct sdhci_host *host);
694 void sdhci_cleanup_host(struct sdhci_host *host);
695 int __sdhci_add_host(struct sdhci_host *host);
696 int sdhci_add_host(struct sdhci_host *host);
697 void sdhci_remove_host(struct sdhci_host *host, int dead);
698 void sdhci_send_command(struct sdhci_host *host, struct mmc_command *cmd);
699
700 static inline void sdhci_read_caps(struct sdhci_host *host)
701 {
702         __sdhci_read_caps(host, NULL, NULL, NULL);
703 }
704
705 static inline bool sdhci_sdio_irq_enabled(struct sdhci_host *host)
706 {
707         return !!(host->flags & SDHCI_SDIO_IRQ_ENABLED);
708 }
709
710 u16 sdhci_calc_clk(struct sdhci_host *host, unsigned int clock,
711                    unsigned int *actual_clock);
712 void sdhci_set_clock(struct sdhci_host *host, unsigned int clock);
713 void sdhci_enable_clk(struct sdhci_host *host, u16 clk);
714 void sdhci_set_power(struct sdhci_host *host, unsigned char mode,
715                      unsigned short vdd);
716 void sdhci_set_power_noreg(struct sdhci_host *host, unsigned char mode,
717                            unsigned short vdd);
718 void sdhci_set_bus_width(struct sdhci_host *host, int width);
719 void sdhci_reset(struct sdhci_host *host, u8 mask);
720 void sdhci_set_uhs_signaling(struct sdhci_host *host, unsigned timing);
721 int sdhci_execute_tuning(struct mmc_host *mmc, u32 opcode);
722 void sdhci_set_ios(struct mmc_host *mmc, struct mmc_ios *ios);
723 int sdhci_start_signal_voltage_switch(struct mmc_host *mmc,
724                                       struct mmc_ios *ios);
725 void sdhci_enable_sdio_irq(struct mmc_host *mmc, int enable);
726
727 #ifdef CONFIG_PM
728 int sdhci_suspend_host(struct sdhci_host *host);
729 int sdhci_resume_host(struct sdhci_host *host);
730 void sdhci_enable_irq_wakeups(struct sdhci_host *host);
731 int sdhci_runtime_suspend_host(struct sdhci_host *host);
732 int sdhci_runtime_resume_host(struct sdhci_host *host);
733 #endif
734
735 void sdhci_cqe_enable(struct mmc_host *mmc);
736 void sdhci_cqe_disable(struct mmc_host *mmc, bool recovery);
737 bool sdhci_cqe_irq(struct sdhci_host *host, u32 intmask, int *cmd_error,
738                    int *data_error);
739
740 void sdhci_dumpregs(struct sdhci_host *host);
741
742 #endif /* __SDHCI_HW_H */