GNU Linux-libre 4.19.314-gnu1
[releases.git] / drivers / irqchip / irq-stm32-exti.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * Copyright (C) Maxime Coquelin 2015
4  * Copyright (C) STMicroelectronics 2017
5  * Author:  Maxime Coquelin <mcoquelin.stm32@gmail.com>
6  */
7
8 #include <linux/bitops.h>
9 #include <linux/interrupt.h>
10 #include <linux/io.h>
11 #include <linux/irq.h>
12 #include <linux/irqchip.h>
13 #include <linux/irqchip/chained_irq.h>
14 #include <linux/irqdomain.h>
15 #include <linux/of_address.h>
16 #include <linux/of_irq.h>
17 #include <linux/syscore_ops.h>
18
19 #include <dt-bindings/interrupt-controller/arm-gic.h>
20
21 #define IRQS_PER_BANK 32
22
23 struct stm32_exti_bank {
24         u32 imr_ofst;
25         u32 emr_ofst;
26         u32 rtsr_ofst;
27         u32 ftsr_ofst;
28         u32 swier_ofst;
29         u32 rpr_ofst;
30         u32 fpr_ofst;
31 };
32
33 #define UNDEF_REG ~0
34
35 struct stm32_desc_irq {
36         u32 exti;
37         u32 irq_parent;
38 };
39
40 struct stm32_exti_drv_data {
41         const struct stm32_exti_bank **exti_banks;
42         const struct stm32_desc_irq *desc_irqs;
43         u32 bank_nr;
44         u32 irq_nr;
45 };
46
47 struct stm32_exti_chip_data {
48         struct stm32_exti_host_data *host_data;
49         const struct stm32_exti_bank *reg_bank;
50         struct raw_spinlock rlock;
51         u32 wake_active;
52         u32 mask_cache;
53         u32 rtsr_cache;
54         u32 ftsr_cache;
55 };
56
57 struct stm32_exti_host_data {
58         void __iomem *base;
59         struct stm32_exti_chip_data *chips_data;
60         const struct stm32_exti_drv_data *drv_data;
61 };
62
63 static struct stm32_exti_host_data *stm32_host_data;
64
65 static const struct stm32_exti_bank stm32f4xx_exti_b1 = {
66         .imr_ofst       = 0x00,
67         .emr_ofst       = 0x04,
68         .rtsr_ofst      = 0x08,
69         .ftsr_ofst      = 0x0C,
70         .swier_ofst     = 0x10,
71         .rpr_ofst       = 0x14,
72         .fpr_ofst       = UNDEF_REG,
73 };
74
75 static const struct stm32_exti_bank *stm32f4xx_exti_banks[] = {
76         &stm32f4xx_exti_b1,
77 };
78
79 static const struct stm32_exti_drv_data stm32f4xx_drv_data = {
80         .exti_banks = stm32f4xx_exti_banks,
81         .bank_nr = ARRAY_SIZE(stm32f4xx_exti_banks),
82 };
83
84 static const struct stm32_exti_bank stm32h7xx_exti_b1 = {
85         .imr_ofst       = 0x80,
86         .emr_ofst       = 0x84,
87         .rtsr_ofst      = 0x00,
88         .ftsr_ofst      = 0x04,
89         .swier_ofst     = 0x08,
90         .rpr_ofst       = 0x88,
91         .fpr_ofst       = UNDEF_REG,
92 };
93
94 static const struct stm32_exti_bank stm32h7xx_exti_b2 = {
95         .imr_ofst       = 0x90,
96         .emr_ofst       = 0x94,
97         .rtsr_ofst      = 0x20,
98         .ftsr_ofst      = 0x24,
99         .swier_ofst     = 0x28,
100         .rpr_ofst       = 0x98,
101         .fpr_ofst       = UNDEF_REG,
102 };
103
104 static const struct stm32_exti_bank stm32h7xx_exti_b3 = {
105         .imr_ofst       = 0xA0,
106         .emr_ofst       = 0xA4,
107         .rtsr_ofst      = 0x40,
108         .ftsr_ofst      = 0x44,
109         .swier_ofst     = 0x48,
110         .rpr_ofst       = 0xA8,
111         .fpr_ofst       = UNDEF_REG,
112 };
113
114 static const struct stm32_exti_bank *stm32h7xx_exti_banks[] = {
115         &stm32h7xx_exti_b1,
116         &stm32h7xx_exti_b2,
117         &stm32h7xx_exti_b3,
118 };
119
120 static const struct stm32_exti_drv_data stm32h7xx_drv_data = {
121         .exti_banks = stm32h7xx_exti_banks,
122         .bank_nr = ARRAY_SIZE(stm32h7xx_exti_banks),
123 };
124
125 static const struct stm32_exti_bank stm32mp1_exti_b1 = {
126         .imr_ofst       = 0x80,
127         .emr_ofst       = 0x84,
128         .rtsr_ofst      = 0x00,
129         .ftsr_ofst      = 0x04,
130         .swier_ofst     = 0x08,
131         .rpr_ofst       = 0x0C,
132         .fpr_ofst       = 0x10,
133 };
134
135 static const struct stm32_exti_bank stm32mp1_exti_b2 = {
136         .imr_ofst       = 0x90,
137         .emr_ofst       = 0x94,
138         .rtsr_ofst      = 0x20,
139         .ftsr_ofst      = 0x24,
140         .swier_ofst     = 0x28,
141         .rpr_ofst       = 0x2C,
142         .fpr_ofst       = 0x30,
143 };
144
145 static const struct stm32_exti_bank stm32mp1_exti_b3 = {
146         .imr_ofst       = 0xA0,
147         .emr_ofst       = 0xA4,
148         .rtsr_ofst      = 0x40,
149         .ftsr_ofst      = 0x44,
150         .swier_ofst     = 0x48,
151         .rpr_ofst       = 0x4C,
152         .fpr_ofst       = 0x50,
153 };
154
155 static const struct stm32_exti_bank *stm32mp1_exti_banks[] = {
156         &stm32mp1_exti_b1,
157         &stm32mp1_exti_b2,
158         &stm32mp1_exti_b3,
159 };
160
161 static const struct stm32_desc_irq stm32mp1_desc_irq[] = {
162         { .exti = 0, .irq_parent = 6 },
163         { .exti = 1, .irq_parent = 7 },
164         { .exti = 2, .irq_parent = 8 },
165         { .exti = 3, .irq_parent = 9 },
166         { .exti = 4, .irq_parent = 10 },
167         { .exti = 5, .irq_parent = 23 },
168         { .exti = 6, .irq_parent = 64 },
169         { .exti = 7, .irq_parent = 65 },
170         { .exti = 8, .irq_parent = 66 },
171         { .exti = 9, .irq_parent = 67 },
172         { .exti = 10, .irq_parent = 40 },
173         { .exti = 11, .irq_parent = 42 },
174         { .exti = 12, .irq_parent = 76 },
175         { .exti = 13, .irq_parent = 77 },
176         { .exti = 14, .irq_parent = 121 },
177         { .exti = 15, .irq_parent = 127 },
178         { .exti = 16, .irq_parent = 1 },
179         { .exti = 65, .irq_parent = 144 },
180         { .exti = 68, .irq_parent = 143 },
181         { .exti = 73, .irq_parent = 129 },
182 };
183
184 static const struct stm32_exti_drv_data stm32mp1_drv_data = {
185         .exti_banks = stm32mp1_exti_banks,
186         .bank_nr = ARRAY_SIZE(stm32mp1_exti_banks),
187         .desc_irqs = stm32mp1_desc_irq,
188         .irq_nr = ARRAY_SIZE(stm32mp1_desc_irq),
189 };
190
191 static int stm32_exti_to_irq(const struct stm32_exti_drv_data *drv_data,
192                              irq_hw_number_t hwirq)
193 {
194         const struct stm32_desc_irq *desc_irq;
195         int i;
196
197         if (!drv_data->desc_irqs)
198                 return -EINVAL;
199
200         for (i = 0; i < drv_data->irq_nr; i++) {
201                 desc_irq = &drv_data->desc_irqs[i];
202                 if (desc_irq->exti == hwirq)
203                         return desc_irq->irq_parent;
204         }
205
206         return -EINVAL;
207 }
208
209 static unsigned long stm32_exti_pending(struct irq_chip_generic *gc)
210 {
211         struct stm32_exti_chip_data *chip_data = gc->private;
212         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
213         unsigned long pending;
214
215         pending = irq_reg_readl(gc, stm32_bank->rpr_ofst);
216         if (stm32_bank->fpr_ofst != UNDEF_REG)
217                 pending |= irq_reg_readl(gc, stm32_bank->fpr_ofst);
218
219         return pending;
220 }
221
222 static void stm32_irq_handler(struct irq_desc *desc)
223 {
224         struct irq_domain *domain = irq_desc_get_handler_data(desc);
225         struct irq_chip *chip = irq_desc_get_chip(desc);
226         unsigned int virq, nbanks = domain->gc->num_chips;
227         struct irq_chip_generic *gc;
228         unsigned long pending;
229         int n, i, irq_base = 0;
230
231         chained_irq_enter(chip, desc);
232
233         for (i = 0; i < nbanks; i++, irq_base += IRQS_PER_BANK) {
234                 gc = irq_get_domain_generic_chip(domain, irq_base);
235
236                 while ((pending = stm32_exti_pending(gc))) {
237                         for_each_set_bit(n, &pending, IRQS_PER_BANK) {
238                                 virq = irq_find_mapping(domain, irq_base + n);
239                                 generic_handle_irq(virq);
240                         }
241                 }
242         }
243
244         chained_irq_exit(chip, desc);
245 }
246
247 static int stm32_exti_set_type(struct irq_data *d,
248                                unsigned int type, u32 *rtsr, u32 *ftsr)
249 {
250         u32 mask = BIT(d->hwirq % IRQS_PER_BANK);
251
252         switch (type) {
253         case IRQ_TYPE_EDGE_RISING:
254                 *rtsr |= mask;
255                 *ftsr &= ~mask;
256                 break;
257         case IRQ_TYPE_EDGE_FALLING:
258                 *rtsr &= ~mask;
259                 *ftsr |= mask;
260                 break;
261         case IRQ_TYPE_EDGE_BOTH:
262                 *rtsr |= mask;
263                 *ftsr |= mask;
264                 break;
265         default:
266                 return -EINVAL;
267         }
268
269         return 0;
270 }
271
272 static int stm32_irq_set_type(struct irq_data *d, unsigned int type)
273 {
274         struct irq_chip_generic *gc = irq_data_get_irq_chip_data(d);
275         struct stm32_exti_chip_data *chip_data = gc->private;
276         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
277         u32 rtsr, ftsr;
278         int err;
279
280         irq_gc_lock(gc);
281
282         rtsr = irq_reg_readl(gc, stm32_bank->rtsr_ofst);
283         ftsr = irq_reg_readl(gc, stm32_bank->ftsr_ofst);
284
285         err = stm32_exti_set_type(d, type, &rtsr, &ftsr);
286         if (err) {
287                 irq_gc_unlock(gc);
288                 return err;
289         }
290
291         irq_reg_writel(gc, rtsr, stm32_bank->rtsr_ofst);
292         irq_reg_writel(gc, ftsr, stm32_bank->ftsr_ofst);
293
294         irq_gc_unlock(gc);
295
296         return 0;
297 }
298
299 static void stm32_chip_suspend(struct stm32_exti_chip_data *chip_data,
300                                u32 wake_active)
301 {
302         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
303         void __iomem *base = chip_data->host_data->base;
304
305         /* save rtsr, ftsr registers */
306         chip_data->rtsr_cache = readl_relaxed(base + stm32_bank->rtsr_ofst);
307         chip_data->ftsr_cache = readl_relaxed(base + stm32_bank->ftsr_ofst);
308
309         writel_relaxed(wake_active, base + stm32_bank->imr_ofst);
310 }
311
312 static void stm32_chip_resume(struct stm32_exti_chip_data *chip_data,
313                               u32 mask_cache)
314 {
315         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
316         void __iomem *base = chip_data->host_data->base;
317
318         /* restore rtsr, ftsr, registers */
319         writel_relaxed(chip_data->rtsr_cache, base + stm32_bank->rtsr_ofst);
320         writel_relaxed(chip_data->ftsr_cache, base + stm32_bank->ftsr_ofst);
321
322         writel_relaxed(mask_cache, base + stm32_bank->imr_ofst);
323 }
324
325 static void stm32_irq_suspend(struct irq_chip_generic *gc)
326 {
327         struct stm32_exti_chip_data *chip_data = gc->private;
328
329         irq_gc_lock(gc);
330         stm32_chip_suspend(chip_data, gc->wake_active);
331         irq_gc_unlock(gc);
332 }
333
334 static void stm32_irq_resume(struct irq_chip_generic *gc)
335 {
336         struct stm32_exti_chip_data *chip_data = gc->private;
337
338         irq_gc_lock(gc);
339         stm32_chip_resume(chip_data, gc->mask_cache);
340         irq_gc_unlock(gc);
341 }
342
343 static int stm32_exti_alloc(struct irq_domain *d, unsigned int virq,
344                             unsigned int nr_irqs, void *data)
345 {
346         struct irq_fwspec *fwspec = data;
347         irq_hw_number_t hwirq;
348
349         hwirq = fwspec->param[0];
350
351         irq_map_generic_chip(d, virq, hwirq);
352
353         return 0;
354 }
355
356 static void stm32_exti_free(struct irq_domain *d, unsigned int virq,
357                             unsigned int nr_irqs)
358 {
359         struct irq_data *data = irq_domain_get_irq_data(d, virq);
360
361         irq_domain_reset_irq_data(data);
362 }
363
364 static const struct irq_domain_ops irq_exti_domain_ops = {
365         .map    = irq_map_generic_chip,
366         .alloc  = stm32_exti_alloc,
367         .free   = stm32_exti_free,
368         .xlate  = irq_domain_xlate_twocell,
369 };
370
371 static void stm32_irq_ack(struct irq_data *d)
372 {
373         struct irq_chip_generic *gc = irq_data_get_irq_chip_data(d);
374         struct stm32_exti_chip_data *chip_data = gc->private;
375         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
376
377         irq_gc_lock(gc);
378
379         irq_reg_writel(gc, d->mask, stm32_bank->rpr_ofst);
380         if (stm32_bank->fpr_ofst != UNDEF_REG)
381                 irq_reg_writel(gc, d->mask, stm32_bank->fpr_ofst);
382
383         irq_gc_unlock(gc);
384 }
385
386 /* directly set the target bit without reading first. */
387 static inline void stm32_exti_write_bit(struct irq_data *d, u32 reg)
388 {
389         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
390         void __iomem *base = chip_data->host_data->base;
391         u32 val = BIT(d->hwirq % IRQS_PER_BANK);
392
393         writel_relaxed(val, base + reg);
394 }
395
396 static inline u32 stm32_exti_set_bit(struct irq_data *d, u32 reg)
397 {
398         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
399         void __iomem *base = chip_data->host_data->base;
400         u32 val;
401
402         val = readl_relaxed(base + reg);
403         val |= BIT(d->hwirq % IRQS_PER_BANK);
404         writel_relaxed(val, base + reg);
405
406         return val;
407 }
408
409 static inline u32 stm32_exti_clr_bit(struct irq_data *d, u32 reg)
410 {
411         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
412         void __iomem *base = chip_data->host_data->base;
413         u32 val;
414
415         val = readl_relaxed(base + reg);
416         val &= ~BIT(d->hwirq % IRQS_PER_BANK);
417         writel_relaxed(val, base + reg);
418
419         return val;
420 }
421
422 static void stm32_exti_h_eoi(struct irq_data *d)
423 {
424         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
425         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
426
427         raw_spin_lock(&chip_data->rlock);
428
429         stm32_exti_write_bit(d, stm32_bank->rpr_ofst);
430         if (stm32_bank->fpr_ofst != UNDEF_REG)
431                 stm32_exti_write_bit(d, stm32_bank->fpr_ofst);
432
433         raw_spin_unlock(&chip_data->rlock);
434
435         if (d->parent_data->chip)
436                 irq_chip_eoi_parent(d);
437 }
438
439 static void stm32_exti_h_mask(struct irq_data *d)
440 {
441         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
442         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
443
444         raw_spin_lock(&chip_data->rlock);
445         chip_data->mask_cache = stm32_exti_clr_bit(d, stm32_bank->imr_ofst);
446         raw_spin_unlock(&chip_data->rlock);
447
448         if (d->parent_data->chip)
449                 irq_chip_mask_parent(d);
450 }
451
452 static void stm32_exti_h_unmask(struct irq_data *d)
453 {
454         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
455         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
456
457         raw_spin_lock(&chip_data->rlock);
458         chip_data->mask_cache = stm32_exti_set_bit(d, stm32_bank->imr_ofst);
459         raw_spin_unlock(&chip_data->rlock);
460
461         if (d->parent_data->chip)
462                 irq_chip_unmask_parent(d);
463 }
464
465 static int stm32_exti_h_set_type(struct irq_data *d, unsigned int type)
466 {
467         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
468         const struct stm32_exti_bank *stm32_bank = chip_data->reg_bank;
469         void __iomem *base = chip_data->host_data->base;
470         u32 rtsr, ftsr;
471         int err;
472
473         raw_spin_lock(&chip_data->rlock);
474         rtsr = readl_relaxed(base + stm32_bank->rtsr_ofst);
475         ftsr = readl_relaxed(base + stm32_bank->ftsr_ofst);
476
477         err = stm32_exti_set_type(d, type, &rtsr, &ftsr);
478         if (err) {
479                 raw_spin_unlock(&chip_data->rlock);
480                 return err;
481         }
482
483         writel_relaxed(rtsr, base + stm32_bank->rtsr_ofst);
484         writel_relaxed(ftsr, base + stm32_bank->ftsr_ofst);
485         raw_spin_unlock(&chip_data->rlock);
486
487         return 0;
488 }
489
490 static int stm32_exti_h_set_wake(struct irq_data *d, unsigned int on)
491 {
492         struct stm32_exti_chip_data *chip_data = irq_data_get_irq_chip_data(d);
493         u32 mask = BIT(d->hwirq % IRQS_PER_BANK);
494
495         raw_spin_lock(&chip_data->rlock);
496
497         if (on)
498                 chip_data->wake_active |= mask;
499         else
500                 chip_data->wake_active &= ~mask;
501
502         raw_spin_unlock(&chip_data->rlock);
503
504         return 0;
505 }
506
507 static int stm32_exti_h_set_affinity(struct irq_data *d,
508                                      const struct cpumask *dest, bool force)
509 {
510         if (d->parent_data->chip)
511                 return irq_chip_set_affinity_parent(d, dest, force);
512
513         return -EINVAL;
514 }
515
516 #ifdef CONFIG_PM
517 static int stm32_exti_h_suspend(void)
518 {
519         struct stm32_exti_chip_data *chip_data;
520         int i;
521
522         for (i = 0; i < stm32_host_data->drv_data->bank_nr; i++) {
523                 chip_data = &stm32_host_data->chips_data[i];
524                 raw_spin_lock(&chip_data->rlock);
525                 stm32_chip_suspend(chip_data, chip_data->wake_active);
526                 raw_spin_unlock(&chip_data->rlock);
527         }
528
529         return 0;
530 }
531
532 static void stm32_exti_h_resume(void)
533 {
534         struct stm32_exti_chip_data *chip_data;
535         int i;
536
537         for (i = 0; i < stm32_host_data->drv_data->bank_nr; i++) {
538                 chip_data = &stm32_host_data->chips_data[i];
539                 raw_spin_lock(&chip_data->rlock);
540                 stm32_chip_resume(chip_data, chip_data->mask_cache);
541                 raw_spin_unlock(&chip_data->rlock);
542         }
543 }
544
545 static struct syscore_ops stm32_exti_h_syscore_ops = {
546         .suspend        = stm32_exti_h_suspend,
547         .resume         = stm32_exti_h_resume,
548 };
549
550 static void stm32_exti_h_syscore_init(void)
551 {
552         register_syscore_ops(&stm32_exti_h_syscore_ops);
553 }
554 #else
555 static inline void stm32_exti_h_syscore_init(void) {}
556 #endif
557
558 static struct irq_chip stm32_exti_h_chip = {
559         .name                   = "stm32-exti-h",
560         .irq_eoi                = stm32_exti_h_eoi,
561         .irq_mask               = stm32_exti_h_mask,
562         .irq_unmask             = stm32_exti_h_unmask,
563         .irq_retrigger          = irq_chip_retrigger_hierarchy,
564         .irq_set_type           = stm32_exti_h_set_type,
565         .irq_set_wake           = stm32_exti_h_set_wake,
566         .flags                  = IRQCHIP_MASK_ON_SUSPEND,
567         .irq_set_affinity       = IS_ENABLED(CONFIG_SMP) ? stm32_exti_h_set_affinity : NULL,
568 };
569
570 static int stm32_exti_h_domain_alloc(struct irq_domain *dm,
571                                      unsigned int virq,
572                                      unsigned int nr_irqs, void *data)
573 {
574         struct stm32_exti_host_data *host_data = dm->host_data;
575         struct stm32_exti_chip_data *chip_data;
576         struct irq_fwspec *fwspec = data;
577         struct irq_fwspec p_fwspec;
578         irq_hw_number_t hwirq;
579         int p_irq, bank;
580
581         hwirq = fwspec->param[0];
582         bank  = hwirq / IRQS_PER_BANK;
583         chip_data = &host_data->chips_data[bank];
584
585         irq_domain_set_hwirq_and_chip(dm, virq, hwirq,
586                                       &stm32_exti_h_chip, chip_data);
587
588         p_irq = stm32_exti_to_irq(host_data->drv_data, hwirq);
589         if (p_irq >= 0) {
590                 p_fwspec.fwnode = dm->parent->fwnode;
591                 p_fwspec.param_count = 3;
592                 p_fwspec.param[0] = GIC_SPI;
593                 p_fwspec.param[1] = p_irq;
594                 p_fwspec.param[2] = IRQ_TYPE_LEVEL_HIGH;
595
596                 return irq_domain_alloc_irqs_parent(dm, virq, 1, &p_fwspec);
597         }
598
599         return 0;
600 }
601
602 static struct
603 stm32_exti_host_data *stm32_exti_host_init(const struct stm32_exti_drv_data *dd,
604                                            struct device_node *node)
605 {
606         struct stm32_exti_host_data *host_data;
607
608         host_data = kzalloc(sizeof(*host_data), GFP_KERNEL);
609         if (!host_data)
610                 return NULL;
611
612         host_data->drv_data = dd;
613         host_data->chips_data = kcalloc(dd->bank_nr,
614                                         sizeof(struct stm32_exti_chip_data),
615                                         GFP_KERNEL);
616         if (!host_data->chips_data)
617                 goto free_host_data;
618
619         host_data->base = of_iomap(node, 0);
620         if (!host_data->base) {
621                 pr_err("%pOF: Unable to map registers\n", node);
622                 goto free_chips_data;
623         }
624
625         stm32_host_data = host_data;
626
627         return host_data;
628
629 free_chips_data:
630         kfree(host_data->chips_data);
631 free_host_data:
632         kfree(host_data);
633
634         return NULL;
635 }
636
637 static struct
638 stm32_exti_chip_data *stm32_exti_chip_init(struct stm32_exti_host_data *h_data,
639                                            u32 bank_idx,
640                                            struct device_node *node)
641 {
642         const struct stm32_exti_bank *stm32_bank;
643         struct stm32_exti_chip_data *chip_data;
644         void __iomem *base = h_data->base;
645         u32 irqs_mask;
646
647         stm32_bank = h_data->drv_data->exti_banks[bank_idx];
648         chip_data = &h_data->chips_data[bank_idx];
649         chip_data->host_data = h_data;
650         chip_data->reg_bank = stm32_bank;
651
652         raw_spin_lock_init(&chip_data->rlock);
653
654         /* Determine number of irqs supported */
655         writel_relaxed(~0UL, base + stm32_bank->rtsr_ofst);
656         irqs_mask = readl_relaxed(base + stm32_bank->rtsr_ofst);
657
658         /*
659          * This IP has no reset, so after hot reboot we should
660          * clear registers to avoid residue
661          */
662         writel_relaxed(0, base + stm32_bank->imr_ofst);
663         writel_relaxed(0, base + stm32_bank->emr_ofst);
664
665         pr_info("%s: bank%d, External IRQs available:%#x\n",
666                 node->full_name, bank_idx, irqs_mask);
667
668         return chip_data;
669 }
670
671 static int __init stm32_exti_init(const struct stm32_exti_drv_data *drv_data,
672                                   struct device_node *node)
673 {
674         struct stm32_exti_host_data *host_data;
675         unsigned int clr = IRQ_NOREQUEST | IRQ_NOPROBE | IRQ_NOAUTOEN;
676         int nr_irqs, ret, i;
677         struct irq_chip_generic *gc;
678         struct irq_domain *domain;
679
680         host_data = stm32_exti_host_init(drv_data, node);
681         if (!host_data)
682                 return -ENOMEM;
683
684         domain = irq_domain_add_linear(node, drv_data->bank_nr * IRQS_PER_BANK,
685                                        &irq_exti_domain_ops, NULL);
686         if (!domain) {
687                 pr_err("%s: Could not register interrupt domain.\n",
688                        node->name);
689                 ret = -ENOMEM;
690                 goto out_unmap;
691         }
692
693         ret = irq_alloc_domain_generic_chips(domain, IRQS_PER_BANK, 1, "exti",
694                                              handle_edge_irq, clr, 0, 0);
695         if (ret) {
696                 pr_err("%pOF: Could not allocate generic interrupt chip.\n",
697                        node);
698                 goto out_free_domain;
699         }
700
701         for (i = 0; i < drv_data->bank_nr; i++) {
702                 const struct stm32_exti_bank *stm32_bank;
703                 struct stm32_exti_chip_data *chip_data;
704
705                 stm32_bank = drv_data->exti_banks[i];
706                 chip_data = stm32_exti_chip_init(host_data, i, node);
707
708                 gc = irq_get_domain_generic_chip(domain, i * IRQS_PER_BANK);
709
710                 gc->reg_base = host_data->base;
711                 gc->chip_types->type = IRQ_TYPE_EDGE_BOTH;
712                 gc->chip_types->chip.irq_ack = stm32_irq_ack;
713                 gc->chip_types->chip.irq_mask = irq_gc_mask_clr_bit;
714                 gc->chip_types->chip.irq_unmask = irq_gc_mask_set_bit;
715                 gc->chip_types->chip.irq_set_type = stm32_irq_set_type;
716                 gc->chip_types->chip.irq_set_wake = irq_gc_set_wake;
717                 gc->suspend = stm32_irq_suspend;
718                 gc->resume = stm32_irq_resume;
719                 gc->wake_enabled = IRQ_MSK(IRQS_PER_BANK);
720
721                 gc->chip_types->regs.mask = stm32_bank->imr_ofst;
722                 gc->private = (void *)chip_data;
723         }
724
725         nr_irqs = of_irq_count(node);
726         for (i = 0; i < nr_irqs; i++) {
727                 unsigned int irq = irq_of_parse_and_map(node, i);
728
729                 irq_set_handler_data(irq, domain);
730                 irq_set_chained_handler(irq, stm32_irq_handler);
731         }
732
733         return 0;
734
735 out_free_domain:
736         irq_domain_remove(domain);
737 out_unmap:
738         iounmap(host_data->base);
739         kfree(host_data->chips_data);
740         kfree(host_data);
741         return ret;
742 }
743
744 static const struct irq_domain_ops stm32_exti_h_domain_ops = {
745         .alloc  = stm32_exti_h_domain_alloc,
746         .free   = irq_domain_free_irqs_common,
747 };
748
749 static int
750 __init stm32_exti_hierarchy_init(const struct stm32_exti_drv_data *drv_data,
751                                  struct device_node *node,
752                                  struct device_node *parent)
753 {
754         struct irq_domain *parent_domain, *domain;
755         struct stm32_exti_host_data *host_data;
756         int ret, i;
757
758         parent_domain = irq_find_host(parent);
759         if (!parent_domain) {
760                 pr_err("interrupt-parent not found\n");
761                 return -EINVAL;
762         }
763
764         host_data = stm32_exti_host_init(drv_data, node);
765         if (!host_data)
766                 return -ENOMEM;
767
768         for (i = 0; i < drv_data->bank_nr; i++)
769                 stm32_exti_chip_init(host_data, i, node);
770
771         domain = irq_domain_add_hierarchy(parent_domain, 0,
772                                           drv_data->bank_nr * IRQS_PER_BANK,
773                                           node, &stm32_exti_h_domain_ops,
774                                           host_data);
775
776         if (!domain) {
777                 pr_err("%s: Could not register exti domain.\n", node->name);
778                 ret = -ENOMEM;
779                 goto out_unmap;
780         }
781
782         stm32_exti_h_syscore_init();
783
784         return 0;
785
786 out_unmap:
787         iounmap(host_data->base);
788         kfree(host_data->chips_data);
789         kfree(host_data);
790         return ret;
791 }
792
793 static int __init stm32f4_exti_of_init(struct device_node *np,
794                                        struct device_node *parent)
795 {
796         return stm32_exti_init(&stm32f4xx_drv_data, np);
797 }
798
799 IRQCHIP_DECLARE(stm32f4_exti, "st,stm32-exti", stm32f4_exti_of_init);
800
801 static int __init stm32h7_exti_of_init(struct device_node *np,
802                                        struct device_node *parent)
803 {
804         return stm32_exti_init(&stm32h7xx_drv_data, np);
805 }
806
807 IRQCHIP_DECLARE(stm32h7_exti, "st,stm32h7-exti", stm32h7_exti_of_init);
808
809 static int __init stm32mp1_exti_of_init(struct device_node *np,
810                                         struct device_node *parent)
811 {
812         return stm32_exti_hierarchy_init(&stm32mp1_drv_data, np, parent);
813 }
814
815 IRQCHIP_DECLARE(stm32mp1_exti, "st,stm32mp1-exti", stm32mp1_exti_of_init);