GNU Linux-libre 4.14.302-gnu1
[releases.git] / drivers / gpu / drm / radeon / radeon_gem.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <drm/drmP.h>
29 #include <drm/radeon_drm.h>
30 #include "radeon.h"
31
32 void radeon_gem_object_free(struct drm_gem_object *gobj)
33 {
34         struct radeon_bo *robj = gem_to_radeon_bo(gobj);
35
36         if (robj) {
37                 radeon_mn_unregister(robj);
38                 radeon_bo_unref(&robj);
39         }
40 }
41
42 int radeon_gem_object_create(struct radeon_device *rdev, unsigned long size,
43                                 int alignment, int initial_domain,
44                                 u32 flags, bool kernel,
45                                 struct drm_gem_object **obj)
46 {
47         struct radeon_bo *robj;
48         unsigned long max_size;
49         int r;
50
51         *obj = NULL;
52         /* At least align on page size */
53         if (alignment < PAGE_SIZE) {
54                 alignment = PAGE_SIZE;
55         }
56
57         /* Maximum bo size is the unpinned gtt size since we use the gtt to
58          * handle vram to system pool migrations.
59          */
60         max_size = rdev->mc.gtt_size - rdev->gart_pin_size;
61         if (size > max_size) {
62                 DRM_DEBUG("Allocation size %ldMb bigger than %ldMb limit\n",
63                           size >> 20, max_size >> 20);
64                 return -ENOMEM;
65         }
66
67 retry:
68         r = radeon_bo_create(rdev, size, alignment, kernel, initial_domain,
69                              flags, NULL, NULL, &robj);
70         if (r) {
71                 if (r != -ERESTARTSYS) {
72                         if (initial_domain == RADEON_GEM_DOMAIN_VRAM) {
73                                 initial_domain |= RADEON_GEM_DOMAIN_GTT;
74                                 goto retry;
75                         }
76                         DRM_ERROR("Failed to allocate GEM object (%ld, %d, %u, %d)\n",
77                                   size, initial_domain, alignment, r);
78                 }
79                 return r;
80         }
81         *obj = &robj->gem_base;
82         robj->pid = task_pid_nr(current);
83
84         mutex_lock(&rdev->gem.mutex);
85         list_add_tail(&robj->list, &rdev->gem.objects);
86         mutex_unlock(&rdev->gem.mutex);
87
88         return 0;
89 }
90
91 static int radeon_gem_set_domain(struct drm_gem_object *gobj,
92                           uint32_t rdomain, uint32_t wdomain)
93 {
94         struct radeon_bo *robj;
95         uint32_t domain;
96         long r;
97
98         /* FIXME: reeimplement */
99         robj = gem_to_radeon_bo(gobj);
100         /* work out where to validate the buffer to */
101         domain = wdomain;
102         if (!domain) {
103                 domain = rdomain;
104         }
105         if (!domain) {
106                 /* Do nothings */
107                 pr_warn("Set domain without domain !\n");
108                 return 0;
109         }
110         if (domain == RADEON_GEM_DOMAIN_CPU) {
111                 /* Asking for cpu access wait for object idle */
112                 r = reservation_object_wait_timeout_rcu(robj->tbo.resv, true, true, 30 * HZ);
113                 if (!r)
114                         r = -EBUSY;
115
116                 if (r < 0 && r != -EINTR) {
117                         pr_err("Failed to wait for object: %li\n", r);
118                         return r;
119                 }
120         }
121         if (domain == RADEON_GEM_DOMAIN_VRAM && robj->prime_shared_count) {
122                 /* A BO that is associated with a dma-buf cannot be sensibly migrated to VRAM */
123                 return -EINVAL;
124         }
125         return 0;
126 }
127
128 int radeon_gem_init(struct radeon_device *rdev)
129 {
130         INIT_LIST_HEAD(&rdev->gem.objects);
131         return 0;
132 }
133
134 void radeon_gem_fini(struct radeon_device *rdev)
135 {
136         radeon_bo_force_delete(rdev);
137 }
138
139 /*
140  * Call from drm_gem_handle_create which appear in both new and open ioctl
141  * case.
142  */
143 int radeon_gem_object_open(struct drm_gem_object *obj, struct drm_file *file_priv)
144 {
145         struct radeon_bo *rbo = gem_to_radeon_bo(obj);
146         struct radeon_device *rdev = rbo->rdev;
147         struct radeon_fpriv *fpriv = file_priv->driver_priv;
148         struct radeon_vm *vm = &fpriv->vm;
149         struct radeon_bo_va *bo_va;
150         int r;
151
152         if ((rdev->family < CHIP_CAYMAN) ||
153             (!rdev->accel_working)) {
154                 return 0;
155         }
156
157         r = radeon_bo_reserve(rbo, false);
158         if (r) {
159                 return r;
160         }
161
162         bo_va = radeon_vm_bo_find(vm, rbo);
163         if (!bo_va) {
164                 bo_va = radeon_vm_bo_add(rdev, vm, rbo);
165         } else {
166                 ++bo_va->ref_count;
167         }
168         radeon_bo_unreserve(rbo);
169
170         return 0;
171 }
172
173 void radeon_gem_object_close(struct drm_gem_object *obj,
174                              struct drm_file *file_priv)
175 {
176         struct radeon_bo *rbo = gem_to_radeon_bo(obj);
177         struct radeon_device *rdev = rbo->rdev;
178         struct radeon_fpriv *fpriv = file_priv->driver_priv;
179         struct radeon_vm *vm = &fpriv->vm;
180         struct radeon_bo_va *bo_va;
181         int r;
182
183         if ((rdev->family < CHIP_CAYMAN) ||
184             (!rdev->accel_working)) {
185                 return;
186         }
187
188         r = radeon_bo_reserve(rbo, true);
189         if (r) {
190                 dev_err(rdev->dev, "leaking bo va because "
191                         "we fail to reserve bo (%d)\n", r);
192                 return;
193         }
194         bo_va = radeon_vm_bo_find(vm, rbo);
195         if (bo_va) {
196                 if (--bo_va->ref_count == 0) {
197                         radeon_vm_bo_rmv(rdev, bo_va);
198                 }
199         }
200         radeon_bo_unreserve(rbo);
201 }
202
203 static int radeon_gem_handle_lockup(struct radeon_device *rdev, int r)
204 {
205         if (r == -EDEADLK) {
206                 r = radeon_gpu_reset(rdev);
207                 if (!r)
208                         r = -EAGAIN;
209         }
210         return r;
211 }
212
213 /*
214  * GEM ioctls.
215  */
216 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
217                           struct drm_file *filp)
218 {
219         struct radeon_device *rdev = dev->dev_private;
220         struct drm_radeon_gem_info *args = data;
221         struct ttm_mem_type_manager *man;
222
223         man = &rdev->mman.bdev.man[TTM_PL_VRAM];
224
225         args->vram_size = (u64)man->size << PAGE_SHIFT;
226         args->vram_visible = rdev->mc.visible_vram_size;
227         args->vram_visible -= rdev->vram_pin_size;
228         args->gart_size = rdev->mc.gtt_size;
229         args->gart_size -= rdev->gart_pin_size;
230
231         return 0;
232 }
233
234 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
235                            struct drm_file *filp)
236 {
237         /* TODO: implement */
238         DRM_ERROR("unimplemented %s\n", __func__);
239         return -ENOSYS;
240 }
241
242 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
243                             struct drm_file *filp)
244 {
245         /* TODO: implement */
246         DRM_ERROR("unimplemented %s\n", __func__);
247         return -ENOSYS;
248 }
249
250 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
251                             struct drm_file *filp)
252 {
253         struct radeon_device *rdev = dev->dev_private;
254         struct drm_radeon_gem_create *args = data;
255         struct drm_gem_object *gobj;
256         uint32_t handle;
257         int r;
258
259         down_read(&rdev->exclusive_lock);
260         /* create a gem object to contain this object in */
261         args->size = roundup(args->size, PAGE_SIZE);
262         r = radeon_gem_object_create(rdev, args->size, args->alignment,
263                                      args->initial_domain, args->flags,
264                                      false, &gobj);
265         if (r) {
266                 up_read(&rdev->exclusive_lock);
267                 r = radeon_gem_handle_lockup(rdev, r);
268                 return r;
269         }
270         r = drm_gem_handle_create(filp, gobj, &handle);
271         /* drop reference from allocate - handle holds it now */
272         drm_gem_object_put_unlocked(gobj);
273         if (r) {
274                 up_read(&rdev->exclusive_lock);
275                 r = radeon_gem_handle_lockup(rdev, r);
276                 return r;
277         }
278         args->handle = handle;
279         up_read(&rdev->exclusive_lock);
280         return 0;
281 }
282
283 int radeon_gem_userptr_ioctl(struct drm_device *dev, void *data,
284                              struct drm_file *filp)
285 {
286         struct radeon_device *rdev = dev->dev_private;
287         struct drm_radeon_gem_userptr *args = data;
288         struct drm_gem_object *gobj;
289         struct radeon_bo *bo;
290         uint32_t handle;
291         int r;
292
293         if (offset_in_page(args->addr | args->size))
294                 return -EINVAL;
295
296         /* reject unknown flag values */
297         if (args->flags & ~(RADEON_GEM_USERPTR_READONLY |
298             RADEON_GEM_USERPTR_ANONONLY | RADEON_GEM_USERPTR_VALIDATE |
299             RADEON_GEM_USERPTR_REGISTER))
300                 return -EINVAL;
301
302         if (args->flags & RADEON_GEM_USERPTR_READONLY) {
303                 /* readonly pages not tested on older hardware */
304                 if (rdev->family < CHIP_R600)
305                         return -EINVAL;
306
307         } else if (!(args->flags & RADEON_GEM_USERPTR_ANONONLY) ||
308                    !(args->flags & RADEON_GEM_USERPTR_REGISTER)) {
309
310                 /* if we want to write to it we must require anonymous
311                    memory and install a MMU notifier */
312                 return -EACCES;
313         }
314
315         down_read(&rdev->exclusive_lock);
316
317         /* create a gem object to contain this object in */
318         r = radeon_gem_object_create(rdev, args->size, 0,
319                                      RADEON_GEM_DOMAIN_CPU, 0,
320                                      false, &gobj);
321         if (r)
322                 goto handle_lockup;
323
324         bo = gem_to_radeon_bo(gobj);
325         r = radeon_ttm_tt_set_userptr(bo->tbo.ttm, args->addr, args->flags);
326         if (r)
327                 goto release_object;
328
329         if (args->flags & RADEON_GEM_USERPTR_REGISTER) {
330                 r = radeon_mn_register(bo, args->addr);
331                 if (r)
332                         goto release_object;
333         }
334
335         if (args->flags & RADEON_GEM_USERPTR_VALIDATE) {
336                 down_read(&current->mm->mmap_sem);
337                 r = radeon_bo_reserve(bo, true);
338                 if (r) {
339                         up_read(&current->mm->mmap_sem);
340                         goto release_object;
341                 }
342
343                 radeon_ttm_placement_from_domain(bo, RADEON_GEM_DOMAIN_GTT);
344                 r = ttm_bo_validate(&bo->tbo, &bo->placement, true, false);
345                 radeon_bo_unreserve(bo);
346                 up_read(&current->mm->mmap_sem);
347                 if (r)
348                         goto release_object;
349         }
350
351         r = drm_gem_handle_create(filp, gobj, &handle);
352         /* drop reference from allocate - handle holds it now */
353         drm_gem_object_put_unlocked(gobj);
354         if (r)
355                 goto handle_lockup;
356
357         args->handle = handle;
358         up_read(&rdev->exclusive_lock);
359         return 0;
360
361 release_object:
362         drm_gem_object_put_unlocked(gobj);
363
364 handle_lockup:
365         up_read(&rdev->exclusive_lock);
366         r = radeon_gem_handle_lockup(rdev, r);
367
368         return r;
369 }
370
371 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
372                                 struct drm_file *filp)
373 {
374         /* transition the BO to a domain -
375          * just validate the BO into a certain domain */
376         struct radeon_device *rdev = dev->dev_private;
377         struct drm_radeon_gem_set_domain *args = data;
378         struct drm_gem_object *gobj;
379         struct radeon_bo *robj;
380         int r;
381
382         /* for now if someone requests domain CPU -
383          * just make sure the buffer is finished with */
384         down_read(&rdev->exclusive_lock);
385
386         /* just do a BO wait for now */
387         gobj = drm_gem_object_lookup(filp, args->handle);
388         if (gobj == NULL) {
389                 up_read(&rdev->exclusive_lock);
390                 return -ENOENT;
391         }
392         robj = gem_to_radeon_bo(gobj);
393
394         r = radeon_gem_set_domain(gobj, args->read_domains, args->write_domain);
395
396         drm_gem_object_put_unlocked(gobj);
397         up_read(&rdev->exclusive_lock);
398         r = radeon_gem_handle_lockup(robj->rdev, r);
399         return r;
400 }
401
402 int radeon_mode_dumb_mmap(struct drm_file *filp,
403                           struct drm_device *dev,
404                           uint32_t handle, uint64_t *offset_p)
405 {
406         struct drm_gem_object *gobj;
407         struct radeon_bo *robj;
408
409         gobj = drm_gem_object_lookup(filp, handle);
410         if (gobj == NULL) {
411                 return -ENOENT;
412         }
413         robj = gem_to_radeon_bo(gobj);
414         if (radeon_ttm_tt_has_userptr(robj->tbo.ttm)) {
415                 drm_gem_object_put_unlocked(gobj);
416                 return -EPERM;
417         }
418         *offset_p = radeon_bo_mmap_offset(robj);
419         drm_gem_object_put_unlocked(gobj);
420         return 0;
421 }
422
423 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
424                           struct drm_file *filp)
425 {
426         struct drm_radeon_gem_mmap *args = data;
427
428         return radeon_mode_dumb_mmap(filp, dev, args->handle, &args->addr_ptr);
429 }
430
431 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
432                           struct drm_file *filp)
433 {
434         struct drm_radeon_gem_busy *args = data;
435         struct drm_gem_object *gobj;
436         struct radeon_bo *robj;
437         int r;
438         uint32_t cur_placement = 0;
439
440         gobj = drm_gem_object_lookup(filp, args->handle);
441         if (gobj == NULL) {
442                 return -ENOENT;
443         }
444         robj = gem_to_radeon_bo(gobj);
445
446         r = reservation_object_test_signaled_rcu(robj->tbo.resv, true);
447         if (r == 0)
448                 r = -EBUSY;
449         else
450                 r = 0;
451
452         cur_placement = ACCESS_ONCE(robj->tbo.mem.mem_type);
453         args->domain = radeon_mem_type_to_domain(cur_placement);
454         drm_gem_object_put_unlocked(gobj);
455         return r;
456 }
457
458 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
459                               struct drm_file *filp)
460 {
461         struct radeon_device *rdev = dev->dev_private;
462         struct drm_radeon_gem_wait_idle *args = data;
463         struct drm_gem_object *gobj;
464         struct radeon_bo *robj;
465         int r = 0;
466         uint32_t cur_placement = 0;
467         long ret;
468
469         gobj = drm_gem_object_lookup(filp, args->handle);
470         if (gobj == NULL) {
471                 return -ENOENT;
472         }
473         robj = gem_to_radeon_bo(gobj);
474
475         ret = reservation_object_wait_timeout_rcu(robj->tbo.resv, true, true, 30 * HZ);
476         if (ret == 0)
477                 r = -EBUSY;
478         else if (ret < 0)
479                 r = ret;
480
481         /* Flush HDP cache via MMIO if necessary */
482         cur_placement = ACCESS_ONCE(robj->tbo.mem.mem_type);
483         if (rdev->asic->mmio_hdp_flush &&
484             radeon_mem_type_to_domain(cur_placement) == RADEON_GEM_DOMAIN_VRAM)
485                 robj->rdev->asic->mmio_hdp_flush(rdev);
486         drm_gem_object_put_unlocked(gobj);
487         r = radeon_gem_handle_lockup(rdev, r);
488         return r;
489 }
490
491 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
492                                 struct drm_file *filp)
493 {
494         struct drm_radeon_gem_set_tiling *args = data;
495         struct drm_gem_object *gobj;
496         struct radeon_bo *robj;
497         int r = 0;
498
499         DRM_DEBUG("%d \n", args->handle);
500         gobj = drm_gem_object_lookup(filp, args->handle);
501         if (gobj == NULL)
502                 return -ENOENT;
503         robj = gem_to_radeon_bo(gobj);
504         r = radeon_bo_set_tiling_flags(robj, args->tiling_flags, args->pitch);
505         drm_gem_object_put_unlocked(gobj);
506         return r;
507 }
508
509 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
510                                 struct drm_file *filp)
511 {
512         struct drm_radeon_gem_get_tiling *args = data;
513         struct drm_gem_object *gobj;
514         struct radeon_bo *rbo;
515         int r = 0;
516
517         DRM_DEBUG("\n");
518         gobj = drm_gem_object_lookup(filp, args->handle);
519         if (gobj == NULL)
520                 return -ENOENT;
521         rbo = gem_to_radeon_bo(gobj);
522         r = radeon_bo_reserve(rbo, false);
523         if (unlikely(r != 0))
524                 goto out;
525         radeon_bo_get_tiling_flags(rbo, &args->tiling_flags, &args->pitch);
526         radeon_bo_unreserve(rbo);
527 out:
528         drm_gem_object_put_unlocked(gobj);
529         return r;
530 }
531
532 /**
533  * radeon_gem_va_update_vm -update the bo_va in its VM
534  *
535  * @rdev: radeon_device pointer
536  * @bo_va: bo_va to update
537  *
538  * Update the bo_va directly after setting it's address. Errors are not
539  * vital here, so they are not reported back to userspace.
540  */
541 static void radeon_gem_va_update_vm(struct radeon_device *rdev,
542                                     struct radeon_bo_va *bo_va)
543 {
544         struct ttm_validate_buffer tv, *entry;
545         struct radeon_bo_list *vm_bos;
546         struct ww_acquire_ctx ticket;
547         struct list_head list;
548         unsigned domain;
549         int r;
550
551         INIT_LIST_HEAD(&list);
552
553         tv.bo = &bo_va->bo->tbo;
554         tv.shared = true;
555         list_add(&tv.head, &list);
556
557         vm_bos = radeon_vm_get_bos(rdev, bo_va->vm, &list);
558         if (!vm_bos)
559                 return;
560
561         r = ttm_eu_reserve_buffers(&ticket, &list, true, NULL);
562         if (r)
563                 goto error_free;
564
565         list_for_each_entry(entry, &list, head) {
566                 domain = radeon_mem_type_to_domain(entry->bo->mem.mem_type);
567                 /* if anything is swapped out don't swap it in here,
568                    just abort and wait for the next CS */
569                 if (domain == RADEON_GEM_DOMAIN_CPU)
570                         goto error_unreserve;
571         }
572
573         mutex_lock(&bo_va->vm->mutex);
574         r = radeon_vm_clear_freed(rdev, bo_va->vm);
575         if (r)
576                 goto error_unlock;
577
578         if (bo_va->it.start)
579                 r = radeon_vm_bo_update(rdev, bo_va, &bo_va->bo->tbo.mem);
580
581 error_unlock:
582         mutex_unlock(&bo_va->vm->mutex);
583
584 error_unreserve:
585         ttm_eu_backoff_reservation(&ticket, &list);
586
587 error_free:
588         kvfree(vm_bos);
589
590         if (r && r != -ERESTARTSYS)
591                 DRM_ERROR("Couldn't update BO_VA (%d)\n", r);
592 }
593
594 int radeon_gem_va_ioctl(struct drm_device *dev, void *data,
595                           struct drm_file *filp)
596 {
597         struct drm_radeon_gem_va *args = data;
598         struct drm_gem_object *gobj;
599         struct radeon_device *rdev = dev->dev_private;
600         struct radeon_fpriv *fpriv = filp->driver_priv;
601         struct radeon_bo *rbo;
602         struct radeon_bo_va *bo_va;
603         u32 invalid_flags;
604         int r = 0;
605
606         if (!rdev->vm_manager.enabled) {
607                 args->operation = RADEON_VA_RESULT_ERROR;
608                 return -ENOTTY;
609         }
610
611         /* !! DONT REMOVE !!
612          * We don't support vm_id yet, to be sure we don't have have broken
613          * userspace, reject anyone trying to use non 0 value thus moving
614          * forward we can use those fields without breaking existant userspace
615          */
616         if (args->vm_id) {
617                 args->operation = RADEON_VA_RESULT_ERROR;
618                 return -EINVAL;
619         }
620
621         if (args->offset < RADEON_VA_RESERVED_SIZE) {
622                 dev_err(&dev->pdev->dev,
623                         "offset 0x%lX is in reserved area 0x%X\n",
624                         (unsigned long)args->offset,
625                         RADEON_VA_RESERVED_SIZE);
626                 args->operation = RADEON_VA_RESULT_ERROR;
627                 return -EINVAL;
628         }
629
630         /* don't remove, we need to enforce userspace to set the snooped flag
631          * otherwise we will endup with broken userspace and we won't be able
632          * to enable this feature without adding new interface
633          */
634         invalid_flags = RADEON_VM_PAGE_VALID | RADEON_VM_PAGE_SYSTEM;
635         if ((args->flags & invalid_flags)) {
636                 dev_err(&dev->pdev->dev, "invalid flags 0x%08X vs 0x%08X\n",
637                         args->flags, invalid_flags);
638                 args->operation = RADEON_VA_RESULT_ERROR;
639                 return -EINVAL;
640         }
641
642         switch (args->operation) {
643         case RADEON_VA_MAP:
644         case RADEON_VA_UNMAP:
645                 break;
646         default:
647                 dev_err(&dev->pdev->dev, "unsupported operation %d\n",
648                         args->operation);
649                 args->operation = RADEON_VA_RESULT_ERROR;
650                 return -EINVAL;
651         }
652
653         gobj = drm_gem_object_lookup(filp, args->handle);
654         if (gobj == NULL) {
655                 args->operation = RADEON_VA_RESULT_ERROR;
656                 return -ENOENT;
657         }
658         rbo = gem_to_radeon_bo(gobj);
659         r = radeon_bo_reserve(rbo, false);
660         if (r) {
661                 args->operation = RADEON_VA_RESULT_ERROR;
662                 drm_gem_object_put_unlocked(gobj);
663                 return r;
664         }
665         bo_va = radeon_vm_bo_find(&fpriv->vm, rbo);
666         if (!bo_va) {
667                 args->operation = RADEON_VA_RESULT_ERROR;
668                 radeon_bo_unreserve(rbo);
669                 drm_gem_object_put_unlocked(gobj);
670                 return -ENOENT;
671         }
672
673         switch (args->operation) {
674         case RADEON_VA_MAP:
675                 if (bo_va->it.start) {
676                         args->operation = RADEON_VA_RESULT_VA_EXIST;
677                         args->offset = bo_va->it.start * RADEON_GPU_PAGE_SIZE;
678                         radeon_bo_unreserve(rbo);
679                         goto out;
680                 }
681                 r = radeon_vm_bo_set_addr(rdev, bo_va, args->offset, args->flags);
682                 break;
683         case RADEON_VA_UNMAP:
684                 r = radeon_vm_bo_set_addr(rdev, bo_va, 0, 0);
685                 break;
686         default:
687                 break;
688         }
689         if (!r)
690                 radeon_gem_va_update_vm(rdev, bo_va);
691         args->operation = RADEON_VA_RESULT_OK;
692         if (r) {
693                 args->operation = RADEON_VA_RESULT_ERROR;
694         }
695 out:
696         drm_gem_object_put_unlocked(gobj);
697         return r;
698 }
699
700 int radeon_gem_op_ioctl(struct drm_device *dev, void *data,
701                         struct drm_file *filp)
702 {
703         struct drm_radeon_gem_op *args = data;
704         struct drm_gem_object *gobj;
705         struct radeon_bo *robj;
706         int r;
707
708         gobj = drm_gem_object_lookup(filp, args->handle);
709         if (gobj == NULL) {
710                 return -ENOENT;
711         }
712         robj = gem_to_radeon_bo(gobj);
713
714         r = -EPERM;
715         if (radeon_ttm_tt_has_userptr(robj->tbo.ttm))
716                 goto out;
717
718         r = radeon_bo_reserve(robj, false);
719         if (unlikely(r))
720                 goto out;
721
722         switch (args->op) {
723         case RADEON_GEM_OP_GET_INITIAL_DOMAIN:
724                 args->value = robj->initial_domain;
725                 break;
726         case RADEON_GEM_OP_SET_INITIAL_DOMAIN:
727                 robj->initial_domain = args->value & (RADEON_GEM_DOMAIN_VRAM |
728                                                       RADEON_GEM_DOMAIN_GTT |
729                                                       RADEON_GEM_DOMAIN_CPU);
730                 break;
731         default:
732                 r = -EINVAL;
733         }
734
735         radeon_bo_unreserve(robj);
736 out:
737         drm_gem_object_put_unlocked(gobj);
738         return r;
739 }
740
741 int radeon_mode_dumb_create(struct drm_file *file_priv,
742                             struct drm_device *dev,
743                             struct drm_mode_create_dumb *args)
744 {
745         struct radeon_device *rdev = dev->dev_private;
746         struct drm_gem_object *gobj;
747         uint32_t handle;
748         int r;
749
750         args->pitch = radeon_align_pitch(rdev, args->width,
751                                          DIV_ROUND_UP(args->bpp, 8), 0);
752         args->size = args->pitch * args->height;
753         args->size = ALIGN(args->size, PAGE_SIZE);
754
755         r = radeon_gem_object_create(rdev, args->size, 0,
756                                      RADEON_GEM_DOMAIN_VRAM, 0,
757                                      false, &gobj);
758         if (r)
759                 return -ENOMEM;
760
761         r = drm_gem_handle_create(file_priv, gobj, &handle);
762         /* drop reference from allocate - handle holds it now */
763         drm_gem_object_put_unlocked(gobj);
764         if (r) {
765                 return r;
766         }
767         args->handle = handle;
768         return 0;
769 }
770
771 #if defined(CONFIG_DEBUG_FS)
772 static int radeon_debugfs_gem_info(struct seq_file *m, void *data)
773 {
774         struct drm_info_node *node = (struct drm_info_node *)m->private;
775         struct drm_device *dev = node->minor->dev;
776         struct radeon_device *rdev = dev->dev_private;
777         struct radeon_bo *rbo;
778         unsigned i = 0;
779
780         mutex_lock(&rdev->gem.mutex);
781         list_for_each_entry(rbo, &rdev->gem.objects, list) {
782                 unsigned domain;
783                 const char *placement;
784
785                 domain = radeon_mem_type_to_domain(rbo->tbo.mem.mem_type);
786                 switch (domain) {
787                 case RADEON_GEM_DOMAIN_VRAM:
788                         placement = "VRAM";
789                         break;
790                 case RADEON_GEM_DOMAIN_GTT:
791                         placement = " GTT";
792                         break;
793                 case RADEON_GEM_DOMAIN_CPU:
794                 default:
795                         placement = " CPU";
796                         break;
797                 }
798                 seq_printf(m, "bo[0x%08x] %8ldkB %8ldMB %s pid %8ld\n",
799                            i, radeon_bo_size(rbo) >> 10, radeon_bo_size(rbo) >> 20,
800                            placement, (unsigned long)rbo->pid);
801                 i++;
802         }
803         mutex_unlock(&rdev->gem.mutex);
804         return 0;
805 }
806
807 static struct drm_info_list radeon_debugfs_gem_list[] = {
808         {"radeon_gem_info", &radeon_debugfs_gem_info, 0, NULL},
809 };
810 #endif
811
812 int radeon_gem_debugfs_init(struct radeon_device *rdev)
813 {
814 #if defined(CONFIG_DEBUG_FS)
815         return radeon_debugfs_add_files(rdev, radeon_debugfs_gem_list, 1);
816 #endif
817         return 0;
818 }