GNU Linux-libre 4.14.332-gnu1
[releases.git] / drivers / gpu / drm / radeon / radeon_gem.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <drm/drmP.h>
29 #include <drm/radeon_drm.h>
30 #include "radeon.h"
31
32 void radeon_gem_object_free(struct drm_gem_object *gobj)
33 {
34         struct radeon_bo *robj = gem_to_radeon_bo(gobj);
35
36         if (robj) {
37                 radeon_mn_unregister(robj);
38                 radeon_bo_unref(&robj);
39         }
40 }
41
42 int radeon_gem_object_create(struct radeon_device *rdev, unsigned long size,
43                                 int alignment, int initial_domain,
44                                 u32 flags, bool kernel,
45                                 struct drm_gem_object **obj)
46 {
47         struct radeon_bo *robj;
48         unsigned long max_size;
49         int r;
50
51         *obj = NULL;
52         /* At least align on page size */
53         if (alignment < PAGE_SIZE) {
54                 alignment = PAGE_SIZE;
55         }
56
57         /* Maximum bo size is the unpinned gtt size since we use the gtt to
58          * handle vram to system pool migrations.
59          */
60         max_size = rdev->mc.gtt_size - rdev->gart_pin_size;
61         if (size > max_size) {
62                 DRM_DEBUG("Allocation size %ldMb bigger than %ldMb limit\n",
63                           size >> 20, max_size >> 20);
64                 return -ENOMEM;
65         }
66
67 retry:
68         r = radeon_bo_create(rdev, size, alignment, kernel, initial_domain,
69                              flags, NULL, NULL, &robj);
70         if (r) {
71                 if (r != -ERESTARTSYS) {
72                         if (initial_domain == RADEON_GEM_DOMAIN_VRAM) {
73                                 initial_domain |= RADEON_GEM_DOMAIN_GTT;
74                                 goto retry;
75                         }
76                         DRM_ERROR("Failed to allocate GEM object (%ld, %d, %u, %d)\n",
77                                   size, initial_domain, alignment, r);
78                 }
79                 return r;
80         }
81         *obj = &robj->gem_base;
82         robj->pid = task_pid_nr(current);
83
84         mutex_lock(&rdev->gem.mutex);
85         list_add_tail(&robj->list, &rdev->gem.objects);
86         mutex_unlock(&rdev->gem.mutex);
87
88         return 0;
89 }
90
91 static int radeon_gem_set_domain(struct drm_gem_object *gobj,
92                           uint32_t rdomain, uint32_t wdomain)
93 {
94         struct radeon_bo *robj;
95         uint32_t domain;
96         long r;
97
98         /* FIXME: reeimplement */
99         robj = gem_to_radeon_bo(gobj);
100         /* work out where to validate the buffer to */
101         domain = wdomain;
102         if (!domain) {
103                 domain = rdomain;
104         }
105         if (!domain) {
106                 /* Do nothings */
107                 pr_warn("Set domain without domain !\n");
108                 return 0;
109         }
110         if (domain == RADEON_GEM_DOMAIN_CPU) {
111                 /* Asking for cpu access wait for object idle */
112                 r = reservation_object_wait_timeout_rcu(robj->tbo.resv, true, true, 30 * HZ);
113                 if (!r)
114                         r = -EBUSY;
115
116                 if (r < 0 && r != -EINTR) {
117                         pr_err("Failed to wait for object: %li\n", r);
118                         return r;
119                 }
120         }
121         if (domain == RADEON_GEM_DOMAIN_VRAM && robj->prime_shared_count) {
122                 /* A BO that is associated with a dma-buf cannot be sensibly migrated to VRAM */
123                 return -EINVAL;
124         }
125         return 0;
126 }
127
128 int radeon_gem_init(struct radeon_device *rdev)
129 {
130         INIT_LIST_HEAD(&rdev->gem.objects);
131         return 0;
132 }
133
134 void radeon_gem_fini(struct radeon_device *rdev)
135 {
136         radeon_bo_force_delete(rdev);
137 }
138
139 /*
140  * Call from drm_gem_handle_create which appear in both new and open ioctl
141  * case.
142  */
143 int radeon_gem_object_open(struct drm_gem_object *obj, struct drm_file *file_priv)
144 {
145         struct radeon_bo *rbo = gem_to_radeon_bo(obj);
146         struct radeon_device *rdev = rbo->rdev;
147         struct radeon_fpriv *fpriv = file_priv->driver_priv;
148         struct radeon_vm *vm = &fpriv->vm;
149         struct radeon_bo_va *bo_va;
150         int r;
151
152         if ((rdev->family < CHIP_CAYMAN) ||
153             (!rdev->accel_working)) {
154                 return 0;
155         }
156
157         r = radeon_bo_reserve(rbo, false);
158         if (r) {
159                 return r;
160         }
161
162         bo_va = radeon_vm_bo_find(vm, rbo);
163         if (!bo_va) {
164                 bo_va = radeon_vm_bo_add(rdev, vm, rbo);
165         } else {
166                 ++bo_va->ref_count;
167         }
168         radeon_bo_unreserve(rbo);
169
170         return 0;
171 }
172
173 void radeon_gem_object_close(struct drm_gem_object *obj,
174                              struct drm_file *file_priv)
175 {
176         struct radeon_bo *rbo = gem_to_radeon_bo(obj);
177         struct radeon_device *rdev = rbo->rdev;
178         struct radeon_fpriv *fpriv = file_priv->driver_priv;
179         struct radeon_vm *vm = &fpriv->vm;
180         struct radeon_bo_va *bo_va;
181         int r;
182
183         if ((rdev->family < CHIP_CAYMAN) ||
184             (!rdev->accel_working)) {
185                 return;
186         }
187
188         r = radeon_bo_reserve(rbo, true);
189         if (r) {
190                 dev_err(rdev->dev, "leaking bo va because "
191                         "we fail to reserve bo (%d)\n", r);
192                 return;
193         }
194         bo_va = radeon_vm_bo_find(vm, rbo);
195         if (bo_va) {
196                 if (--bo_va->ref_count == 0) {
197                         radeon_vm_bo_rmv(rdev, bo_va);
198                 }
199         }
200         radeon_bo_unreserve(rbo);
201 }
202
203 static int radeon_gem_handle_lockup(struct radeon_device *rdev, int r)
204 {
205         if (r == -EDEADLK) {
206                 r = radeon_gpu_reset(rdev);
207                 if (!r)
208                         r = -EAGAIN;
209         }
210         return r;
211 }
212
213 /*
214  * GEM ioctls.
215  */
216 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
217                           struct drm_file *filp)
218 {
219         struct radeon_device *rdev = dev->dev_private;
220         struct drm_radeon_gem_info *args = data;
221         struct ttm_mem_type_manager *man;
222
223         man = &rdev->mman.bdev.man[TTM_PL_VRAM];
224
225         args->vram_size = (u64)man->size << PAGE_SHIFT;
226         args->vram_visible = rdev->mc.visible_vram_size;
227         args->vram_visible -= rdev->vram_pin_size;
228         args->gart_size = rdev->mc.gtt_size;
229         args->gart_size -= rdev->gart_pin_size;
230
231         return 0;
232 }
233
234 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
235                            struct drm_file *filp)
236 {
237         /* TODO: implement */
238         DRM_ERROR("unimplemented %s\n", __func__);
239         return -ENOSYS;
240 }
241
242 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
243                             struct drm_file *filp)
244 {
245         /* TODO: implement */
246         DRM_ERROR("unimplemented %s\n", __func__);
247         return -ENOSYS;
248 }
249
250 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
251                             struct drm_file *filp)
252 {
253         struct radeon_device *rdev = dev->dev_private;
254         struct drm_radeon_gem_create *args = data;
255         struct drm_gem_object *gobj;
256         uint32_t handle;
257         int r;
258
259         down_read(&rdev->exclusive_lock);
260         /* create a gem object to contain this object in */
261         args->size = roundup(args->size, PAGE_SIZE);
262         r = radeon_gem_object_create(rdev, args->size, args->alignment,
263                                      args->initial_domain, args->flags,
264                                      false, &gobj);
265         if (r) {
266                 up_read(&rdev->exclusive_lock);
267                 r = radeon_gem_handle_lockup(rdev, r);
268                 return r;
269         }
270         r = drm_gem_handle_create(filp, gobj, &handle);
271         /* drop reference from allocate - handle holds it now */
272         drm_gem_object_put_unlocked(gobj);
273         if (r) {
274                 up_read(&rdev->exclusive_lock);
275                 r = radeon_gem_handle_lockup(rdev, r);
276                 return r;
277         }
278         args->handle = handle;
279         up_read(&rdev->exclusive_lock);
280         return 0;
281 }
282
283 int radeon_gem_userptr_ioctl(struct drm_device *dev, void *data,
284                              struct drm_file *filp)
285 {
286         struct radeon_device *rdev = dev->dev_private;
287         struct drm_radeon_gem_userptr *args = data;
288         struct drm_gem_object *gobj;
289         struct radeon_bo *bo;
290         uint32_t handle;
291         int r;
292
293         if (offset_in_page(args->addr | args->size))
294                 return -EINVAL;
295
296         /* reject unknown flag values */
297         if (args->flags & ~(RADEON_GEM_USERPTR_READONLY |
298             RADEON_GEM_USERPTR_ANONONLY | RADEON_GEM_USERPTR_VALIDATE |
299             RADEON_GEM_USERPTR_REGISTER))
300                 return -EINVAL;
301
302         if (args->flags & RADEON_GEM_USERPTR_READONLY) {
303                 /* readonly pages not tested on older hardware */
304                 if (rdev->family < CHIP_R600)
305                         return -EINVAL;
306
307         } else if (!(args->flags & RADEON_GEM_USERPTR_ANONONLY) ||
308                    !(args->flags & RADEON_GEM_USERPTR_REGISTER)) {
309
310                 /* if we want to write to it we must require anonymous
311                    memory and install a MMU notifier */
312                 return -EACCES;
313         }
314
315         down_read(&rdev->exclusive_lock);
316
317         /* create a gem object to contain this object in */
318         r = radeon_gem_object_create(rdev, args->size, 0,
319                                      RADEON_GEM_DOMAIN_CPU, 0,
320                                      false, &gobj);
321         if (r)
322                 goto handle_lockup;
323
324         bo = gem_to_radeon_bo(gobj);
325         r = radeon_ttm_tt_set_userptr(bo->tbo.ttm, args->addr, args->flags);
326         if (r)
327                 goto release_object;
328
329         if (args->flags & RADEON_GEM_USERPTR_REGISTER) {
330                 r = radeon_mn_register(bo, args->addr);
331                 if (r)
332                         goto release_object;
333         }
334
335         if (args->flags & RADEON_GEM_USERPTR_VALIDATE) {
336                 down_read(&current->mm->mmap_sem);
337                 r = radeon_bo_reserve(bo, true);
338                 if (r) {
339                         up_read(&current->mm->mmap_sem);
340                         goto release_object;
341                 }
342
343                 radeon_ttm_placement_from_domain(bo, RADEON_GEM_DOMAIN_GTT);
344                 r = ttm_bo_validate(&bo->tbo, &bo->placement, true, false);
345                 radeon_bo_unreserve(bo);
346                 up_read(&current->mm->mmap_sem);
347                 if (r)
348                         goto release_object;
349         }
350
351         r = drm_gem_handle_create(filp, gobj, &handle);
352         /* drop reference from allocate - handle holds it now */
353         drm_gem_object_put_unlocked(gobj);
354         if (r)
355                 goto handle_lockup;
356
357         args->handle = handle;
358         up_read(&rdev->exclusive_lock);
359         return 0;
360
361 release_object:
362         drm_gem_object_put_unlocked(gobj);
363
364 handle_lockup:
365         up_read(&rdev->exclusive_lock);
366         r = radeon_gem_handle_lockup(rdev, r);
367
368         return r;
369 }
370
371 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
372                                 struct drm_file *filp)
373 {
374         /* transition the BO to a domain -
375          * just validate the BO into a certain domain */
376         struct radeon_device *rdev = dev->dev_private;
377         struct drm_radeon_gem_set_domain *args = data;
378         struct drm_gem_object *gobj;
379         int r;
380
381         /* for now if someone requests domain CPU -
382          * just make sure the buffer is finished with */
383         down_read(&rdev->exclusive_lock);
384
385         /* just do a BO wait for now */
386         gobj = drm_gem_object_lookup(filp, args->handle);
387         if (gobj == NULL) {
388                 up_read(&rdev->exclusive_lock);
389                 return -ENOENT;
390         }
391
392         r = radeon_gem_set_domain(gobj, args->read_domains, args->write_domain);
393
394         drm_gem_object_put_unlocked(gobj);
395         up_read(&rdev->exclusive_lock);
396         r = radeon_gem_handle_lockup(rdev, r);
397         return r;
398 }
399
400 int radeon_mode_dumb_mmap(struct drm_file *filp,
401                           struct drm_device *dev,
402                           uint32_t handle, uint64_t *offset_p)
403 {
404         struct drm_gem_object *gobj;
405         struct radeon_bo *robj;
406
407         gobj = drm_gem_object_lookup(filp, handle);
408         if (gobj == NULL) {
409                 return -ENOENT;
410         }
411         robj = gem_to_radeon_bo(gobj);
412         if (radeon_ttm_tt_has_userptr(robj->tbo.ttm)) {
413                 drm_gem_object_put_unlocked(gobj);
414                 return -EPERM;
415         }
416         *offset_p = radeon_bo_mmap_offset(robj);
417         drm_gem_object_put_unlocked(gobj);
418         return 0;
419 }
420
421 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
422                           struct drm_file *filp)
423 {
424         struct drm_radeon_gem_mmap *args = data;
425
426         return radeon_mode_dumb_mmap(filp, dev, args->handle, &args->addr_ptr);
427 }
428
429 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
430                           struct drm_file *filp)
431 {
432         struct drm_radeon_gem_busy *args = data;
433         struct drm_gem_object *gobj;
434         struct radeon_bo *robj;
435         int r;
436         uint32_t cur_placement = 0;
437
438         gobj = drm_gem_object_lookup(filp, args->handle);
439         if (gobj == NULL) {
440                 return -ENOENT;
441         }
442         robj = gem_to_radeon_bo(gobj);
443
444         r = reservation_object_test_signaled_rcu(robj->tbo.resv, true);
445         if (r == 0)
446                 r = -EBUSY;
447         else
448                 r = 0;
449
450         cur_placement = ACCESS_ONCE(robj->tbo.mem.mem_type);
451         args->domain = radeon_mem_type_to_domain(cur_placement);
452         drm_gem_object_put_unlocked(gobj);
453         return r;
454 }
455
456 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
457                               struct drm_file *filp)
458 {
459         struct radeon_device *rdev = dev->dev_private;
460         struct drm_radeon_gem_wait_idle *args = data;
461         struct drm_gem_object *gobj;
462         struct radeon_bo *robj;
463         int r = 0;
464         uint32_t cur_placement = 0;
465         long ret;
466
467         gobj = drm_gem_object_lookup(filp, args->handle);
468         if (gobj == NULL) {
469                 return -ENOENT;
470         }
471         robj = gem_to_radeon_bo(gobj);
472
473         ret = reservation_object_wait_timeout_rcu(robj->tbo.resv, true, true, 30 * HZ);
474         if (ret == 0)
475                 r = -EBUSY;
476         else if (ret < 0)
477                 r = ret;
478
479         /* Flush HDP cache via MMIO if necessary */
480         cur_placement = ACCESS_ONCE(robj->tbo.mem.mem_type);
481         if (rdev->asic->mmio_hdp_flush &&
482             radeon_mem_type_to_domain(cur_placement) == RADEON_GEM_DOMAIN_VRAM)
483                 robj->rdev->asic->mmio_hdp_flush(rdev);
484         drm_gem_object_put_unlocked(gobj);
485         r = radeon_gem_handle_lockup(rdev, r);
486         return r;
487 }
488
489 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
490                                 struct drm_file *filp)
491 {
492         struct drm_radeon_gem_set_tiling *args = data;
493         struct drm_gem_object *gobj;
494         struct radeon_bo *robj;
495         int r = 0;
496
497         DRM_DEBUG("%d \n", args->handle);
498         gobj = drm_gem_object_lookup(filp, args->handle);
499         if (gobj == NULL)
500                 return -ENOENT;
501         robj = gem_to_radeon_bo(gobj);
502         r = radeon_bo_set_tiling_flags(robj, args->tiling_flags, args->pitch);
503         drm_gem_object_put_unlocked(gobj);
504         return r;
505 }
506
507 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
508                                 struct drm_file *filp)
509 {
510         struct drm_radeon_gem_get_tiling *args = data;
511         struct drm_gem_object *gobj;
512         struct radeon_bo *rbo;
513         int r = 0;
514
515         DRM_DEBUG("\n");
516         gobj = drm_gem_object_lookup(filp, args->handle);
517         if (gobj == NULL)
518                 return -ENOENT;
519         rbo = gem_to_radeon_bo(gobj);
520         r = radeon_bo_reserve(rbo, false);
521         if (unlikely(r != 0))
522                 goto out;
523         radeon_bo_get_tiling_flags(rbo, &args->tiling_flags, &args->pitch);
524         radeon_bo_unreserve(rbo);
525 out:
526         drm_gem_object_put_unlocked(gobj);
527         return r;
528 }
529
530 /**
531  * radeon_gem_va_update_vm -update the bo_va in its VM
532  *
533  * @rdev: radeon_device pointer
534  * @bo_va: bo_va to update
535  *
536  * Update the bo_va directly after setting it's address. Errors are not
537  * vital here, so they are not reported back to userspace.
538  */
539 static void radeon_gem_va_update_vm(struct radeon_device *rdev,
540                                     struct radeon_bo_va *bo_va)
541 {
542         struct ttm_validate_buffer tv, *entry;
543         struct radeon_bo_list *vm_bos;
544         struct ww_acquire_ctx ticket;
545         struct list_head list;
546         unsigned domain;
547         int r;
548
549         INIT_LIST_HEAD(&list);
550
551         tv.bo = &bo_va->bo->tbo;
552         tv.shared = true;
553         list_add(&tv.head, &list);
554
555         vm_bos = radeon_vm_get_bos(rdev, bo_va->vm, &list);
556         if (!vm_bos)
557                 return;
558
559         r = ttm_eu_reserve_buffers(&ticket, &list, true, NULL);
560         if (r)
561                 goto error_free;
562
563         list_for_each_entry(entry, &list, head) {
564                 domain = radeon_mem_type_to_domain(entry->bo->mem.mem_type);
565                 /* if anything is swapped out don't swap it in here,
566                    just abort and wait for the next CS */
567                 if (domain == RADEON_GEM_DOMAIN_CPU)
568                         goto error_unreserve;
569         }
570
571         mutex_lock(&bo_va->vm->mutex);
572         r = radeon_vm_clear_freed(rdev, bo_va->vm);
573         if (r)
574                 goto error_unlock;
575
576         if (bo_va->it.start)
577                 r = radeon_vm_bo_update(rdev, bo_va, &bo_va->bo->tbo.mem);
578
579 error_unlock:
580         mutex_unlock(&bo_va->vm->mutex);
581
582 error_unreserve:
583         ttm_eu_backoff_reservation(&ticket, &list);
584
585 error_free:
586         kvfree(vm_bos);
587
588         if (r && r != -ERESTARTSYS)
589                 DRM_ERROR("Couldn't update BO_VA (%d)\n", r);
590 }
591
592 int radeon_gem_va_ioctl(struct drm_device *dev, void *data,
593                           struct drm_file *filp)
594 {
595         struct drm_radeon_gem_va *args = data;
596         struct drm_gem_object *gobj;
597         struct radeon_device *rdev = dev->dev_private;
598         struct radeon_fpriv *fpriv = filp->driver_priv;
599         struct radeon_bo *rbo;
600         struct radeon_bo_va *bo_va;
601         u32 invalid_flags;
602         int r = 0;
603
604         if (!rdev->vm_manager.enabled) {
605                 args->operation = RADEON_VA_RESULT_ERROR;
606                 return -ENOTTY;
607         }
608
609         /* !! DONT REMOVE !!
610          * We don't support vm_id yet, to be sure we don't have have broken
611          * userspace, reject anyone trying to use non 0 value thus moving
612          * forward we can use those fields without breaking existant userspace
613          */
614         if (args->vm_id) {
615                 args->operation = RADEON_VA_RESULT_ERROR;
616                 return -EINVAL;
617         }
618
619         if (args->offset < RADEON_VA_RESERVED_SIZE) {
620                 dev_err(&dev->pdev->dev,
621                         "offset 0x%lX is in reserved area 0x%X\n",
622                         (unsigned long)args->offset,
623                         RADEON_VA_RESERVED_SIZE);
624                 args->operation = RADEON_VA_RESULT_ERROR;
625                 return -EINVAL;
626         }
627
628         /* don't remove, we need to enforce userspace to set the snooped flag
629          * otherwise we will endup with broken userspace and we won't be able
630          * to enable this feature without adding new interface
631          */
632         invalid_flags = RADEON_VM_PAGE_VALID | RADEON_VM_PAGE_SYSTEM;
633         if ((args->flags & invalid_flags)) {
634                 dev_err(&dev->pdev->dev, "invalid flags 0x%08X vs 0x%08X\n",
635                         args->flags, invalid_flags);
636                 args->operation = RADEON_VA_RESULT_ERROR;
637                 return -EINVAL;
638         }
639
640         switch (args->operation) {
641         case RADEON_VA_MAP:
642         case RADEON_VA_UNMAP:
643                 break;
644         default:
645                 dev_err(&dev->pdev->dev, "unsupported operation %d\n",
646                         args->operation);
647                 args->operation = RADEON_VA_RESULT_ERROR;
648                 return -EINVAL;
649         }
650
651         gobj = drm_gem_object_lookup(filp, args->handle);
652         if (gobj == NULL) {
653                 args->operation = RADEON_VA_RESULT_ERROR;
654                 return -ENOENT;
655         }
656         rbo = gem_to_radeon_bo(gobj);
657         r = radeon_bo_reserve(rbo, false);
658         if (r) {
659                 args->operation = RADEON_VA_RESULT_ERROR;
660                 drm_gem_object_put_unlocked(gobj);
661                 return r;
662         }
663         bo_va = radeon_vm_bo_find(&fpriv->vm, rbo);
664         if (!bo_va) {
665                 args->operation = RADEON_VA_RESULT_ERROR;
666                 radeon_bo_unreserve(rbo);
667                 drm_gem_object_put_unlocked(gobj);
668                 return -ENOENT;
669         }
670
671         switch (args->operation) {
672         case RADEON_VA_MAP:
673                 if (bo_va->it.start) {
674                         args->operation = RADEON_VA_RESULT_VA_EXIST;
675                         args->offset = bo_va->it.start * RADEON_GPU_PAGE_SIZE;
676                         radeon_bo_unreserve(rbo);
677                         goto out;
678                 }
679                 r = radeon_vm_bo_set_addr(rdev, bo_va, args->offset, args->flags);
680                 break;
681         case RADEON_VA_UNMAP:
682                 r = radeon_vm_bo_set_addr(rdev, bo_va, 0, 0);
683                 break;
684         default:
685                 break;
686         }
687         if (!r)
688                 radeon_gem_va_update_vm(rdev, bo_va);
689         args->operation = RADEON_VA_RESULT_OK;
690         if (r) {
691                 args->operation = RADEON_VA_RESULT_ERROR;
692         }
693 out:
694         drm_gem_object_put_unlocked(gobj);
695         return r;
696 }
697
698 int radeon_gem_op_ioctl(struct drm_device *dev, void *data,
699                         struct drm_file *filp)
700 {
701         struct drm_radeon_gem_op *args = data;
702         struct drm_gem_object *gobj;
703         struct radeon_bo *robj;
704         int r;
705
706         gobj = drm_gem_object_lookup(filp, args->handle);
707         if (gobj == NULL) {
708                 return -ENOENT;
709         }
710         robj = gem_to_radeon_bo(gobj);
711
712         r = -EPERM;
713         if (radeon_ttm_tt_has_userptr(robj->tbo.ttm))
714                 goto out;
715
716         r = radeon_bo_reserve(robj, false);
717         if (unlikely(r))
718                 goto out;
719
720         switch (args->op) {
721         case RADEON_GEM_OP_GET_INITIAL_DOMAIN:
722                 args->value = robj->initial_domain;
723                 break;
724         case RADEON_GEM_OP_SET_INITIAL_DOMAIN:
725                 robj->initial_domain = args->value & (RADEON_GEM_DOMAIN_VRAM |
726                                                       RADEON_GEM_DOMAIN_GTT |
727                                                       RADEON_GEM_DOMAIN_CPU);
728                 break;
729         default:
730                 r = -EINVAL;
731         }
732
733         radeon_bo_unreserve(robj);
734 out:
735         drm_gem_object_put_unlocked(gobj);
736         return r;
737 }
738
739 int radeon_mode_dumb_create(struct drm_file *file_priv,
740                             struct drm_device *dev,
741                             struct drm_mode_create_dumb *args)
742 {
743         struct radeon_device *rdev = dev->dev_private;
744         struct drm_gem_object *gobj;
745         uint32_t handle;
746         int r;
747
748         args->pitch = radeon_align_pitch(rdev, args->width,
749                                          DIV_ROUND_UP(args->bpp, 8), 0);
750         args->size = args->pitch * args->height;
751         args->size = ALIGN(args->size, PAGE_SIZE);
752
753         r = radeon_gem_object_create(rdev, args->size, 0,
754                                      RADEON_GEM_DOMAIN_VRAM, 0,
755                                      false, &gobj);
756         if (r)
757                 return -ENOMEM;
758
759         r = drm_gem_handle_create(file_priv, gobj, &handle);
760         /* drop reference from allocate - handle holds it now */
761         drm_gem_object_put_unlocked(gobj);
762         if (r) {
763                 return r;
764         }
765         args->handle = handle;
766         return 0;
767 }
768
769 #if defined(CONFIG_DEBUG_FS)
770 static int radeon_debugfs_gem_info(struct seq_file *m, void *data)
771 {
772         struct drm_info_node *node = (struct drm_info_node *)m->private;
773         struct drm_device *dev = node->minor->dev;
774         struct radeon_device *rdev = dev->dev_private;
775         struct radeon_bo *rbo;
776         unsigned i = 0;
777
778         mutex_lock(&rdev->gem.mutex);
779         list_for_each_entry(rbo, &rdev->gem.objects, list) {
780                 unsigned domain;
781                 const char *placement;
782
783                 domain = radeon_mem_type_to_domain(rbo->tbo.mem.mem_type);
784                 switch (domain) {
785                 case RADEON_GEM_DOMAIN_VRAM:
786                         placement = "VRAM";
787                         break;
788                 case RADEON_GEM_DOMAIN_GTT:
789                         placement = " GTT";
790                         break;
791                 case RADEON_GEM_DOMAIN_CPU:
792                 default:
793                         placement = " CPU";
794                         break;
795                 }
796                 seq_printf(m, "bo[0x%08x] %8ldkB %8ldMB %s pid %8ld\n",
797                            i, radeon_bo_size(rbo) >> 10, radeon_bo_size(rbo) >> 20,
798                            placement, (unsigned long)rbo->pid);
799                 i++;
800         }
801         mutex_unlock(&rdev->gem.mutex);
802         return 0;
803 }
804
805 static struct drm_info_list radeon_debugfs_gem_list[] = {
806         {"radeon_gem_info", &radeon_debugfs_gem_info, 0, NULL},
807 };
808 #endif
809
810 int radeon_gem_debugfs_init(struct radeon_device *rdev)
811 {
812 #if defined(CONFIG_DEBUG_FS)
813         return radeon_debugfs_add_files(rdev, radeon_debugfs_gem_list, 1);
814 #endif
815         return 0;
816 }