GNU Linux-libre 4.9.290-gnu1
[releases.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64 #include "i915_gem_request.h"
65
66 #include "intel_gvt.h"
67
68 /* General customization:
69  */
70
71 #define DRIVER_NAME             "i915"
72 #define DRIVER_DESC             "Intel Graphics"
73 #define DRIVER_DATE             "20160919"
74
75 #undef WARN_ON
76 /* Many gcc seem to no see through this and fall over :( */
77 #if 0
78 #define WARN_ON(x) ({ \
79         bool __i915_warn_cond = (x); \
80         if (__builtin_constant_p(__i915_warn_cond)) \
81                 BUILD_BUG_ON(__i915_warn_cond); \
82         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
83 #else
84 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
85 #endif
86
87 #undef WARN_ON_ONCE
88 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
89
90 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
91                              (long) (x), __func__);
92
93 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
94  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
95  * which may not necessarily be a user visible problem.  This will either
96  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
97  * enable distros and users to tailor their preferred amount of i915 abrt
98  * spam.
99  */
100 #define I915_STATE_WARN(condition, format...) ({                        \
101         int __ret_warn_on = !!(condition);                              \
102         if (unlikely(__ret_warn_on))                                    \
103                 if (!WARN(i915.verbose_state_checks, format))           \
104                         DRM_ERROR(format);                              \
105         unlikely(__ret_warn_on);                                        \
106 })
107
108 #define I915_STATE_WARN_ON(x)                                           \
109         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
110
111 bool __i915_inject_load_failure(const char *func, int line);
112 #define i915_inject_load_failure() \
113         __i915_inject_load_failure(__func__, __LINE__)
114
115 static inline const char *yesno(bool v)
116 {
117         return v ? "yes" : "no";
118 }
119
120 static inline const char *onoff(bool v)
121 {
122         return v ? "on" : "off";
123 }
124
125 enum pipe {
126         INVALID_PIPE = -1,
127         PIPE_A = 0,
128         PIPE_B,
129         PIPE_C,
130         _PIPE_EDP,
131         I915_MAX_PIPES = _PIPE_EDP
132 };
133 #define pipe_name(p) ((p) + 'A')
134
135 enum transcoder {
136         TRANSCODER_A = 0,
137         TRANSCODER_B,
138         TRANSCODER_C,
139         TRANSCODER_EDP,
140         TRANSCODER_DSI_A,
141         TRANSCODER_DSI_C,
142         I915_MAX_TRANSCODERS
143 };
144
145 static inline const char *transcoder_name(enum transcoder transcoder)
146 {
147         switch (transcoder) {
148         case TRANSCODER_A:
149                 return "A";
150         case TRANSCODER_B:
151                 return "B";
152         case TRANSCODER_C:
153                 return "C";
154         case TRANSCODER_EDP:
155                 return "EDP";
156         case TRANSCODER_DSI_A:
157                 return "DSI A";
158         case TRANSCODER_DSI_C:
159                 return "DSI C";
160         default:
161                 return "<invalid>";
162         }
163 }
164
165 static inline bool transcoder_is_dsi(enum transcoder transcoder)
166 {
167         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
168 }
169
170 /*
171  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
172  * number of planes per CRTC.  Not all platforms really have this many planes,
173  * which means some arrays of size I915_MAX_PLANES may have unused entries
174  * between the topmost sprite plane and the cursor plane.
175  */
176 enum plane {
177         PLANE_A = 0,
178         PLANE_B,
179         PLANE_C,
180         PLANE_CURSOR,
181         I915_MAX_PLANES,
182 };
183 #define plane_name(p) ((p) + 'A')
184
185 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
186
187 enum port {
188         PORT_A = 0,
189         PORT_B,
190         PORT_C,
191         PORT_D,
192         PORT_E,
193         I915_MAX_PORTS
194 };
195 #define port_name(p) ((p) + 'A')
196
197 #define I915_NUM_PHYS_VLV 2
198
199 enum dpio_channel {
200         DPIO_CH0,
201         DPIO_CH1
202 };
203
204 enum dpio_phy {
205         DPIO_PHY0,
206         DPIO_PHY1
207 };
208
209 enum intel_display_power_domain {
210         POWER_DOMAIN_PIPE_A,
211         POWER_DOMAIN_PIPE_B,
212         POWER_DOMAIN_PIPE_C,
213         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
214         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
215         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
216         POWER_DOMAIN_TRANSCODER_A,
217         POWER_DOMAIN_TRANSCODER_B,
218         POWER_DOMAIN_TRANSCODER_C,
219         POWER_DOMAIN_TRANSCODER_EDP,
220         POWER_DOMAIN_TRANSCODER_DSI_A,
221         POWER_DOMAIN_TRANSCODER_DSI_C,
222         POWER_DOMAIN_PORT_DDI_A_LANES,
223         POWER_DOMAIN_PORT_DDI_B_LANES,
224         POWER_DOMAIN_PORT_DDI_C_LANES,
225         POWER_DOMAIN_PORT_DDI_D_LANES,
226         POWER_DOMAIN_PORT_DDI_E_LANES,
227         POWER_DOMAIN_PORT_DSI,
228         POWER_DOMAIN_PORT_CRT,
229         POWER_DOMAIN_PORT_OTHER,
230         POWER_DOMAIN_VGA,
231         POWER_DOMAIN_AUDIO,
232         POWER_DOMAIN_PLLS,
233         POWER_DOMAIN_AUX_A,
234         POWER_DOMAIN_AUX_B,
235         POWER_DOMAIN_AUX_C,
236         POWER_DOMAIN_AUX_D,
237         POWER_DOMAIN_GMBUS,
238         POWER_DOMAIN_MODESET,
239         POWER_DOMAIN_INIT,
240
241         POWER_DOMAIN_NUM,
242 };
243
244 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
245 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
246                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
247 #define POWER_DOMAIN_TRANSCODER(tran) \
248         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
249          (tran) + POWER_DOMAIN_TRANSCODER_A)
250
251 enum hpd_pin {
252         HPD_NONE = 0,
253         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
254         HPD_CRT,
255         HPD_SDVO_B,
256         HPD_SDVO_C,
257         HPD_PORT_A,
258         HPD_PORT_B,
259         HPD_PORT_C,
260         HPD_PORT_D,
261         HPD_PORT_E,
262         HPD_NUM_PINS
263 };
264
265 #define for_each_hpd_pin(__pin) \
266         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
267
268 struct i915_hotplug {
269         struct work_struct hotplug_work;
270
271         struct {
272                 unsigned long last_jiffies;
273                 int count;
274                 enum {
275                         HPD_ENABLED = 0,
276                         HPD_DISABLED = 1,
277                         HPD_MARK_DISABLED = 2
278                 } state;
279         } stats[HPD_NUM_PINS];
280         u32 event_bits;
281         struct delayed_work reenable_work;
282
283         struct intel_digital_port *irq_port[I915_MAX_PORTS];
284         u32 long_port_mask;
285         u32 short_port_mask;
286         struct work_struct dig_port_work;
287
288         struct work_struct poll_init_work;
289         bool poll_enabled;
290
291         /*
292          * if we get a HPD irq from DP and a HPD irq from non-DP
293          * the non-DP HPD could block the workqueue on a mode config
294          * mutex getting, that userspace may have taken. However
295          * userspace is waiting on the DP workqueue to run which is
296          * blocked behind the non-DP one.
297          */
298         struct workqueue_struct *dp_wq;
299 };
300
301 #define I915_GEM_GPU_DOMAINS \
302         (I915_GEM_DOMAIN_RENDER | \
303          I915_GEM_DOMAIN_SAMPLER | \
304          I915_GEM_DOMAIN_COMMAND | \
305          I915_GEM_DOMAIN_INSTRUCTION | \
306          I915_GEM_DOMAIN_VERTEX)
307
308 #define for_each_pipe(__dev_priv, __p) \
309         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
310 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
311         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
312                 for_each_if ((__mask) & (1 << (__p)))
313 #define for_each_plane(__dev_priv, __pipe, __p)                         \
314         for ((__p) = 0;                                                 \
315              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
316              (__p)++)
317 #define for_each_sprite(__dev_priv, __p, __s)                           \
318         for ((__s) = 0;                                                 \
319              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
320              (__s)++)
321
322 #define for_each_port_masked(__port, __ports_mask) \
323         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
324                 for_each_if ((__ports_mask) & (1 << (__port)))
325
326 #define for_each_crtc(dev, crtc) \
327         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
328
329 #define for_each_intel_plane(dev, intel_plane) \
330         list_for_each_entry(intel_plane,                        \
331                             &(dev)->mode_config.plane_list,     \
332                             base.head)
333
334 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
335         list_for_each_entry(intel_plane,                                \
336                             &(dev)->mode_config.plane_list,             \
337                             base.head)                                  \
338                 for_each_if ((plane_mask) &                             \
339                              (1 << drm_plane_index(&intel_plane->base)))
340
341 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
342         list_for_each_entry(intel_plane,                                \
343                             &(dev)->mode_config.plane_list,             \
344                             base.head)                                  \
345                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
346
347 #define for_each_intel_crtc(dev, intel_crtc)                            \
348         list_for_each_entry(intel_crtc,                                 \
349                             &(dev)->mode_config.crtc_list,              \
350                             base.head)
351
352 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
353         list_for_each_entry(intel_crtc,                                 \
354                             &(dev)->mode_config.crtc_list,              \
355                             base.head)                                  \
356                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
357
358 #define for_each_intel_encoder(dev, intel_encoder)              \
359         list_for_each_entry(intel_encoder,                      \
360                             &(dev)->mode_config.encoder_list,   \
361                             base.head)
362
363 #define for_each_intel_connector(dev, intel_connector)          \
364         list_for_each_entry(intel_connector,                    \
365                             &(dev)->mode_config.connector_list, \
366                             base.head)
367
368 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
369         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
370                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
371
372 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
373         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
374                 for_each_if ((intel_connector)->base.encoder == (__encoder))
375
376 #define for_each_power_domain(domain, mask)                             \
377         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
378                 for_each_if ((1 << (domain)) & (mask))
379
380 struct drm_i915_private;
381 struct i915_mm_struct;
382 struct i915_mmu_object;
383
384 struct drm_i915_file_private {
385         struct drm_i915_private *dev_priv;
386         struct drm_file *file;
387
388         struct {
389                 spinlock_t lock;
390                 struct list_head request_list;
391 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
392  * chosen to prevent the CPU getting more than a frame ahead of the GPU
393  * (when using lax throttling for the frontbuffer). We also use it to
394  * offer free GPU waitboosts for severely congested workloads.
395  */
396 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
397         } mm;
398         struct idr context_idr;
399
400         struct intel_rps_client {
401                 struct list_head link;
402                 unsigned boosts;
403         } rps;
404
405         unsigned int bsd_engine;
406 };
407
408 /* Used by dp and fdi links */
409 struct intel_link_m_n {
410         uint32_t        tu;
411         uint32_t        gmch_m;
412         uint32_t        gmch_n;
413         uint32_t        link_m;
414         uint32_t        link_n;
415 };
416
417 void intel_link_compute_m_n(int bpp, int nlanes,
418                             int pixel_clock, int link_clock,
419                             struct intel_link_m_n *m_n);
420
421 /* Interface history:
422  *
423  * 1.1: Original.
424  * 1.2: Add Power Management
425  * 1.3: Add vblank support
426  * 1.4: Fix cmdbuffer path, add heap destroy
427  * 1.5: Add vblank pipe configuration
428  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
429  *      - Support vertical blank on secondary display pipe
430  */
431 #define DRIVER_MAJOR            1
432 #define DRIVER_MINOR            6
433 #define DRIVER_PATCHLEVEL       0
434
435 struct opregion_header;
436 struct opregion_acpi;
437 struct opregion_swsci;
438 struct opregion_asle;
439
440 struct intel_opregion {
441         struct opregion_header *header;
442         struct opregion_acpi *acpi;
443         struct opregion_swsci *swsci;
444         u32 swsci_gbda_sub_functions;
445         u32 swsci_sbcb_sub_functions;
446         struct opregion_asle *asle;
447         void *rvda;
448         const void *vbt;
449         u32 vbt_size;
450         u32 *lid_state;
451         struct work_struct asle_work;
452 };
453 #define OPREGION_SIZE            (8*1024)
454
455 struct intel_overlay;
456 struct intel_overlay_error_state;
457
458 struct drm_i915_fence_reg {
459         struct list_head link;
460         struct drm_i915_private *i915;
461         struct i915_vma *vma;
462         int pin_count;
463         int id;
464         /**
465          * Whether the tiling parameters for the currently
466          * associated fence register have changed. Note that
467          * for the purposes of tracking tiling changes we also
468          * treat the unfenced register, the register slot that
469          * the object occupies whilst it executes a fenced
470          * command (such as BLT on gen2/3), as a "fence".
471          */
472         bool dirty;
473 };
474
475 struct sdvo_device_mapping {
476         u8 initialized;
477         u8 dvo_port;
478         u8 slave_addr;
479         u8 dvo_wiring;
480         u8 i2c_pin;
481         u8 ddc_pin;
482 };
483
484 struct intel_connector;
485 struct intel_encoder;
486 struct intel_crtc_state;
487 struct intel_initial_plane_config;
488 struct intel_crtc;
489 struct intel_limit;
490 struct dpll;
491
492 struct drm_i915_display_funcs {
493         int (*get_display_clock_speed)(struct drm_device *dev);
494         int (*get_fifo_size)(struct drm_device *dev, int plane);
495         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
496         int (*compute_intermediate_wm)(struct drm_device *dev,
497                                        struct intel_crtc *intel_crtc,
498                                        struct intel_crtc_state *newstate);
499         void (*initial_watermarks)(struct intel_crtc_state *cstate);
500         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
501         int (*compute_global_watermarks)(struct drm_atomic_state *state);
502         void (*update_wm)(struct drm_crtc *crtc);
503         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
504         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
505         /* Returns the active state of the crtc, and if the crtc is active,
506          * fills out the pipe-config with the hw state. */
507         bool (*get_pipe_config)(struct intel_crtc *,
508                                 struct intel_crtc_state *);
509         void (*get_initial_plane_config)(struct intel_crtc *,
510                                          struct intel_initial_plane_config *);
511         int (*crtc_compute_clock)(struct intel_crtc *crtc,
512                                   struct intel_crtc_state *crtc_state);
513         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
514                             struct drm_atomic_state *old_state);
515         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
516                              struct drm_atomic_state *old_state);
517         void (*update_crtcs)(struct drm_atomic_state *state,
518                              unsigned int *crtc_vblank_mask);
519         void (*audio_codec_enable)(struct drm_connector *connector,
520                                    struct intel_encoder *encoder,
521                                    const struct drm_display_mode *adjusted_mode);
522         void (*audio_codec_disable)(struct intel_encoder *encoder);
523         void (*fdi_link_train)(struct drm_crtc *crtc);
524         void (*init_clock_gating)(struct drm_device *dev);
525         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
526                           struct drm_framebuffer *fb,
527                           struct drm_i915_gem_object *obj,
528                           struct drm_i915_gem_request *req,
529                           uint32_t flags);
530         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
531         /* clock updates for mode set */
532         /* cursor updates */
533         /* render clock increase/decrease */
534         /* display clock increase/decrease */
535         /* pll clock increase/decrease */
536
537         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
538         void (*load_luts)(struct drm_crtc_state *crtc_state);
539 };
540
541 enum forcewake_domain_id {
542         FW_DOMAIN_ID_RENDER = 0,
543         FW_DOMAIN_ID_BLITTER,
544         FW_DOMAIN_ID_MEDIA,
545
546         FW_DOMAIN_ID_COUNT
547 };
548
549 enum forcewake_domains {
550         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
551         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
552         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
553         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
554                          FORCEWAKE_BLITTER |
555                          FORCEWAKE_MEDIA)
556 };
557
558 #define FW_REG_READ  (1)
559 #define FW_REG_WRITE (2)
560
561 enum forcewake_domains
562 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
563                                i915_reg_t reg, unsigned int op);
564
565 struct intel_uncore_funcs {
566         void (*force_wake_get)(struct drm_i915_private *dev_priv,
567                                                         enum forcewake_domains domains);
568         void (*force_wake_put)(struct drm_i915_private *dev_priv,
569                                                         enum forcewake_domains domains);
570
571         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
572         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
573         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
574         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
575
576         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
577                                 uint8_t val, bool trace);
578         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
579                                 uint16_t val, bool trace);
580         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
581                                 uint32_t val, bool trace);
582 };
583
584 struct intel_uncore {
585         spinlock_t lock; /** lock is also taken in irq contexts. */
586
587         struct intel_uncore_funcs funcs;
588
589         unsigned fifo_count;
590         enum forcewake_domains fw_domains;
591
592         struct intel_uncore_forcewake_domain {
593                 struct drm_i915_private *i915;
594                 enum forcewake_domain_id id;
595                 enum forcewake_domains mask;
596                 unsigned wake_count;
597                 struct hrtimer timer;
598                 i915_reg_t reg_set;
599                 u32 val_set;
600                 u32 val_clear;
601                 i915_reg_t reg_ack;
602                 i915_reg_t reg_post;
603                 u32 val_reset;
604         } fw_domain[FW_DOMAIN_ID_COUNT];
605
606         int unclaimed_mmio_check;
607 };
608
609 /* Iterate over initialised fw domains */
610 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
611         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
612              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
613              (domain__)++) \
614                 for_each_if ((mask__) & (domain__)->mask)
615
616 #define for_each_fw_domain(domain__, dev_priv__) \
617         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
618
619 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
620 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
621 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
622
623 struct intel_csr {
624         struct work_struct work;
625         const char *fw_path;
626         uint32_t *dmc_payload;
627         uint32_t dmc_fw_size;
628         uint32_t version;
629         uint32_t mmio_count;
630         i915_reg_t mmioaddr[8];
631         uint32_t mmiodata[8];
632         uint32_t dc_state;
633         uint32_t allowed_dc_mask;
634 };
635
636 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
637         func(is_mobile) sep \
638         func(is_i85x) sep \
639         func(is_i915g) sep \
640         func(is_i945gm) sep \
641         func(is_g33) sep \
642         func(hws_needs_physical) sep \
643         func(is_g4x) sep \
644         func(is_pineview) sep \
645         func(is_broadwater) sep \
646         func(is_crestline) sep \
647         func(is_ivybridge) sep \
648         func(is_valleyview) sep \
649         func(is_cherryview) sep \
650         func(is_haswell) sep \
651         func(is_broadwell) sep \
652         func(is_skylake) sep \
653         func(is_broxton) sep \
654         func(is_kabylake) sep \
655         func(is_preliminary) sep \
656         func(has_fbc) sep \
657         func(has_psr) sep \
658         func(has_runtime_pm) sep \
659         func(has_csr) sep \
660         func(has_resource_streamer) sep \
661         func(has_rc6) sep \
662         func(has_rc6p) sep \
663         func(has_dp_mst) sep \
664         func(has_gmbus_irq) sep \
665         func(has_hw_contexts) sep \
666         func(has_logical_ring_contexts) sep \
667         func(has_l3_dpf) sep \
668         func(has_gmch_display) sep \
669         func(has_guc) sep \
670         func(has_pipe_cxsr) sep \
671         func(has_hotplug) sep \
672         func(cursor_needs_physical) sep \
673         func(has_overlay) sep \
674         func(overlay_needs_physical) sep \
675         func(supports_tv) sep \
676         func(has_llc) sep \
677         func(has_snoop) sep \
678         func(has_ddi) sep \
679         func(has_fpga_dbg) sep \
680         func(has_pooled_eu)
681
682 #define DEFINE_FLAG(name) u8 name:1
683 #define SEP_SEMICOLON ;
684
685 struct sseu_dev_info {
686         u8 slice_mask;
687         u8 subslice_mask;
688         u8 eu_total;
689         u8 eu_per_subslice;
690         u8 min_eu_in_pool;
691         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
692         u8 subslice_7eu[3];
693         u8 has_slice_pg:1;
694         u8 has_subslice_pg:1;
695         u8 has_eu_pg:1;
696 };
697
698 static inline unsigned int sseu_subslice_total(const struct sseu_dev_info *sseu)
699 {
700         return hweight8(sseu->slice_mask) * hweight8(sseu->subslice_mask);
701 }
702
703 struct intel_device_info {
704         u32 display_mmio_offset;
705         u16 device_id;
706         u8 num_pipes;
707         u8 num_sprites[I915_MAX_PIPES];
708         u8 gen;
709         u16 gen_mask;
710         u8 ring_mask; /* Rings supported by the HW */
711         u8 num_rings;
712         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
713         u16 ddb_size; /* in blocks */
714         /* Register offsets for the various display pipes and transcoders */
715         int pipe_offsets[I915_MAX_TRANSCODERS];
716         int trans_offsets[I915_MAX_TRANSCODERS];
717         int palette_offsets[I915_MAX_PIPES];
718         int cursor_offsets[I915_MAX_PIPES];
719
720         /* Slice/subslice/EU info */
721         struct sseu_dev_info sseu;
722
723         struct color_luts {
724                 u16 degamma_lut_size;
725                 u16 gamma_lut_size;
726         } color;
727 };
728
729 #undef DEFINE_FLAG
730 #undef SEP_SEMICOLON
731
732 struct intel_display_error_state;
733
734 struct drm_i915_error_state {
735         struct kref ref;
736         struct timeval time;
737
738         char error_msg[128];
739         bool simulated;
740         int iommu;
741         u32 reset_count;
742         u32 suspend_count;
743         struct intel_device_info device_info;
744
745         /* Generic register state */
746         u32 eir;
747         u32 pgtbl_er;
748         u32 ier;
749         u32 gtier[4];
750         u32 ccid;
751         u32 derrmr;
752         u32 forcewake;
753         u32 error; /* gen6+ */
754         u32 err_int; /* gen7 */
755         u32 fault_data0; /* gen8, gen9 */
756         u32 fault_data1; /* gen8, gen9 */
757         u32 done_reg;
758         u32 gac_eco;
759         u32 gam_ecochk;
760         u32 gab_ctl;
761         u32 gfx_mode;
762         u32 extra_instdone[I915_NUM_INSTDONE_REG];
763         u64 fence[I915_MAX_NUM_FENCES];
764         struct intel_overlay_error_state *overlay;
765         struct intel_display_error_state *display;
766         struct drm_i915_error_object *semaphore;
767
768         struct drm_i915_error_engine {
769                 int engine_id;
770                 /* Software tracked state */
771                 bool waiting;
772                 int num_waiters;
773                 int hangcheck_score;
774                 enum intel_engine_hangcheck_action hangcheck_action;
775                 struct i915_address_space *vm;
776                 int num_requests;
777
778                 /* our own tracking of ring head and tail */
779                 u32 cpu_ring_head;
780                 u32 cpu_ring_tail;
781
782                 u32 last_seqno;
783                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
784
785                 /* Register state */
786                 u32 start;
787                 u32 tail;
788                 u32 head;
789                 u32 ctl;
790                 u32 mode;
791                 u32 hws;
792                 u32 ipeir;
793                 u32 ipehr;
794                 u32 instdone;
795                 u32 bbstate;
796                 u32 instpm;
797                 u32 instps;
798                 u32 seqno;
799                 u64 bbaddr;
800                 u64 acthd;
801                 u32 fault_reg;
802                 u64 faddr;
803                 u32 rc_psmi; /* sleep state */
804                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
805
806                 struct drm_i915_error_object {
807                         int page_count;
808                         u64 gtt_offset;
809                         u64 gtt_size;
810                         u32 *pages[0];
811                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
812
813                 struct drm_i915_error_object *wa_ctx;
814
815                 struct drm_i915_error_request {
816                         long jiffies;
817                         pid_t pid;
818                         u32 seqno;
819                         u32 head;
820                         u32 tail;
821                 } *requests;
822
823                 struct drm_i915_error_waiter {
824                         char comm[TASK_COMM_LEN];
825                         pid_t pid;
826                         u32 seqno;
827                 } *waiters;
828
829                 struct {
830                         u32 gfx_mode;
831                         union {
832                                 u64 pdp[4];
833                                 u32 pp_dir_base;
834                         };
835                 } vm_info;
836
837                 pid_t pid;
838                 char comm[TASK_COMM_LEN];
839         } engine[I915_NUM_ENGINES];
840
841         struct drm_i915_error_buffer {
842                 u32 size;
843                 u32 name;
844                 u32 rseqno[I915_NUM_ENGINES], wseqno;
845                 u64 gtt_offset;
846                 u32 read_domains;
847                 u32 write_domain;
848                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
849                 u32 tiling:2;
850                 u32 dirty:1;
851                 u32 purgeable:1;
852                 u32 userptr:1;
853                 s32 engine:4;
854                 u32 cache_level:3;
855         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
856         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
857         struct i915_address_space *active_vm[I915_NUM_ENGINES];
858 };
859
860 enum i915_cache_level {
861         I915_CACHE_NONE = 0,
862         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
863         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
864                               caches, eg sampler/render caches, and the
865                               large Last-Level-Cache. LLC is coherent with
866                               the CPU, but L3 is only visible to the GPU. */
867         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
868 };
869
870 struct i915_ctx_hang_stats {
871         /* This context had batch pending when hang was declared */
872         unsigned batch_pending;
873
874         /* This context had batch active when hang was declared */
875         unsigned batch_active;
876
877         /* Time when this context was last blamed for a GPU reset */
878         unsigned long guilty_ts;
879
880         /* If the contexts causes a second GPU hang within this time,
881          * it is permanently banned from submitting any more work.
882          */
883         unsigned long ban_period_seconds;
884
885         /* This context is banned to submit more work */
886         bool banned;
887 };
888
889 /* This must match up with the value previously used for execbuf2.rsvd1. */
890 #define DEFAULT_CONTEXT_HANDLE 0
891
892 /**
893  * struct i915_gem_context - as the name implies, represents a context.
894  * @ref: reference count.
895  * @user_handle: userspace tracking identity for this context.
896  * @remap_slice: l3 row remapping information.
897  * @flags: context specific flags:
898  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
899  * @file_priv: filp associated with this context (NULL for global default
900  *             context).
901  * @hang_stats: information about the role of this context in possible GPU
902  *              hangs.
903  * @ppgtt: virtual memory space used by this context.
904  * @legacy_hw_ctx: render context backing object and whether it is correctly
905  *                initialized (legacy ring submission mechanism only).
906  * @link: link in the global list of contexts.
907  *
908  * Contexts are memory images used by the hardware to store copies of their
909  * internal state.
910  */
911 struct i915_gem_context {
912         struct kref ref;
913         struct drm_i915_private *i915;
914         struct drm_i915_file_private *file_priv;
915         struct i915_hw_ppgtt *ppgtt;
916         struct pid *pid;
917
918         struct i915_ctx_hang_stats hang_stats;
919
920         unsigned long flags;
921 #define CONTEXT_NO_ZEROMAP              BIT(0)
922 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
923
924         /* Unique identifier for this context, used by the hw for tracking */
925         unsigned int hw_id;
926         u32 user_handle;
927
928         u32 ggtt_alignment;
929
930         struct intel_context {
931                 struct i915_vma *state;
932                 struct intel_ring *ring;
933                 uint32_t *lrc_reg_state;
934                 u64 lrc_desc;
935                 int pin_count;
936                 bool initialised;
937         } engine[I915_NUM_ENGINES];
938         u32 ring_size;
939         u32 desc_template;
940         struct atomic_notifier_head status_notifier;
941         bool execlists_force_single_submission;
942
943         struct list_head link;
944
945         u8 remap_slice;
946
947         /** jump_whitelist: Bit array for tracking cmds during cmdparsing */
948         unsigned long *jump_whitelist;
949
950         /** jump_whitelist_cmds: No of cmd slots available */
951         u32 jump_whitelist_cmds;
952
953         bool closed:1;
954 };
955
956 enum fb_op_origin {
957         ORIGIN_GTT,
958         ORIGIN_CPU,
959         ORIGIN_CS,
960         ORIGIN_FLIP,
961         ORIGIN_DIRTYFB,
962 };
963
964 struct intel_fbc {
965         /* This is always the inner lock when overlapping with struct_mutex and
966          * it's the outer lock when overlapping with stolen_lock. */
967         struct mutex lock;
968         unsigned threshold;
969         unsigned int possible_framebuffer_bits;
970         unsigned int busy_bits;
971         unsigned int visible_pipes_mask;
972         struct intel_crtc *crtc;
973
974         struct drm_mm_node compressed_fb;
975         struct drm_mm_node *compressed_llb;
976
977         bool false_color;
978
979         bool enabled;
980         bool active;
981
982         struct intel_fbc_state_cache {
983                 struct {
984                         unsigned int mode_flags;
985                         uint32_t hsw_bdw_pixel_rate;
986                 } crtc;
987
988                 struct {
989                         unsigned int rotation;
990                         int src_w;
991                         int src_h;
992                         bool visible;
993                 } plane;
994
995                 struct {
996                         u64 ilk_ggtt_offset;
997                         uint32_t pixel_format;
998                         unsigned int stride;
999                         int fence_reg;
1000                         unsigned int tiling_mode;
1001                 } fb;
1002         } state_cache;
1003
1004         struct intel_fbc_reg_params {
1005                 struct {
1006                         enum pipe pipe;
1007                         enum plane plane;
1008                         unsigned int fence_y_offset;
1009                 } crtc;
1010
1011                 struct {
1012                         u64 ggtt_offset;
1013                         uint32_t pixel_format;
1014                         unsigned int stride;
1015                         int fence_reg;
1016                 } fb;
1017
1018                 int cfb_size;
1019         } params;
1020
1021         struct intel_fbc_work {
1022                 bool scheduled;
1023                 u32 scheduled_vblank;
1024                 struct work_struct work;
1025         } work;
1026
1027         const char *no_fbc_reason;
1028 };
1029
1030 /**
1031  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1032  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1033  * parsing for same resolution.
1034  */
1035 enum drrs_refresh_rate_type {
1036         DRRS_HIGH_RR,
1037         DRRS_LOW_RR,
1038         DRRS_MAX_RR, /* RR count */
1039 };
1040
1041 enum drrs_support_type {
1042         DRRS_NOT_SUPPORTED = 0,
1043         STATIC_DRRS_SUPPORT = 1,
1044         SEAMLESS_DRRS_SUPPORT = 2
1045 };
1046
1047 struct intel_dp;
1048 struct i915_drrs {
1049         struct mutex mutex;
1050         struct delayed_work work;
1051         struct intel_dp *dp;
1052         unsigned busy_frontbuffer_bits;
1053         enum drrs_refresh_rate_type refresh_rate_type;
1054         enum drrs_support_type type;
1055 };
1056
1057 struct i915_psr {
1058         struct mutex lock;
1059         bool sink_support;
1060         bool source_ok;
1061         struct intel_dp *enabled;
1062         bool active;
1063         struct delayed_work work;
1064         unsigned busy_frontbuffer_bits;
1065         bool psr2_support;
1066         bool aux_frame_sync;
1067         bool link_standby;
1068 };
1069
1070 enum intel_pch {
1071         PCH_NONE = 0,   /* No PCH present */
1072         PCH_IBX,        /* Ibexpeak PCH */
1073         PCH_CPT,        /* Cougarpoint PCH */
1074         PCH_LPT,        /* Lynxpoint PCH */
1075         PCH_SPT,        /* Sunrisepoint PCH */
1076         PCH_KBP,        /* Kabypoint PCH */
1077         PCH_NOP,
1078 };
1079
1080 enum intel_sbi_destination {
1081         SBI_ICLK,
1082         SBI_MPHY,
1083 };
1084
1085 #define QUIRK_PIPEA_FORCE (1<<0)
1086 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1087 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1088 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1089 #define QUIRK_PIPEB_FORCE (1<<4)
1090 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1091
1092 struct intel_fbdev;
1093 struct intel_fbc_work;
1094
1095 struct intel_gmbus {
1096         struct i2c_adapter adapter;
1097 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1098         u32 force_bit;
1099         u32 reg0;
1100         i915_reg_t gpio_reg;
1101         struct i2c_algo_bit_data bit_algo;
1102         struct drm_i915_private *dev_priv;
1103 };
1104
1105 struct i915_suspend_saved_registers {
1106         u32 saveDSPARB;
1107         u32 saveFBC_CONTROL;
1108         u32 saveCACHE_MODE_0;
1109         u32 saveMI_ARB_STATE;
1110         u32 saveSWF0[16];
1111         u32 saveSWF1[16];
1112         u32 saveSWF3[3];
1113         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1114         u32 savePCH_PORT_HOTPLUG;
1115         u16 saveGCDGMBUS;
1116 };
1117
1118 struct vlv_s0ix_state {
1119         /* GAM */
1120         u32 wr_watermark;
1121         u32 gfx_prio_ctrl;
1122         u32 arb_mode;
1123         u32 gfx_pend_tlb0;
1124         u32 gfx_pend_tlb1;
1125         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1126         u32 media_max_req_count;
1127         u32 gfx_max_req_count;
1128         u32 render_hwsp;
1129         u32 ecochk;
1130         u32 bsd_hwsp;
1131         u32 blt_hwsp;
1132         u32 tlb_rd_addr;
1133
1134         /* MBC */
1135         u32 g3dctl;
1136         u32 gsckgctl;
1137         u32 mbctl;
1138
1139         /* GCP */
1140         u32 ucgctl1;
1141         u32 ucgctl3;
1142         u32 rcgctl1;
1143         u32 rcgctl2;
1144         u32 rstctl;
1145         u32 misccpctl;
1146
1147         /* GPM */
1148         u32 gfxpause;
1149         u32 rpdeuhwtc;
1150         u32 rpdeuc;
1151         u32 ecobus;
1152         u32 pwrdwnupctl;
1153         u32 rp_down_timeout;
1154         u32 rp_deucsw;
1155         u32 rcubmabdtmr;
1156         u32 rcedata;
1157         u32 spare2gh;
1158
1159         /* Display 1 CZ domain */
1160         u32 gt_imr;
1161         u32 gt_ier;
1162         u32 pm_imr;
1163         u32 pm_ier;
1164         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1165
1166         /* GT SA CZ domain */
1167         u32 tilectl;
1168         u32 gt_fifoctl;
1169         u32 gtlc_wake_ctrl;
1170         u32 gtlc_survive;
1171         u32 pmwgicz;
1172
1173         /* Display 2 CZ domain */
1174         u32 gu_ctl0;
1175         u32 gu_ctl1;
1176         u32 pcbr;
1177         u32 clock_gate_dis2;
1178 };
1179
1180 struct intel_rps_ei {
1181         u32 cz_clock;
1182         u32 render_c0;
1183         u32 media_c0;
1184 };
1185
1186 struct intel_gen6_power_mgmt {
1187         /*
1188          * work, interrupts_enabled and pm_iir are protected by
1189          * dev_priv->irq_lock
1190          */
1191         struct work_struct work;
1192         bool interrupts_enabled;
1193         u32 pm_iir;
1194
1195         /* PM interrupt bits that should never be masked */
1196         u32 pm_intr_keep;
1197
1198         /* Frequencies are stored in potentially platform dependent multiples.
1199          * In other words, *_freq needs to be multiplied by X to be interesting.
1200          * Soft limits are those which are used for the dynamic reclocking done
1201          * by the driver (raise frequencies under heavy loads, and lower for
1202          * lighter loads). Hard limits are those imposed by the hardware.
1203          *
1204          * A distinction is made for overclocking, which is never enabled by
1205          * default, and is considered to be above the hard limit if it's
1206          * possible at all.
1207          */
1208         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1209         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1210         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1211         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1212         u8 min_freq;            /* AKA RPn. Minimum frequency */
1213         u8 boost_freq;          /* Frequency to request when wait boosting */
1214         u8 idle_freq;           /* Frequency to request when we are idle */
1215         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1216         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1217         u8 rp0_freq;            /* Non-overclocked max frequency. */
1218         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1219
1220         u8 up_threshold; /* Current %busy required to uplock */
1221         u8 down_threshold; /* Current %busy required to downclock */
1222
1223         int last_adj;
1224         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1225
1226         spinlock_t client_lock;
1227         struct list_head clients;
1228         bool client_boost;
1229
1230         bool enabled;
1231         bool ctx_corrupted;
1232         struct delayed_work autoenable_work;
1233         unsigned boosts;
1234
1235         /* manual wa residency calculations */
1236         struct intel_rps_ei ei;
1237
1238         /*
1239          * Protects RPS/RC6 register access and PCU communication.
1240          * Must be taken after struct_mutex if nested. Note that
1241          * this lock may be held for long periods of time when
1242          * talking to hw - so only take it when talking to hw!
1243          */
1244         struct mutex hw_lock;
1245 };
1246
1247 /* defined intel_pm.c */
1248 extern spinlock_t mchdev_lock;
1249
1250 struct intel_ilk_power_mgmt {
1251         u8 cur_delay;
1252         u8 min_delay;
1253         u8 max_delay;
1254         u8 fmax;
1255         u8 fstart;
1256
1257         u64 last_count1;
1258         unsigned long last_time1;
1259         unsigned long chipset_power;
1260         u64 last_count2;
1261         u64 last_time2;
1262         unsigned long gfx_power;
1263         u8 corr;
1264
1265         int c_m;
1266         int r_t;
1267 };
1268
1269 struct drm_i915_private;
1270 struct i915_power_well;
1271
1272 struct i915_power_well_ops {
1273         /*
1274          * Synchronize the well's hw state to match the current sw state, for
1275          * example enable/disable it based on the current refcount. Called
1276          * during driver init and resume time, possibly after first calling
1277          * the enable/disable handlers.
1278          */
1279         void (*sync_hw)(struct drm_i915_private *dev_priv,
1280                         struct i915_power_well *power_well);
1281         /*
1282          * Enable the well and resources that depend on it (for example
1283          * interrupts located on the well). Called after the 0->1 refcount
1284          * transition.
1285          */
1286         void (*enable)(struct drm_i915_private *dev_priv,
1287                        struct i915_power_well *power_well);
1288         /*
1289          * Disable the well and resources that depend on it. Called after
1290          * the 1->0 refcount transition.
1291          */
1292         void (*disable)(struct drm_i915_private *dev_priv,
1293                         struct i915_power_well *power_well);
1294         /* Returns the hw enabled state. */
1295         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1296                            struct i915_power_well *power_well);
1297 };
1298
1299 /* Power well structure for haswell */
1300 struct i915_power_well {
1301         const char *name;
1302         bool always_on;
1303         /* power well enable/disable usage count */
1304         int count;
1305         /* cached hw enabled state */
1306         bool hw_enabled;
1307         unsigned long domains;
1308         unsigned long data;
1309         const struct i915_power_well_ops *ops;
1310 };
1311
1312 struct i915_power_domains {
1313         /*
1314          * Power wells needed for initialization at driver init and suspend
1315          * time are on. They are kept on until after the first modeset.
1316          */
1317         bool init_power_on;
1318         bool initializing;
1319         int power_well_count;
1320
1321         struct mutex lock;
1322         int domain_use_count[POWER_DOMAIN_NUM];
1323         struct i915_power_well *power_wells;
1324 };
1325
1326 #define MAX_L3_SLICES 2
1327 struct intel_l3_parity {
1328         u32 *remap_info[MAX_L3_SLICES];
1329         struct work_struct error_work;
1330         int which_slice;
1331 };
1332
1333 struct i915_gem_mm {
1334         /** Memory allocator for GTT stolen memory */
1335         struct drm_mm stolen;
1336         /** Protects the usage of the GTT stolen memory allocator. This is
1337          * always the inner lock when overlapping with struct_mutex. */
1338         struct mutex stolen_lock;
1339
1340         /** List of all objects in gtt_space. Used to restore gtt
1341          * mappings on resume */
1342         struct list_head bound_list;
1343         /**
1344          * List of objects which are not bound to the GTT (thus
1345          * are idle and not used by the GPU) but still have
1346          * (presumably uncached) pages still attached.
1347          */
1348         struct list_head unbound_list;
1349
1350         /** Usable portion of the GTT for GEM */
1351         unsigned long stolen_base; /* limited to low memory (32-bit) */
1352
1353         /** PPGTT used for aliasing the PPGTT with the GTT */
1354         struct i915_hw_ppgtt *aliasing_ppgtt;
1355
1356         struct notifier_block oom_notifier;
1357         struct notifier_block vmap_notifier;
1358         struct shrinker shrinker;
1359
1360         /** LRU list of objects with fence regs on them. */
1361         struct list_head fence_list;
1362
1363         /**
1364          * Are we in a non-interruptible section of code like
1365          * modesetting?
1366          */
1367         bool interruptible;
1368
1369         /* the indicator for dispatch video commands on two BSD rings */
1370         atomic_t bsd_engine_dispatch_index;
1371
1372         /** Bit 6 swizzling required for X tiling */
1373         uint32_t bit_6_swizzle_x;
1374         /** Bit 6 swizzling required for Y tiling */
1375         uint32_t bit_6_swizzle_y;
1376
1377         /* accounting, useful for userland debugging */
1378         spinlock_t object_stat_lock;
1379         size_t object_memory;
1380         u32 object_count;
1381 };
1382
1383 struct drm_i915_error_state_buf {
1384         struct drm_i915_private *i915;
1385         unsigned bytes;
1386         unsigned size;
1387         int err;
1388         u8 *buf;
1389         loff_t start;
1390         loff_t pos;
1391 };
1392
1393 struct i915_error_state_file_priv {
1394         struct drm_device *dev;
1395         struct drm_i915_error_state *error;
1396 };
1397
1398 struct i915_gpu_error {
1399         /* For hangcheck timer */
1400 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1401 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1402         /* Hang gpu twice in this window and your context gets banned */
1403 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1404
1405         struct delayed_work hangcheck_work;
1406
1407         /* For reset and error_state handling. */
1408         spinlock_t lock;
1409         /* Protected by the above dev->gpu_error.lock. */
1410         struct drm_i915_error_state *first_error;
1411
1412         unsigned long missed_irq_rings;
1413
1414         /**
1415          * State variable controlling the reset flow and count
1416          *
1417          * This is a counter which gets incremented when reset is triggered,
1418          *
1419          * Before the reset commences, the I915_RESET_IN_PROGRESS bit is set
1420          * meaning that any waiters holding onto the struct_mutex should
1421          * relinquish the lock immediately in order for the reset to start.
1422          *
1423          * If reset is not completed succesfully, the I915_WEDGE bit is
1424          * set meaning that hardware is terminally sour and there is no
1425          * recovery. All waiters on the reset_queue will be woken when
1426          * that happens.
1427          *
1428          * This counter is used by the wait_seqno code to notice that reset
1429          * event happened and it needs to restart the entire ioctl (since most
1430          * likely the seqno it waited for won't ever signal anytime soon).
1431          *
1432          * This is important for lock-free wait paths, where no contended lock
1433          * naturally enforces the correct ordering between the bail-out of the
1434          * waiter and the gpu reset work code.
1435          */
1436         unsigned long reset_count;
1437
1438         unsigned long flags;
1439 #define I915_RESET_IN_PROGRESS  0
1440 #define I915_WEDGED             (BITS_PER_LONG - 1)
1441
1442         /**
1443          * Waitqueue to signal when a hang is detected. Used to for waiters
1444          * to release the struct_mutex for the reset to procede.
1445          */
1446         wait_queue_head_t wait_queue;
1447
1448         /**
1449          * Waitqueue to signal when the reset has completed. Used by clients
1450          * that wait for dev_priv->mm.wedged to settle.
1451          */
1452         wait_queue_head_t reset_queue;
1453
1454         /* For missed irq/seqno simulation. */
1455         unsigned long test_irq_rings;
1456 };
1457
1458 enum modeset_restore {
1459         MODESET_ON_LID_OPEN,
1460         MODESET_DONE,
1461         MODESET_SUSPENDED,
1462 };
1463
1464 #define DP_AUX_A 0x40
1465 #define DP_AUX_B 0x10
1466 #define DP_AUX_C 0x20
1467 #define DP_AUX_D 0x30
1468
1469 #define DDC_PIN_B  0x05
1470 #define DDC_PIN_C  0x04
1471 #define DDC_PIN_D  0x06
1472
1473 struct ddi_vbt_port_info {
1474         /*
1475          * This is an index in the HDMI/DVI DDI buffer translation table.
1476          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1477          * populate this field.
1478          */
1479 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1480         uint8_t hdmi_level_shift;
1481
1482         uint8_t supports_dvi:1;
1483         uint8_t supports_hdmi:1;
1484         uint8_t supports_dp:1;
1485
1486         uint8_t alternate_aux_channel;
1487         uint8_t alternate_ddc_pin;
1488
1489         uint8_t dp_boost_level;
1490         uint8_t hdmi_boost_level;
1491 };
1492
1493 enum psr_lines_to_wait {
1494         PSR_0_LINES_TO_WAIT = 0,
1495         PSR_1_LINE_TO_WAIT,
1496         PSR_4_LINES_TO_WAIT,
1497         PSR_8_LINES_TO_WAIT
1498 };
1499
1500 struct intel_vbt_data {
1501         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1502         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1503
1504         /* Feature bits */
1505         unsigned int int_tv_support:1;
1506         unsigned int lvds_dither:1;
1507         unsigned int lvds_vbt:1;
1508         unsigned int int_crt_support:1;
1509         unsigned int lvds_use_ssc:1;
1510         unsigned int display_clock_mode:1;
1511         unsigned int fdi_rx_polarity_inverted:1;
1512         unsigned int panel_type:4;
1513         int lvds_ssc_freq;
1514         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1515
1516         enum drrs_support_type drrs_type;
1517
1518         struct {
1519                 int rate;
1520                 int lanes;
1521                 int preemphasis;
1522                 int vswing;
1523                 bool low_vswing;
1524                 bool initialized;
1525                 bool support;
1526                 int bpp;
1527                 struct edp_power_seq pps;
1528         } edp;
1529
1530         struct {
1531                 bool full_link;
1532                 bool require_aux_wakeup;
1533                 int idle_frames;
1534                 enum psr_lines_to_wait lines_to_wait;
1535                 int tp1_wakeup_time;
1536                 int tp2_tp3_wakeup_time;
1537         } psr;
1538
1539         struct {
1540                 u16 pwm_freq_hz;
1541                 bool present;
1542                 bool active_low_pwm;
1543                 u8 min_brightness;      /* min_brightness/255 of max */
1544                 enum intel_backlight_type type;
1545         } backlight;
1546
1547         /* MIPI DSI */
1548         struct {
1549                 u16 panel_id;
1550                 struct mipi_config *config;
1551                 struct mipi_pps_data *pps;
1552                 u8 seq_version;
1553                 u32 size;
1554                 u8 *data;
1555                 const u8 *sequence[MIPI_SEQ_MAX];
1556         } dsi;
1557
1558         int crt_ddc_pin;
1559
1560         int child_dev_num;
1561         union child_device_config *child_dev;
1562
1563         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1564         struct sdvo_device_mapping sdvo_mappings[2];
1565 };
1566
1567 enum intel_ddb_partitioning {
1568         INTEL_DDB_PART_1_2,
1569         INTEL_DDB_PART_5_6, /* IVB+ */
1570 };
1571
1572 struct intel_wm_level {
1573         bool enable;
1574         uint32_t pri_val;
1575         uint32_t spr_val;
1576         uint32_t cur_val;
1577         uint32_t fbc_val;
1578 };
1579
1580 struct ilk_wm_values {
1581         uint32_t wm_pipe[3];
1582         uint32_t wm_lp[3];
1583         uint32_t wm_lp_spr[3];
1584         uint32_t wm_linetime[3];
1585         bool enable_fbc_wm;
1586         enum intel_ddb_partitioning partitioning;
1587 };
1588
1589 struct vlv_pipe_wm {
1590         uint16_t primary;
1591         uint16_t sprite[2];
1592         uint8_t cursor;
1593 };
1594
1595 struct vlv_sr_wm {
1596         uint16_t plane;
1597         uint8_t cursor;
1598 };
1599
1600 struct vlv_wm_values {
1601         struct vlv_pipe_wm pipe[3];
1602         struct vlv_sr_wm sr;
1603         struct {
1604                 uint8_t cursor;
1605                 uint8_t sprite[2];
1606                 uint8_t primary;
1607         } ddl[3];
1608         uint8_t level;
1609         bool cxsr;
1610 };
1611
1612 struct skl_ddb_entry {
1613         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1614 };
1615
1616 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1617 {
1618         return entry->end - entry->start;
1619 }
1620
1621 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1622                                        const struct skl_ddb_entry *e2)
1623 {
1624         if (e1->start == e2->start && e1->end == e2->end)
1625                 return true;
1626
1627         return false;
1628 }
1629
1630 struct skl_ddb_allocation {
1631         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1632         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1633         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1634 };
1635
1636 struct skl_wm_values {
1637         unsigned dirty_pipes;
1638         struct skl_ddb_allocation ddb;
1639         uint32_t wm_linetime[I915_MAX_PIPES];
1640         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1641         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1642 };
1643
1644 struct skl_wm_level {
1645         bool plane_en[I915_MAX_PLANES];
1646         uint16_t plane_res_b[I915_MAX_PLANES];
1647         uint8_t plane_res_l[I915_MAX_PLANES];
1648 };
1649
1650 /*
1651  * This struct helps tracking the state needed for runtime PM, which puts the
1652  * device in PCI D3 state. Notice that when this happens, nothing on the
1653  * graphics device works, even register access, so we don't get interrupts nor
1654  * anything else.
1655  *
1656  * Every piece of our code that needs to actually touch the hardware needs to
1657  * either call intel_runtime_pm_get or call intel_display_power_get with the
1658  * appropriate power domain.
1659  *
1660  * Our driver uses the autosuspend delay feature, which means we'll only really
1661  * suspend if we stay with zero refcount for a certain amount of time. The
1662  * default value is currently very conservative (see intel_runtime_pm_enable), but
1663  * it can be changed with the standard runtime PM files from sysfs.
1664  *
1665  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1666  * goes back to false exactly before we reenable the IRQs. We use this variable
1667  * to check if someone is trying to enable/disable IRQs while they're supposed
1668  * to be disabled. This shouldn't happen and we'll print some error messages in
1669  * case it happens.
1670  *
1671  * For more, read the Documentation/power/runtime_pm.txt.
1672  */
1673 struct i915_runtime_pm {
1674         atomic_t wakeref_count;
1675         atomic_t atomic_seq;
1676         bool suspended;
1677         bool irqs_enabled;
1678 };
1679
1680 enum intel_pipe_crc_source {
1681         INTEL_PIPE_CRC_SOURCE_NONE,
1682         INTEL_PIPE_CRC_SOURCE_PLANE1,
1683         INTEL_PIPE_CRC_SOURCE_PLANE2,
1684         INTEL_PIPE_CRC_SOURCE_PF,
1685         INTEL_PIPE_CRC_SOURCE_PIPE,
1686         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1687         INTEL_PIPE_CRC_SOURCE_TV,
1688         INTEL_PIPE_CRC_SOURCE_DP_B,
1689         INTEL_PIPE_CRC_SOURCE_DP_C,
1690         INTEL_PIPE_CRC_SOURCE_DP_D,
1691         INTEL_PIPE_CRC_SOURCE_AUTO,
1692         INTEL_PIPE_CRC_SOURCE_MAX,
1693 };
1694
1695 struct intel_pipe_crc_entry {
1696         uint32_t frame;
1697         uint32_t crc[5];
1698 };
1699
1700 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1701 struct intel_pipe_crc {
1702         spinlock_t lock;
1703         bool opened;            /* exclusive access to the result file */
1704         struct intel_pipe_crc_entry *entries;
1705         enum intel_pipe_crc_source source;
1706         int head, tail;
1707         wait_queue_head_t wq;
1708 };
1709
1710 struct i915_frontbuffer_tracking {
1711         spinlock_t lock;
1712
1713         /*
1714          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1715          * scheduled flips.
1716          */
1717         unsigned busy_bits;
1718         unsigned flip_bits;
1719 };
1720
1721 struct i915_wa_reg {
1722         i915_reg_t addr;
1723         u32 value;
1724         /* bitmask representing WA bits */
1725         u32 mask;
1726 };
1727
1728 /*
1729  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1730  * allowing it for RCS as we don't foresee any requirement of having
1731  * a whitelist for other engines. When it is really required for
1732  * other engines then the limit need to be increased.
1733  */
1734 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1735
1736 struct i915_workarounds {
1737         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1738         u32 count;
1739         u32 hw_whitelist_count[I915_NUM_ENGINES];
1740 };
1741
1742 struct i915_virtual_gpu {
1743         bool active;
1744 };
1745
1746 /* used in computing the new watermarks state */
1747 struct intel_wm_config {
1748         unsigned int num_pipes_active;
1749         bool sprites_enabled;
1750         bool sprites_scaled;
1751 };
1752
1753 struct drm_i915_private {
1754         struct drm_device drm;
1755
1756         struct kmem_cache *objects;
1757         struct kmem_cache *vmas;
1758         struct kmem_cache *requests;
1759
1760         const struct intel_device_info info;
1761
1762         void __iomem *regs;
1763
1764         struct intel_uncore uncore;
1765
1766         struct i915_virtual_gpu vgpu;
1767
1768         struct intel_gvt gvt;
1769
1770         struct intel_guc guc;
1771
1772         struct intel_csr csr;
1773
1774         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1775
1776         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1777          * controller on different i2c buses. */
1778         struct mutex gmbus_mutex;
1779
1780         /**
1781          * Base address of the gmbus and gpio block.
1782          */
1783         uint32_t gpio_mmio_base;
1784
1785         /* MMIO base address for MIPI regs */
1786         uint32_t mipi_mmio_base;
1787
1788         uint32_t psr_mmio_base;
1789
1790         uint32_t pps_mmio_base;
1791
1792         wait_queue_head_t gmbus_wait_queue;
1793
1794         struct pci_dev *bridge_dev;
1795         struct i915_gem_context *kernel_context;
1796         struct intel_engine_cs engine[I915_NUM_ENGINES];
1797         struct i915_vma *semaphore;
1798         u32 next_seqno;
1799
1800         struct drm_dma_handle *status_page_dmah;
1801         struct resource mch_res;
1802
1803         /* protects the irq masks */
1804         spinlock_t irq_lock;
1805
1806         /* protects the mmio flip data */
1807         spinlock_t mmio_flip_lock;
1808
1809         bool display_irqs_enabled;
1810
1811         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1812         struct pm_qos_request pm_qos;
1813
1814         /* Sideband mailbox protection */
1815         struct mutex sb_lock;
1816
1817         /** Cached value of IMR to avoid reads in updating the bitfield */
1818         union {
1819                 u32 irq_mask;
1820                 u32 de_irq_mask[I915_MAX_PIPES];
1821         };
1822         u32 gt_irq_mask;
1823         u32 pm_irq_mask;
1824         u32 pm_rps_events;
1825         u32 pipestat_irq_mask[I915_MAX_PIPES];
1826
1827         struct i915_hotplug hotplug;
1828         struct intel_fbc fbc;
1829         struct i915_drrs drrs;
1830         struct intel_opregion opregion;
1831         struct intel_vbt_data vbt;
1832
1833         bool preserve_bios_swizzle;
1834
1835         /* overlay */
1836         struct intel_overlay *overlay;
1837
1838         /* backlight registers and fields in struct intel_panel */
1839         struct mutex backlight_lock;
1840
1841         /* LVDS info */
1842         bool no_aux_handshake;
1843
1844         /* protects panel power sequencer state */
1845         struct mutex pps_mutex;
1846
1847         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1848         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1849
1850         unsigned int fsb_freq, mem_freq, is_ddr3;
1851         unsigned int skl_preferred_vco_freq;
1852         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1853         unsigned int max_dotclk_freq;
1854         unsigned int rawclk_freq;
1855         unsigned int hpll_freq;
1856         unsigned int czclk_freq;
1857
1858         struct {
1859                 unsigned int vco, ref;
1860         } cdclk_pll;
1861
1862         /**
1863          * wq - Driver workqueue for GEM.
1864          *
1865          * NOTE: Work items scheduled here are not allowed to grab any modeset
1866          * locks, for otherwise the flushing done in the pageflip code will
1867          * result in deadlocks.
1868          */
1869         struct workqueue_struct *wq;
1870
1871         /* Display functions */
1872         struct drm_i915_display_funcs display;
1873
1874         /* PCH chipset type */
1875         enum intel_pch pch_type;
1876         unsigned short pch_id;
1877
1878         unsigned long quirks;
1879
1880         enum modeset_restore modeset_restore;
1881         struct mutex modeset_restore_lock;
1882         struct drm_atomic_state *modeset_restore_state;
1883         struct drm_modeset_acquire_ctx reset_ctx;
1884
1885         struct list_head vm_list; /* Global list of all address spaces */
1886         struct i915_ggtt ggtt; /* VM representing the global address space */
1887
1888         struct i915_gem_mm mm;
1889         DECLARE_HASHTABLE(mm_structs, 7);
1890         struct mutex mm_lock;
1891
1892         /* The hw wants to have a stable context identifier for the lifetime
1893          * of the context (for OA, PASID, faults, etc). This is limited
1894          * in execlists to 21 bits.
1895          */
1896         struct ida context_hw_ida;
1897 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1898
1899         /* Kernel Modesetting */
1900
1901         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1902         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1903         wait_queue_head_t pending_flip_queue;
1904
1905 #ifdef CONFIG_DEBUG_FS
1906         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1907 #endif
1908
1909         /* dpll and cdclk state is protected by connection_mutex */
1910         int num_shared_dpll;
1911         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1912         const struct intel_dpll_mgr *dpll_mgr;
1913
1914         /*
1915          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1916          * Must be global rather than per dpll, because on some platforms
1917          * plls share registers.
1918          */
1919         struct mutex dpll_lock;
1920
1921         unsigned int active_crtcs;
1922         unsigned int min_pixclk[I915_MAX_PIPES];
1923
1924         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1925
1926         struct i915_workarounds workarounds;
1927
1928         struct i915_frontbuffer_tracking fb_tracking;
1929
1930         u16 orig_clock;
1931
1932         bool mchbar_need_disable;
1933
1934         struct intel_l3_parity l3_parity;
1935
1936         /* Cannot be determined by PCIID. You must always read a register. */
1937         u32 edram_cap;
1938
1939         /* gen6+ rps state */
1940         struct intel_gen6_power_mgmt rps;
1941
1942         /* ilk-only ips/rps state. Everything in here is protected by the global
1943          * mchdev_lock in intel_pm.c */
1944         struct intel_ilk_power_mgmt ips;
1945
1946         struct i915_power_domains power_domains;
1947
1948         struct i915_psr psr;
1949
1950         struct i915_gpu_error gpu_error;
1951
1952         struct drm_i915_gem_object *vlv_pctx;
1953
1954 #ifdef CONFIG_DRM_FBDEV_EMULATION
1955         /* list of fbdev register on this device */
1956         struct intel_fbdev *fbdev;
1957         struct work_struct fbdev_suspend_work;
1958 #endif
1959
1960         struct drm_property *broadcast_rgb_property;
1961         struct drm_property *force_audio_property;
1962
1963         /* hda/i915 audio component */
1964         struct i915_audio_component *audio_component;
1965         bool audio_component_registered;
1966         /**
1967          * av_mutex - mutex for audio/video sync
1968          *
1969          */
1970         struct mutex av_mutex;
1971
1972         uint32_t hw_context_size;
1973         struct list_head context_list;
1974
1975         u32 fdi_rx_config;
1976
1977         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1978         u32 chv_phy_control;
1979         /*
1980          * Shadows for CHV DPLL_MD regs to keep the state
1981          * checker somewhat working in the presence hardware
1982          * crappiness (can't read out DPLL_MD for pipes B & C).
1983          */
1984         u32 chv_dpll_md[I915_MAX_PIPES];
1985         u32 bxt_phy_grc;
1986
1987         u32 suspend_count;
1988         bool suspended_to_idle;
1989         struct i915_suspend_saved_registers regfile;
1990         struct vlv_s0ix_state vlv_s0ix_state;
1991
1992         enum {
1993                 I915_SAGV_UNKNOWN = 0,
1994                 I915_SAGV_DISABLED,
1995                 I915_SAGV_ENABLED,
1996                 I915_SAGV_NOT_CONTROLLED
1997         } sagv_status;
1998
1999         struct {
2000                 /*
2001                  * Raw watermark latency values:
2002                  * in 0.1us units for WM0,
2003                  * in 0.5us units for WM1+.
2004                  */
2005                 /* primary */
2006                 uint16_t pri_latency[5];
2007                 /* sprite */
2008                 uint16_t spr_latency[5];
2009                 /* cursor */
2010                 uint16_t cur_latency[5];
2011                 /*
2012                  * Raw watermark memory latency values
2013                  * for SKL for all 8 levels
2014                  * in 1us units.
2015                  */
2016                 uint16_t skl_latency[8];
2017
2018                 /*
2019                  * The skl_wm_values structure is a bit too big for stack
2020                  * allocation, so we keep the staging struct where we store
2021                  * intermediate results here instead.
2022                  */
2023                 struct skl_wm_values skl_results;
2024
2025                 /* current hardware state */
2026                 union {
2027                         struct ilk_wm_values hw;
2028                         struct skl_wm_values skl_hw;
2029                         struct vlv_wm_values vlv;
2030                 };
2031
2032                 uint8_t max_level;
2033
2034                 /*
2035                  * Should be held around atomic WM register writing; also
2036                  * protects * intel_crtc->wm.active and
2037                  * cstate->wm.need_postvbl_update.
2038                  */
2039                 struct mutex wm_mutex;
2040
2041                 /*
2042                  * Set during HW readout of watermarks/DDB.  Some platforms
2043                  * need to know when we're still using BIOS-provided values
2044                  * (which we don't fully trust).
2045                  */
2046                 bool distrust_bios_wm;
2047         } wm;
2048
2049         struct i915_runtime_pm pm;
2050
2051         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2052         struct {
2053                 void (*resume)(struct drm_i915_private *);
2054                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2055
2056                 /**
2057                  * Is the GPU currently considered idle, or busy executing
2058                  * userspace requests? Whilst idle, we allow runtime power
2059                  * management to power down the hardware and display clocks.
2060                  * In order to reduce the effect on performance, there
2061                  * is a slight delay before we do so.
2062                  */
2063                 unsigned int active_engines;
2064                 bool awake;
2065
2066                 /**
2067                  * We leave the user IRQ off as much as possible,
2068                  * but this means that requests will finish and never
2069                  * be retired once the system goes idle. Set a timer to
2070                  * fire periodically while the ring is running. When it
2071                  * fires, go retire requests.
2072                  */
2073                 struct delayed_work retire_work;
2074
2075                 /**
2076                  * When we detect an idle GPU, we want to turn on
2077                  * powersaving features. So once we see that there
2078                  * are no more requests outstanding and no more
2079                  * arrive within a small period of time, we fire
2080                  * off the idle_work.
2081                  */
2082                 struct delayed_work idle_work;
2083         } gt;
2084
2085         /* perform PHY state sanity checks? */
2086         bool chv_phy_assert[2];
2087
2088         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
2089
2090         /*
2091          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2092          * will be rejected. Instead look for a better place.
2093          */
2094 };
2095
2096 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2097 {
2098         return container_of(dev, struct drm_i915_private, drm);
2099 }
2100
2101 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2102 {
2103         return to_i915(dev_get_drvdata(kdev));
2104 }
2105
2106 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2107 {
2108         return container_of(guc, struct drm_i915_private, guc);
2109 }
2110
2111 /* Simple iterator over all initialised engines */
2112 #define for_each_engine(engine__, dev_priv__) \
2113         for ((engine__) = &(dev_priv__)->engine[0]; \
2114              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2115              (engine__)++) \
2116                 for_each_if (intel_engine_initialized(engine__))
2117
2118 /* Iterator with engine_id */
2119 #define for_each_engine_id(engine__, dev_priv__, id__) \
2120         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2121              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2122              (engine__)++) \
2123                 for_each_if (((id__) = (engine__)->id, \
2124                               intel_engine_initialized(engine__)))
2125
2126 #define __mask_next_bit(mask) ({                                        \
2127         int __idx = ffs(mask) - 1;                                      \
2128         mask &= ~BIT(__idx);                                            \
2129         __idx;                                                          \
2130 })
2131
2132 /* Iterator over subset of engines selected by mask */
2133 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2134         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2135              tmp__ ? (engine__ = &(dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2136
2137 enum hdmi_force_audio {
2138         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2139         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2140         HDMI_AUDIO_AUTO,                /* trust EDID */
2141         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2142 };
2143
2144 #define I915_GTT_OFFSET_NONE ((u32)-1)
2145
2146 struct drm_i915_gem_object_ops {
2147         unsigned int flags;
2148 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2149
2150         /* Interface between the GEM object and its backing storage.
2151          * get_pages() is called once prior to the use of the associated set
2152          * of pages before to binding them into the GTT, and put_pages() is
2153          * called after we no longer need them. As we expect there to be
2154          * associated cost with migrating pages between the backing storage
2155          * and making them available for the GPU (e.g. clflush), we may hold
2156          * onto the pages after they are no longer referenced by the GPU
2157          * in case they may be used again shortly (for example migrating the
2158          * pages to a different memory domain within the GTT). put_pages()
2159          * will therefore most likely be called when the object itself is
2160          * being released or under memory pressure (where we attempt to
2161          * reap pages for the shrinker).
2162          */
2163         int (*get_pages)(struct drm_i915_gem_object *);
2164         void (*put_pages)(struct drm_i915_gem_object *);
2165
2166         int (*dmabuf_export)(struct drm_i915_gem_object *);
2167         void (*release)(struct drm_i915_gem_object *);
2168 };
2169
2170 /*
2171  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2172  * considered to be the frontbuffer for the given plane interface-wise. This
2173  * doesn't mean that the hw necessarily already scans it out, but that any
2174  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2175  *
2176  * We have one bit per pipe and per scanout plane type.
2177  */
2178 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2179 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2180 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2181         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2182 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2183         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2184 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2185         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2186 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2187         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2188 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2189         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2190
2191 struct drm_i915_gem_object {
2192         struct drm_gem_object base;
2193
2194         const struct drm_i915_gem_object_ops *ops;
2195
2196         /** List of VMAs backed by this object */
2197         struct list_head vma_list;
2198
2199         /** Stolen memory for this object, instead of being backed by shmem. */
2200         struct drm_mm_node *stolen;
2201         struct list_head global_list;
2202
2203         /** Used in execbuf to temporarily hold a ref */
2204         struct list_head obj_exec_link;
2205
2206         struct list_head batch_pool_link;
2207
2208         unsigned long flags;
2209         /**
2210          * This is set if the object is on the active lists (has pending
2211          * rendering and so a non-zero seqno), and is not set if it i s on
2212          * inactive (ready to be unbound) list.
2213          */
2214 #define I915_BO_ACTIVE_SHIFT 0
2215 #define I915_BO_ACTIVE_MASK ((1 << I915_NUM_ENGINES) - 1)
2216 #define __I915_BO_ACTIVE(bo) \
2217         ((READ_ONCE((bo)->flags) >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK)
2218
2219         /**
2220          * This is set if the object has been written to since last bound
2221          * to the GTT
2222          */
2223         unsigned int dirty:1;
2224
2225         /**
2226          * Advice: are the backing pages purgeable?
2227          */
2228         unsigned int madv:2;
2229
2230         /**
2231          * Whether the current gtt mapping needs to be mappable (and isn't just
2232          * mappable by accident). Track pin and fault separate for a more
2233          * accurate mappable working set.
2234          */
2235         unsigned int fault_mappable:1;
2236
2237         /*
2238          * Is the object to be mapped as read-only to the GPU
2239          * Only honoured if hardware has relevant pte bit
2240          */
2241         unsigned long gt_ro:1;
2242         unsigned int cache_level:3;
2243         unsigned int cache_dirty:1;
2244
2245         atomic_t frontbuffer_bits;
2246         unsigned int frontbuffer_ggtt_origin; /* write once */
2247
2248         /** Current tiling stride for the object, if it's tiled. */
2249         unsigned int tiling_and_stride;
2250 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2251 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2252 #define STRIDE_MASK (~TILING_MASK)
2253
2254         /** Count of VMA actually bound by this object */
2255         unsigned int bind_count;
2256         unsigned int pin_display;
2257
2258         struct sg_table *pages;
2259         int pages_pin_count;
2260         struct get_page {
2261                 struct scatterlist *sg;
2262                 int last;
2263         } get_page;
2264         void *mapping;
2265
2266         /** Breadcrumb of last rendering to the buffer.
2267          * There can only be one writer, but we allow for multiple readers.
2268          * If there is a writer that necessarily implies that all other
2269          * read requests are complete - but we may only be lazily clearing
2270          * the read requests. A read request is naturally the most recent
2271          * request on a ring, so we may have two different write and read
2272          * requests on one ring where the write request is older than the
2273          * read request. This allows for the CPU to read from an active
2274          * buffer by only waiting for the write to complete.
2275          */
2276         struct i915_gem_active last_read[I915_NUM_ENGINES];
2277         struct i915_gem_active last_write;
2278
2279         /** References from framebuffers, locks out tiling changes. */
2280         unsigned long framebuffer_references;
2281
2282         /** Record of address bit 17 of each page at last unbind. */
2283         unsigned long *bit_17;
2284
2285         struct i915_gem_userptr {
2286                 uintptr_t ptr;
2287                 unsigned read_only :1;
2288                 unsigned workers :4;
2289 #define I915_GEM_USERPTR_MAX_WORKERS 15
2290
2291                 struct i915_mm_struct *mm;
2292                 struct i915_mmu_object *mmu_object;
2293                 struct work_struct *work;
2294         } userptr;
2295
2296         /** for phys allocated objects */
2297         struct drm_dma_handle *phys_handle;
2298 };
2299
2300 static inline struct drm_i915_gem_object *
2301 to_intel_bo(struct drm_gem_object *gem)
2302 {
2303         /* Assert that to_intel_bo(NULL) == NULL */
2304         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2305
2306         return container_of(gem, struct drm_i915_gem_object, base);
2307 }
2308
2309 static inline struct drm_i915_gem_object *
2310 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2311 {
2312         return to_intel_bo(drm_gem_object_lookup(file, handle));
2313 }
2314
2315 __deprecated
2316 extern struct drm_gem_object *
2317 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2318
2319 __attribute__((nonnull))
2320 static inline struct drm_i915_gem_object *
2321 i915_gem_object_get(struct drm_i915_gem_object *obj)
2322 {
2323         drm_gem_object_reference(&obj->base);
2324         return obj;
2325 }
2326
2327 __deprecated
2328 extern void drm_gem_object_reference(struct drm_gem_object *);
2329
2330 __attribute__((nonnull))
2331 static inline void
2332 i915_gem_object_put(struct drm_i915_gem_object *obj)
2333 {
2334         drm_gem_object_unreference(&obj->base);
2335 }
2336
2337 __deprecated
2338 extern void drm_gem_object_unreference(struct drm_gem_object *);
2339
2340 __attribute__((nonnull))
2341 static inline void
2342 i915_gem_object_put_unlocked(struct drm_i915_gem_object *obj)
2343 {
2344         drm_gem_object_unreference_unlocked(&obj->base);
2345 }
2346
2347 __deprecated
2348 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2349
2350 static inline void
2351 i915_gem_object_set_readonly(struct drm_i915_gem_object *obj)
2352 {
2353         obj->base.vma_node.readonly = true;
2354 }
2355
2356 static inline bool
2357 i915_gem_object_is_readonly(const struct drm_i915_gem_object *obj)
2358 {
2359         return obj->base.vma_node.readonly;
2360 }
2361
2362 static inline bool
2363 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2364 {
2365         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2366 }
2367
2368 static inline unsigned long
2369 i915_gem_object_get_active(const struct drm_i915_gem_object *obj)
2370 {
2371         return (obj->flags >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK;
2372 }
2373
2374 static inline bool
2375 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2376 {
2377         return i915_gem_object_get_active(obj);
2378 }
2379
2380 static inline void
2381 i915_gem_object_set_active(struct drm_i915_gem_object *obj, int engine)
2382 {
2383         obj->flags |= BIT(engine + I915_BO_ACTIVE_SHIFT);
2384 }
2385
2386 static inline void
2387 i915_gem_object_clear_active(struct drm_i915_gem_object *obj, int engine)
2388 {
2389         obj->flags &= ~BIT(engine + I915_BO_ACTIVE_SHIFT);
2390 }
2391
2392 static inline bool
2393 i915_gem_object_has_active_engine(const struct drm_i915_gem_object *obj,
2394                                   int engine)
2395 {
2396         return obj->flags & BIT(engine + I915_BO_ACTIVE_SHIFT);
2397 }
2398
2399 static inline unsigned int
2400 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2401 {
2402         return obj->tiling_and_stride & TILING_MASK;
2403 }
2404
2405 static inline bool
2406 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2407 {
2408         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2409 }
2410
2411 static inline unsigned int
2412 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2413 {
2414         return obj->tiling_and_stride & STRIDE_MASK;
2415 }
2416
2417 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2418 {
2419         i915_gem_object_get(vma->obj);
2420         return vma;
2421 }
2422
2423 static inline void i915_vma_put(struct i915_vma *vma)
2424 {
2425         lockdep_assert_held(&vma->vm->dev->struct_mutex);
2426         i915_gem_object_put(vma->obj);
2427 }
2428
2429 /*
2430  * Optimised SGL iterator for GEM objects
2431  */
2432 static __always_inline struct sgt_iter {
2433         struct scatterlist *sgp;
2434         union {
2435                 unsigned long pfn;
2436                 dma_addr_t dma;
2437         };
2438         unsigned int curr;
2439         unsigned int max;
2440 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2441         struct sgt_iter s = { .sgp = sgl };
2442
2443         if (s.sgp) {
2444                 s.max = s.curr = s.sgp->offset;
2445                 s.max += s.sgp->length;
2446                 if (dma)
2447                         s.dma = sg_dma_address(s.sgp);
2448                 else
2449                         s.pfn = page_to_pfn(sg_page(s.sgp));
2450         }
2451
2452         return s;
2453 }
2454
2455 /**
2456  * __sg_next - return the next scatterlist entry in a list
2457  * @sg:         The current sg entry
2458  *
2459  * Description:
2460  *   If the entry is the last, return NULL; otherwise, step to the next
2461  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2462  *   otherwise just return the pointer to the current element.
2463  **/
2464 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2465 {
2466 #ifdef CONFIG_DEBUG_SG
2467         BUG_ON(sg->sg_magic != SG_MAGIC);
2468 #endif
2469         return sg_is_last(sg) ? NULL :
2470                 likely(!sg_is_chain(++sg)) ? sg :
2471                 sg_chain_ptr(sg);
2472 }
2473
2474 /**
2475  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2476  * @__dmap:     DMA address (output)
2477  * @__iter:     'struct sgt_iter' (iterator state, internal)
2478  * @__sgt:      sg_table to iterate over (input)
2479  */
2480 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2481         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2482              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2483              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2484              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2485
2486 /**
2487  * for_each_sgt_page - iterate over the pages of the given sg_table
2488  * @__pp:       page pointer (output)
2489  * @__iter:     'struct sgt_iter' (iterator state, internal)
2490  * @__sgt:      sg_table to iterate over (input)
2491  */
2492 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2493         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2494              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2495               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2496              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2497              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2498
2499 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2500 #define __I915__(p) ({ \
2501         struct drm_i915_private *__p; \
2502         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2503                 __p = (struct drm_i915_private *)p; \
2504         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2505                 __p = to_i915((struct drm_device *)p); \
2506         else \
2507                 BUILD_BUG(); \
2508         __p; \
2509 })
2510 #define INTEL_INFO(p)   (&__I915__(p)->info)
2511 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2512 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2513
2514 #define REVID_FOREVER           0xff
2515 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2516
2517 #define GEN_FOREVER (0)
2518 /*
2519  * Returns true if Gen is in inclusive range [Start, End].
2520  *
2521  * Use GEN_FOREVER for unbound start and or end.
2522  */
2523 #define IS_GEN(p, s, e) ({ \
2524         unsigned int __s = (s), __e = (e); \
2525         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2526         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2527         if ((__s) != GEN_FOREVER) \
2528                 __s = (s) - 1; \
2529         if ((__e) == GEN_FOREVER) \
2530                 __e = BITS_PER_LONG - 1; \
2531         else \
2532                 __e = (e) - 1; \
2533         !!(INTEL_INFO(p)->gen_mask & GENMASK((__e), (__s))); \
2534 })
2535
2536 /*
2537  * Return true if revision is in range [since,until] inclusive.
2538  *
2539  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2540  */
2541 #define IS_REVID(p, since, until) \
2542         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2543
2544 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2545 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2546 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2547 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2548 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2549 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2550 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2551 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2552 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2553 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2554 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2555 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2556 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2557 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2558 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2559 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2560 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2561 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2562 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2563                                  INTEL_DEVID(dev) == 0x0152 || \
2564                                  INTEL_DEVID(dev) == 0x015a)
2565 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2566 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2567 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2568 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->is_broadwell)
2569 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2570 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2571 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2572 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2573 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2574                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2575 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2576                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2577                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2578                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2579 /* ULX machines are also considered ULT. */
2580 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2581                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2582 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2583                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2584 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2585                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2586 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2587                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2588 /* ULX machines are also considered ULT. */
2589 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2590                                  INTEL_DEVID(dev) == 0x0A1E)
2591 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2592                                  INTEL_DEVID(dev) == 0x1913 || \
2593                                  INTEL_DEVID(dev) == 0x1916 || \
2594                                  INTEL_DEVID(dev) == 0x1921 || \
2595                                  INTEL_DEVID(dev) == 0x1926)
2596 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2597                                  INTEL_DEVID(dev) == 0x1915 || \
2598                                  INTEL_DEVID(dev) == 0x191E)
2599 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2600                                  INTEL_DEVID(dev) == 0x5913 || \
2601                                  INTEL_DEVID(dev) == 0x5916 || \
2602                                  INTEL_DEVID(dev) == 0x5921 || \
2603                                  INTEL_DEVID(dev) == 0x5926)
2604 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2605                                  INTEL_DEVID(dev) == 0x5915 || \
2606                                  INTEL_DEVID(dev) == 0x591E)
2607 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2608                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2609 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2610                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2611
2612 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2613
2614 #define SKL_REVID_A0            0x0
2615 #define SKL_REVID_B0            0x1
2616 #define SKL_REVID_C0            0x2
2617 #define SKL_REVID_D0            0x3
2618 #define SKL_REVID_E0            0x4
2619 #define SKL_REVID_F0            0x5
2620 #define SKL_REVID_G0            0x6
2621 #define SKL_REVID_H0            0x7
2622
2623 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2624
2625 #define BXT_REVID_A0            0x0
2626 #define BXT_REVID_A1            0x1
2627 #define BXT_REVID_B0            0x3
2628 #define BXT_REVID_C0            0x9
2629
2630 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2631
2632 #define KBL_REVID_A0            0x0
2633 #define KBL_REVID_B0            0x1
2634 #define KBL_REVID_C0            0x2
2635 #define KBL_REVID_D0            0x3
2636 #define KBL_REVID_E0            0x4
2637
2638 #define IS_KBL_REVID(p, since, until) \
2639         (IS_KABYLAKE(p) && IS_REVID(p, since, until))
2640
2641 /*
2642  * The genX designation typically refers to the render engine, so render
2643  * capability related checks should use IS_GEN, while display and other checks
2644  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2645  * chips, etc.).
2646  */
2647 #define IS_GEN2(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(1)))
2648 #define IS_GEN3(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(2)))
2649 #define IS_GEN4(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(3)))
2650 #define IS_GEN5(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(4)))
2651 #define IS_GEN6(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(5)))
2652 #define IS_GEN7(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(6)))
2653 #define IS_GEN8(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(7)))
2654 #define IS_GEN9(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(8)))
2655
2656 /*
2657  * The Gen7 cmdparser copies the scanned buffer to the ggtt for execution
2658  * All later gens can run the final buffer from the ppgtt
2659  */
2660 #define CMDPARSER_USES_GGTT(dev_priv) IS_GEN7(dev_priv)
2661
2662 #define ENGINE_MASK(id) BIT(id)
2663 #define RENDER_RING     ENGINE_MASK(RCS)
2664 #define BSD_RING        ENGINE_MASK(VCS)
2665 #define BLT_RING        ENGINE_MASK(BCS)
2666 #define VEBOX_RING      ENGINE_MASK(VECS)
2667 #define BSD2_RING       ENGINE_MASK(VCS2)
2668 #define ALL_ENGINES     (~0)
2669
2670 #define HAS_ENGINE(dev_priv, id) \
2671         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2672
2673 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2674 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2675 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2676 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2677
2678 #define HAS_SECURE_BATCHES(dev_priv) (INTEL_GEN(dev_priv) < 6)
2679
2680 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2681 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2682 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2683 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2684                                  HAS_EDRAM(dev))
2685 #define HWS_NEEDS_PHYSICAL(dev) (INTEL_INFO(dev)->hws_needs_physical)
2686
2687 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->has_hw_contexts)
2688 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->has_logical_ring_contexts)
2689 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2690 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2691 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2692
2693 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2694 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2695
2696 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2697 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2698
2699 #define NEEDS_RC6_CTX_CORRUPTION_WA(dev_priv)   \
2700         (IS_BROADWELL(dev_priv) || INTEL_GEN(dev_priv) == 9)
2701
2702 /* WaRsDisableCoarsePowerGating:skl,bxt */
2703 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2704         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2705          (INTEL_GEN(dev_priv) == 9))
2706
2707 /*
2708  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2709  * even when in MSI mode. This results in spurious interrupt warnings if the
2710  * legacy irq no. is shared with another device. The kernel then disables that
2711  * interrupt source and so prevents the other device from working properly.
2712  */
2713 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2714 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->has_gmbus_irq)
2715
2716 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2717  * rows, which changed the alignment requirements and fence programming.
2718  */
2719 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2720                                                       IS_I915GM(dev)))
2721 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2722 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2723
2724 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2725 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2726 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2727
2728 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2729
2730 #define HAS_DP_MST(dev) (INTEL_INFO(dev)->has_dp_mst)
2731
2732 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2733 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2734 #define HAS_PSR(dev)            (INTEL_INFO(dev)->has_psr)
2735 #define HAS_RUNTIME_PM(dev)     (INTEL_INFO(dev)->has_runtime_pm)
2736 #define HAS_RC6(dev)            (INTEL_INFO(dev)->has_rc6)
2737 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->has_rc6p)
2738
2739 #define HAS_CSR(dev)    (INTEL_INFO(dev)->has_csr)
2740
2741 /*
2742  * For now, anything with a GuC requires uCode loading, and then supports
2743  * command submission once loaded. But these are logically independent
2744  * properties, so we have separate macros to test them.
2745  */
2746 #define HAS_GUC(dev)            (INTEL_INFO(dev)->has_guc)
2747 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2748 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2749
2750 #define HAS_RESOURCE_STREAMER(dev) (INTEL_INFO(dev)->has_resource_streamer)
2751
2752 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2753
2754 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2755 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2756 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2757 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2758 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2759 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2760 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2761 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2762 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2763 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2764 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2765 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2766
2767 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2768 #define HAS_PCH_KBP(dev) (INTEL_PCH_TYPE(dev) == PCH_KBP)
2769 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2770 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2771 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2772 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2773 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2774 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2775 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2776 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2777
2778 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->has_gmch_display)
2779
2780 /* DPF == dynamic parity feature */
2781 #define HAS_L3_DPF(dev) (INTEL_INFO(dev)->has_l3_dpf)
2782 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2783
2784 #define GT_FREQUENCY_MULTIPLIER 50
2785 #define GEN9_FREQ_SCALER 3
2786
2787 #include "i915_trace.h"
2788
2789 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2790 {
2791 #ifdef CONFIG_INTEL_IOMMU
2792         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2793                 return true;
2794 #endif
2795         return false;
2796 }
2797
2798 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2799 extern int i915_resume_switcheroo(struct drm_device *dev);
2800
2801 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2802                                 int enable_ppgtt);
2803
2804 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2805
2806 /* i915_drv.c */
2807 void __printf(3, 4)
2808 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2809               const char *fmt, ...);
2810
2811 #define i915_report_error(dev_priv, fmt, ...)                              \
2812         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2813
2814 #ifdef CONFIG_COMPAT
2815 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2816                               unsigned long arg);
2817 #endif
2818 extern const struct dev_pm_ops i915_pm_ops;
2819
2820 extern int i915_driver_load(struct pci_dev *pdev,
2821                             const struct pci_device_id *ent);
2822 extern void i915_driver_unload(struct drm_device *dev);
2823 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2824 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2825 extern void i915_reset(struct drm_i915_private *dev_priv);
2826 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2827 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2828 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2829 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2830 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2831 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2832 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2833
2834 /* intel_hotplug.c */
2835 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2836                            u32 pin_mask, u32 long_mask);
2837 void intel_hpd_init(struct drm_i915_private *dev_priv);
2838 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2839 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2840 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2841 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2842 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2843
2844 /* i915_irq.c */
2845 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2846 {
2847         unsigned long delay;
2848
2849         if (unlikely(!i915.enable_hangcheck))
2850                 return;
2851
2852         /* Don't continually defer the hangcheck so that it is always run at
2853          * least once after work has been scheduled on any ring. Otherwise,
2854          * we will ignore a hung ring if a second ring is kept busy.
2855          */
2856
2857         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2858         queue_delayed_work(system_long_wq,
2859                            &dev_priv->gpu_error.hangcheck_work, delay);
2860 }
2861
2862 __printf(3, 4)
2863 void i915_handle_error(struct drm_i915_private *dev_priv,
2864                        u32 engine_mask,
2865                        const char *fmt, ...);
2866
2867 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2868 int intel_irq_install(struct drm_i915_private *dev_priv);
2869 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2870
2871 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2872 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2873                                         bool restore_forcewake);
2874 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2875 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2876 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2877 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2878 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2879                                          bool restore);
2880 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2881 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2882                                 enum forcewake_domains domains);
2883 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2884                                 enum forcewake_domains domains);
2885 /* Like above but the caller must manage the uncore.lock itself.
2886  * Must be used with I915_READ_FW and friends.
2887  */
2888 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2889                                         enum forcewake_domains domains);
2890 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2891                                         enum forcewake_domains domains);
2892 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2893
2894 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2895
2896 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2897                             i915_reg_t reg,
2898                             const u32 mask,
2899                             const u32 value,
2900                             const unsigned long timeout_ms);
2901 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2902                                i915_reg_t reg,
2903                                const u32 mask,
2904                                const u32 value,
2905                                const unsigned long timeout_ms);
2906
2907 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2908 {
2909         return dev_priv->gvt.initialized;
2910 }
2911
2912 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
2913 {
2914         return dev_priv->vgpu.active;
2915 }
2916
2917 void
2918 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2919                      u32 status_mask);
2920
2921 void
2922 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2923                       u32 status_mask);
2924
2925 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2926 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2927 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2928                                    uint32_t mask,
2929                                    uint32_t bits);
2930 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2931                             uint32_t interrupt_mask,
2932                             uint32_t enabled_irq_mask);
2933 static inline void
2934 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2935 {
2936         ilk_update_display_irq(dev_priv, bits, bits);
2937 }
2938 static inline void
2939 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2940 {
2941         ilk_update_display_irq(dev_priv, bits, 0);
2942 }
2943 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
2944                          enum pipe pipe,
2945                          uint32_t interrupt_mask,
2946                          uint32_t enabled_irq_mask);
2947 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
2948                                        enum pipe pipe, uint32_t bits)
2949 {
2950         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
2951 }
2952 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
2953                                         enum pipe pipe, uint32_t bits)
2954 {
2955         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
2956 }
2957 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2958                                   uint32_t interrupt_mask,
2959                                   uint32_t enabled_irq_mask);
2960 static inline void
2961 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2962 {
2963         ibx_display_interrupt_update(dev_priv, bits, bits);
2964 }
2965 static inline void
2966 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
2967 {
2968         ibx_display_interrupt_update(dev_priv, bits, 0);
2969 }
2970
2971 /* i915_gem.c */
2972 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2973                           struct drm_file *file_priv);
2974 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2975                          struct drm_file *file_priv);
2976 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2977                           struct drm_file *file_priv);
2978 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2979                         struct drm_file *file_priv);
2980 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2981                         struct drm_file *file_priv);
2982 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2983                               struct drm_file *file_priv);
2984 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2985                              struct drm_file *file_priv);
2986 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2987                         struct drm_file *file_priv);
2988 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2989                          struct drm_file *file_priv);
2990 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2991                         struct drm_file *file_priv);
2992 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2993                                struct drm_file *file);
2994 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2995                                struct drm_file *file);
2996 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2997                             struct drm_file *file_priv);
2998 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2999                            struct drm_file *file_priv);
3000 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3001                         struct drm_file *file_priv);
3002 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3003                         struct drm_file *file_priv);
3004 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3005 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3006                            struct drm_file *file);
3007 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3008                                 struct drm_file *file_priv);
3009 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3010                         struct drm_file *file_priv);
3011 void i915_gem_load_init(struct drm_device *dev);
3012 void i915_gem_load_cleanup(struct drm_device *dev);
3013 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3014 int i915_gem_freeze(struct drm_i915_private *dev_priv);
3015 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3016
3017 void *i915_gem_object_alloc(struct drm_device *dev);
3018 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3019 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3020                          const struct drm_i915_gem_object_ops *ops);
3021 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3022                                                   size_t size);
3023 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3024                 struct drm_device *dev, const void *data, size_t size);
3025 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3026 void i915_gem_free_object(struct drm_gem_object *obj);
3027
3028 struct i915_vma * __must_check
3029 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3030                          const struct i915_ggtt_view *view,
3031                          u64 size,
3032                          u64 alignment,
3033                          u64 flags);
3034
3035 struct i915_vma * __must_check
3036 i915_gem_object_pin(struct drm_i915_gem_object *obj,
3037                     struct i915_address_space *vm,
3038                     const struct i915_ggtt_view *view,
3039                     u64 size,
3040                     u64 alignment,
3041                     u64 flags);
3042
3043 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3044                   u32 flags);
3045 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3046 int __must_check i915_vma_unbind(struct i915_vma *vma);
3047 void i915_vma_close(struct i915_vma *vma);
3048 void i915_vma_destroy(struct i915_vma *vma);
3049
3050 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3051 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3052 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3053 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3054
3055 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3056
3057 static inline int __sg_page_count(struct scatterlist *sg)
3058 {
3059         return sg->length >> PAGE_SHIFT;
3060 }
3061
3062 struct page *
3063 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3064
3065 static inline dma_addr_t
3066 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3067 {
3068         if (n < obj->get_page.last) {
3069                 obj->get_page.sg = obj->pages->sgl;
3070                 obj->get_page.last = 0;
3071         }
3072
3073         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3074                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3075                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3076                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3077         }
3078
3079         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3080 }
3081
3082 static inline struct page *
3083 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3084 {
3085         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3086                 return NULL;
3087
3088         if (n < obj->get_page.last) {
3089                 obj->get_page.sg = obj->pages->sgl;
3090                 obj->get_page.last = 0;
3091         }
3092
3093         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3094                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3095                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3096                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3097         }
3098
3099         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3100 }
3101
3102 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3103 {
3104         BUG_ON(obj->pages == NULL);
3105         obj->pages_pin_count++;
3106 }
3107
3108 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3109 {
3110         BUG_ON(obj->pages_pin_count == 0);
3111         obj->pages_pin_count--;
3112 }
3113
3114 enum i915_map_type {
3115         I915_MAP_WB = 0,
3116         I915_MAP_WC,
3117 };
3118
3119 /**
3120  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3121  * @obj - the object to map into kernel address space
3122  * @type - the type of mapping, used to select pgprot_t
3123  *
3124  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3125  * pages and then returns a contiguous mapping of the backing storage into
3126  * the kernel address space. Based on the @type of mapping, the PTE will be
3127  * set to either WriteBack or WriteCombine (via pgprot_t).
3128  *
3129  * The caller must hold the struct_mutex, and is responsible for calling
3130  * i915_gem_object_unpin_map() when the mapping is no longer required.
3131  *
3132  * Returns the pointer through which to access the mapped object, or an
3133  * ERR_PTR() on error.
3134  */
3135 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3136                                            enum i915_map_type type);
3137
3138 /**
3139  * i915_gem_object_unpin_map - releases an earlier mapping
3140  * @obj - the object to unmap
3141  *
3142  * After pinning the object and mapping its pages, once you are finished
3143  * with your access, call i915_gem_object_unpin_map() to release the pin
3144  * upon the mapping. Once the pin count reaches zero, that mapping may be
3145  * removed.
3146  *
3147  * The caller must hold the struct_mutex.
3148  */
3149 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3150 {
3151         lockdep_assert_held(&obj->base.dev->struct_mutex);
3152         i915_gem_object_unpin_pages(obj);
3153 }
3154
3155 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3156                                     unsigned int *needs_clflush);
3157 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3158                                      unsigned int *needs_clflush);
3159 #define CLFLUSH_BEFORE 0x1
3160 #define CLFLUSH_AFTER 0x2
3161 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3162
3163 static inline void
3164 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3165 {
3166         i915_gem_object_unpin_pages(obj);
3167 }
3168
3169 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3170 void i915_vma_move_to_active(struct i915_vma *vma,
3171                              struct drm_i915_gem_request *req,
3172                              unsigned int flags);
3173 int i915_gem_dumb_create(struct drm_file *file_priv,
3174                          struct drm_device *dev,
3175                          struct drm_mode_create_dumb *args);
3176 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3177                       uint32_t handle, uint64_t *offset);
3178 int i915_gem_mmap_gtt_version(void);
3179
3180 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3181                        struct drm_i915_gem_object *new,
3182                        unsigned frontbuffer_bits);
3183
3184 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3185
3186 struct drm_i915_gem_request *
3187 i915_gem_find_active_request(struct intel_engine_cs *engine);
3188
3189 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3190
3191 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3192 {
3193         return unlikely(test_bit(I915_RESET_IN_PROGRESS, &error->flags));
3194 }
3195
3196 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3197 {
3198         return unlikely(test_bit(I915_WEDGED, &error->flags));
3199 }
3200
3201 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3202 {
3203         return i915_reset_in_progress(error) | i915_terminally_wedged(error);
3204 }
3205
3206 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3207 {
3208         return READ_ONCE(error->reset_count);
3209 }
3210
3211 void i915_gem_reset(struct drm_i915_private *dev_priv);
3212 void i915_gem_set_wedged(struct drm_i915_private *dev_priv);
3213 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3214 int __must_check i915_gem_init(struct drm_device *dev);
3215 int __must_check i915_gem_init_hw(struct drm_device *dev);
3216 void i915_gem_init_swizzling(struct drm_device *dev);
3217 void i915_gem_cleanup_engines(struct drm_device *dev);
3218 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3219                                         unsigned int flags);
3220 int __must_check i915_gem_suspend(struct drm_device *dev);
3221 void i915_gem_resume(struct drm_device *dev);
3222 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3223 int __must_check
3224 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3225                                bool readonly);
3226 int __must_check
3227 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3228                                   bool write);
3229 int __must_check
3230 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3231 struct i915_vma * __must_check
3232 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3233                                      u32 alignment,
3234                                      const struct i915_ggtt_view *view);
3235 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3236 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3237                                 int align);
3238 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3239 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3240
3241 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3242                            int tiling_mode);
3243 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3244                                 int tiling_mode, bool fenced);
3245
3246 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3247                                     enum i915_cache_level cache_level);
3248
3249 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3250                                 struct dma_buf *dma_buf);
3251
3252 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3253                                 struct drm_gem_object *gem_obj, int flags);
3254
3255 struct i915_vma *
3256 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3257                      struct i915_address_space *vm,
3258                      const struct i915_ggtt_view *view);
3259
3260 struct i915_vma *
3261 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3262                                   struct i915_address_space *vm,
3263                                   const struct i915_ggtt_view *view);
3264
3265 static inline struct i915_hw_ppgtt *
3266 i915_vm_to_ppgtt(struct i915_address_space *vm)
3267 {
3268         return container_of(vm, struct i915_hw_ppgtt, base);
3269 }
3270
3271 static inline struct i915_vma *
3272 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3273                         const struct i915_ggtt_view *view)
3274 {
3275         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3276 }
3277
3278 static inline unsigned long
3279 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3280                             const struct i915_ggtt_view *view)
3281 {
3282         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3283 }
3284
3285 /* i915_gem_fence.c */
3286 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3287 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3288
3289 /**
3290  * i915_vma_pin_fence - pin fencing state
3291  * @vma: vma to pin fencing for
3292  *
3293  * This pins the fencing state (whether tiled or untiled) to make sure the
3294  * vma (and its object) is ready to be used as a scanout target. Fencing
3295  * status must be synchronize first by calling i915_vma_get_fence():
3296  *
3297  * The resulting fence pin reference must be released again with
3298  * i915_vma_unpin_fence().
3299  *
3300  * Returns:
3301  *
3302  * True if the vma has a fence, false otherwise.
3303  */
3304 static inline bool
3305 i915_vma_pin_fence(struct i915_vma *vma)
3306 {
3307         if (vma->fence) {
3308                 vma->fence->pin_count++;
3309                 return true;
3310         } else
3311                 return false;
3312 }
3313
3314 /**
3315  * i915_vma_unpin_fence - unpin fencing state
3316  * @vma: vma to unpin fencing for
3317  *
3318  * This releases the fence pin reference acquired through
3319  * i915_vma_pin_fence. It will handle both objects with and without an
3320  * attached fence correctly, callers do not need to distinguish this.
3321  */
3322 static inline void
3323 i915_vma_unpin_fence(struct i915_vma *vma)
3324 {
3325         if (vma->fence) {
3326                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3327                 vma->fence->pin_count--;
3328         }
3329 }
3330
3331 void i915_gem_restore_fences(struct drm_device *dev);
3332
3333 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3334 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3335 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3336
3337 /* i915_gem_context.c */
3338 int __must_check i915_gem_context_init(struct drm_device *dev);
3339 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3340 void i915_gem_context_fini(struct drm_device *dev);
3341 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3342 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3343 int i915_switch_context(struct drm_i915_gem_request *req);
3344 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3345 void i915_gem_context_free(struct kref *ctx_ref);
3346 struct drm_i915_gem_object *
3347 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3348 struct i915_gem_context *
3349 i915_gem_context_create_gvt(struct drm_device *dev);
3350
3351 static inline struct i915_gem_context *
3352 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3353 {
3354         struct i915_gem_context *ctx;
3355
3356         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3357
3358         ctx = idr_find(&file_priv->context_idr, id);
3359         if (!ctx)
3360                 return ERR_PTR(-ENOENT);
3361
3362         return ctx;
3363 }
3364
3365 static inline struct i915_gem_context *
3366 i915_gem_context_get(struct i915_gem_context *ctx)
3367 {
3368         kref_get(&ctx->ref);
3369         return ctx;
3370 }
3371
3372 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3373 {
3374         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3375         kref_put(&ctx->ref, i915_gem_context_free);
3376 }
3377
3378 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3379 {
3380         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3381 }
3382
3383 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3384                                   struct drm_file *file);
3385 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3386                                    struct drm_file *file);
3387 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3388                                     struct drm_file *file_priv);
3389 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3390                                     struct drm_file *file_priv);
3391 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3392                                        struct drm_file *file);
3393
3394 /* i915_gem_evict.c */
3395 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3396                                           u64 min_size, u64 alignment,
3397                                           unsigned cache_level,
3398                                           u64 start, u64 end,
3399                                           unsigned flags);
3400 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3401 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3402
3403 /* belongs in i915_gem_gtt.h */
3404 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3405 {
3406         wmb();
3407         if (INTEL_GEN(dev_priv) < 6)
3408                 intel_gtt_chipset_flush();
3409 }
3410
3411 /* i915_gem_stolen.c */
3412 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3413                                 struct drm_mm_node *node, u64 size,
3414                                 unsigned alignment);
3415 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3416                                          struct drm_mm_node *node, u64 size,
3417                                          unsigned alignment, u64 start,
3418                                          u64 end);
3419 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3420                                  struct drm_mm_node *node);
3421 int i915_gem_init_stolen(struct drm_device *dev);
3422 void i915_gem_cleanup_stolen(struct drm_device *dev);
3423 struct drm_i915_gem_object *
3424 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3425 struct drm_i915_gem_object *
3426 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3427                                                u32 stolen_offset,
3428                                                u32 gtt_offset,
3429                                                u32 size);
3430
3431 /* i915_gem_shrinker.c */
3432 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3433                               unsigned long target,
3434                               unsigned flags);
3435 #define I915_SHRINK_PURGEABLE 0x1
3436 #define I915_SHRINK_UNBOUND 0x2
3437 #define I915_SHRINK_BOUND 0x4
3438 #define I915_SHRINK_ACTIVE 0x8
3439 #define I915_SHRINK_VMAPS 0x10
3440 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3441 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3442 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3443
3444
3445 /* i915_gem_tiling.c */
3446 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3447 {
3448         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3449
3450         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3451                 i915_gem_object_is_tiled(obj);
3452 }
3453
3454 /* i915_debugfs.c */
3455 #ifdef CONFIG_DEBUG_FS
3456 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3457 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3458 int i915_debugfs_connector_add(struct drm_connector *connector);
3459 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3460 #else
3461 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3462 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3463 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3464 { return 0; }
3465 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3466 #endif
3467
3468 /* i915_gpu_error.c */
3469 __printf(2, 3)
3470 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3471 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3472                             const struct i915_error_state_file_priv *error);
3473 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3474                               struct drm_i915_private *i915,
3475                               size_t count, loff_t pos);
3476 static inline void i915_error_state_buf_release(
3477         struct drm_i915_error_state_buf *eb)
3478 {
3479         kfree(eb->buf);
3480 }
3481 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3482                               u32 engine_mask,
3483                               const char *error_msg);
3484 void i915_error_state_get(struct drm_device *dev,
3485                           struct i915_error_state_file_priv *error_priv);
3486 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3487 void i915_destroy_error_state(struct drm_device *dev);
3488
3489 void i915_get_extra_instdone(struct drm_i915_private *dev_priv, uint32_t *instdone);
3490 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3491
3492 /* i915_cmd_parser.c */
3493 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3494 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3495 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3496 int intel_engine_cmd_parser(struct i915_gem_context *cxt,
3497                             struct intel_engine_cs *engine,
3498                             struct drm_i915_gem_object *batch_obj,
3499                             u64 user_batch_start,
3500                             u32 batch_start_offset,
3501                             u32 batch_len,
3502                             struct drm_i915_gem_object *shadow_batch_obj,
3503                             u64 shadow_batch_start);
3504
3505 /* i915_suspend.c */
3506 extern int i915_save_state(struct drm_device *dev);
3507 extern int i915_restore_state(struct drm_device *dev);
3508
3509 /* i915_sysfs.c */
3510 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3511 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3512
3513 /* intel_i2c.c */
3514 extern int intel_setup_gmbus(struct drm_device *dev);
3515 extern void intel_teardown_gmbus(struct drm_device *dev);
3516 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3517                                      unsigned int pin);
3518
3519 extern struct i2c_adapter *
3520 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3521 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3522 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3523 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3524 {
3525         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3526 }
3527 extern void intel_i2c_reset(struct drm_device *dev);
3528
3529 /* intel_bios.c */
3530 void intel_bios_init(struct drm_i915_private *dev_priv);
3531 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3532 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3533 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3534 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3535 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3536 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3537 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3538 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3539                                      enum port port);
3540
3541 /* intel_opregion.c */
3542 #ifdef CONFIG_ACPI
3543 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3544 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3545 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3546 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3547 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3548                                          bool enable);
3549 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3550                                          pci_power_t state);
3551 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3552 #else
3553 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3554 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3555 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3556 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3557 {
3558 }
3559 static inline int
3560 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3561 {
3562         return 0;
3563 }
3564 static inline int
3565 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3566 {
3567         return 0;
3568 }
3569 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3570 {
3571         return -ENODEV;
3572 }
3573 #endif
3574
3575 /* intel_acpi.c */
3576 #ifdef CONFIG_ACPI
3577 extern void intel_register_dsm_handler(void);
3578 extern void intel_unregister_dsm_handler(void);
3579 #else
3580 static inline void intel_register_dsm_handler(void) { return; }
3581 static inline void intel_unregister_dsm_handler(void) { return; }
3582 #endif /* CONFIG_ACPI */
3583
3584 /* intel_device_info.c */
3585 static inline struct intel_device_info *
3586 mkwrite_device_info(struct drm_i915_private *dev_priv)
3587 {
3588         return (struct intel_device_info *)&dev_priv->info;
3589 }
3590
3591 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3592 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3593
3594 /* modesetting */
3595 extern void intel_modeset_init_hw(struct drm_device *dev);
3596 extern void intel_modeset_init(struct drm_device *dev);
3597 extern void intel_modeset_gem_init(struct drm_device *dev);
3598 extern void intel_modeset_cleanup(struct drm_device *dev);
3599 extern int intel_connector_register(struct drm_connector *);
3600 extern void intel_connector_unregister(struct drm_connector *);
3601 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3602 extern void intel_display_resume(struct drm_device *dev);
3603 extern void i915_redisable_vga(struct drm_device *dev);
3604 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3605 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3606 extern void intel_init_pch_refclk(struct drm_device *dev);
3607 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3608 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3609                                   bool enable);
3610
3611 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3612                         struct drm_file *file);
3613
3614 /* overlay */
3615 extern struct intel_overlay_error_state *
3616 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3617 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3618                                             struct intel_overlay_error_state *error);
3619
3620 extern struct intel_display_error_state *
3621 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3622 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3623                                             struct drm_device *dev,
3624                                             struct intel_display_error_state *error);
3625
3626 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3627 int sandybridge_pcode_write_timeout(struct drm_i915_private *dev_priv, u32 mbox,
3628                                     u32 val, int timeout_us);
3629 #define sandybridge_pcode_write(dev_priv, mbox, val)    \
3630         sandybridge_pcode_write_timeout(dev_priv, mbox, val, 500)
3631
3632 int skl_pcode_request(struct drm_i915_private *dev_priv, u32 mbox, u32 request,
3633                       u32 reply_mask, u32 reply, int timeout_base_ms);
3634
3635 /* intel_sideband.c */
3636 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3637 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3638 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3639 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3640 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3641 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3642 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3643 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3644 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3645 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3646 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3647 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3648 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3649 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3650                    enum intel_sbi_destination destination);
3651 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3652                      enum intel_sbi_destination destination);
3653 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3654 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3655
3656 /* intel_dpio_phy.c */
3657 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3658                               u32 deemph_reg_value, u32 margin_reg_value,
3659                               bool uniq_trans_scale);
3660 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3661                               bool reset);
3662 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3663 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3664 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3665 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3666
3667 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3668                               u32 demph_reg_value, u32 preemph_reg_value,
3669                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3670 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3671 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3672 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3673
3674 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3675 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3676
3677 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3678 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3679
3680 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3681 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3682 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3683 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3684
3685 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3686 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3687 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3688 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3689
3690 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3691  * will be implemented using 2 32-bit writes in an arbitrary order with
3692  * an arbitrary delay between them. This can cause the hardware to
3693  * act upon the intermediate value, possibly leading to corruption and
3694  * machine death. For this reason we do not support I915_WRITE64, or
3695  * dev_priv->uncore.funcs.mmio_writeq.
3696  *
3697  * When reading a 64-bit value as two 32-bit values, the delay may cause
3698  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3699  * occasionally a 64-bit register does not actualy support a full readq
3700  * and must be read using two 32-bit reads.
3701  *
3702  * You have been warned.
3703  */
3704 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3705
3706 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3707         u32 upper, lower, old_upper, loop = 0;                          \
3708         upper = I915_READ(upper_reg);                                   \
3709         do {                                                            \
3710                 old_upper = upper;                                      \
3711                 lower = I915_READ(lower_reg);                           \
3712                 upper = I915_READ(upper_reg);                           \
3713         } while (upper != old_upper && loop++ < 2);                     \
3714         (u64)upper << 32 | lower; })
3715
3716 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3717 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3718
3719 #define __raw_read(x, s) \
3720 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3721                                              i915_reg_t reg) \
3722 { \
3723         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3724 }
3725
3726 #define __raw_write(x, s) \
3727 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3728                                        i915_reg_t reg, uint##x##_t val) \
3729 { \
3730         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3731 }
3732 __raw_read(8, b)
3733 __raw_read(16, w)
3734 __raw_read(32, l)
3735 __raw_read(64, q)
3736
3737 __raw_write(8, b)
3738 __raw_write(16, w)
3739 __raw_write(32, l)
3740 __raw_write(64, q)
3741
3742 #undef __raw_read
3743 #undef __raw_write
3744
3745 /* These are untraced mmio-accessors that are only valid to be used inside
3746  * critical sections inside IRQ handlers where forcewake is explicitly
3747  * controlled.
3748  * Think twice, and think again, before using these.
3749  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3750  * intel_uncore_forcewake_irqunlock().
3751  */
3752 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3753 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3754 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3755 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3756
3757 /* "Broadcast RGB" property */
3758 #define INTEL_BROADCAST_RGB_AUTO 0
3759 #define INTEL_BROADCAST_RGB_FULL 1
3760 #define INTEL_BROADCAST_RGB_LIMITED 2
3761
3762 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3763 {
3764         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3765                 return VLV_VGACNTRL;
3766         else if (INTEL_INFO(dev)->gen >= 5)
3767                 return CPU_VGACNTRL;
3768         else
3769                 return VGACNTRL;
3770 }
3771
3772 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3773 {
3774         unsigned long j = msecs_to_jiffies(m);
3775
3776         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3777 }
3778
3779 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3780 {
3781         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3782 }
3783
3784 static inline unsigned long
3785 timespec_to_jiffies_timeout(const struct timespec *value)
3786 {
3787         unsigned long j = timespec_to_jiffies(value);
3788
3789         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3790 }
3791
3792 /*
3793  * If you need to wait X milliseconds between events A and B, but event B
3794  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3795  * when event A happened, then just before event B you call this function and
3796  * pass the timestamp as the first argument, and X as the second argument.
3797  */
3798 static inline void
3799 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3800 {
3801         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3802
3803         /*
3804          * Don't re-read the value of "jiffies" every time since it may change
3805          * behind our back and break the math.
3806          */
3807         tmp_jiffies = jiffies;
3808         target_jiffies = timestamp_jiffies +
3809                          msecs_to_jiffies_timeout(to_wait_ms);
3810
3811         if (time_after(target_jiffies, tmp_jiffies)) {
3812                 remaining_jiffies = target_jiffies - tmp_jiffies;
3813                 while (remaining_jiffies)
3814                         remaining_jiffies =
3815                             schedule_timeout_uninterruptible(remaining_jiffies);
3816         }
3817 }
3818
3819 static inline bool
3820 __i915_request_irq_complete(struct drm_i915_gem_request *req)
3821 {
3822         struct intel_engine_cs *engine = req->engine;
3823
3824         /* Before we do the heavier coherent read of the seqno,
3825          * check the value (hopefully) in the CPU cacheline.
3826          */
3827         if (i915_gem_request_completed(req))
3828                 return true;
3829
3830         /* Ensure our read of the seqno is coherent so that we
3831          * do not "miss an interrupt" (i.e. if this is the last
3832          * request and the seqno write from the GPU is not visible
3833          * by the time the interrupt fires, we will see that the
3834          * request is incomplete and go back to sleep awaiting
3835          * another interrupt that will never come.)
3836          *
3837          * Strictly, we only need to do this once after an interrupt,
3838          * but it is easier and safer to do it every time the waiter
3839          * is woken.
3840          */
3841         if (engine->irq_seqno_barrier &&
3842             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
3843             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
3844                 struct task_struct *tsk;
3845
3846                 /* The ordering of irq_posted versus applying the barrier
3847                  * is crucial. The clearing of the current irq_posted must
3848                  * be visible before we perform the barrier operation,
3849                  * such that if a subsequent interrupt arrives, irq_posted
3850                  * is reasserted and our task rewoken (which causes us to
3851                  * do another __i915_request_irq_complete() immediately
3852                  * and reapply the barrier). Conversely, if the clear
3853                  * occurs after the barrier, then an interrupt that arrived
3854                  * whilst we waited on the barrier would not trigger a
3855                  * barrier on the next pass, and the read may not see the
3856                  * seqno update.
3857                  */
3858                 engine->irq_seqno_barrier(engine);
3859
3860                 /* If we consume the irq, but we are no longer the bottom-half,
3861                  * the real bottom-half may not have serialised their own
3862                  * seqno check with the irq-barrier (i.e. may have inspected
3863                  * the seqno before we believe it coherent since they see
3864                  * irq_posted == false but we are still running).
3865                  */
3866                 rcu_read_lock();
3867                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
3868                 if (tsk && tsk != current)
3869                         /* Note that if the bottom-half is changed as we
3870                          * are sending the wake-up, the new bottom-half will
3871                          * be woken by whomever made the change. We only have
3872                          * to worry about when we steal the irq-posted for
3873                          * ourself.
3874                          */
3875                         wake_up_process(tsk);
3876                 rcu_read_unlock();
3877
3878                 if (i915_gem_request_completed(req))
3879                         return true;
3880         }
3881
3882         return false;
3883 }
3884
3885 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
3886 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
3887
3888 /* i915_mm.c */
3889 int remap_io_mapping(struct vm_area_struct *vma,
3890                      unsigned long addr, unsigned long pfn, unsigned long size,
3891                      struct io_mapping *iomap);
3892
3893 #define ptr_mask_bits(ptr) ({                                           \
3894         unsigned long __v = (unsigned long)(ptr);                       \
3895         (typeof(ptr))(__v & PAGE_MASK);                                 \
3896 })
3897
3898 #define ptr_unpack_bits(ptr, bits) ({                                   \
3899         unsigned long __v = (unsigned long)(ptr);                       \
3900         (bits) = __v & ~PAGE_MASK;                                      \
3901         (typeof(ptr))(__v & PAGE_MASK);                                 \
3902 })
3903
3904 #define ptr_pack_bits(ptr, bits)                                        \
3905         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
3906
3907 #define fetch_and_zero(ptr) ({                                          \
3908         typeof(*ptr) __T = *(ptr);                                      \
3909         *(ptr) = (typeof(*ptr))0;                                       \
3910         __T;                                                            \
3911 })
3912
3913 #endif