GNU Linux-libre 4.14.294-gnu1
[releases.git] / drivers / dma / Kconfig
1 #
2 # DMA engine configuration
3 #
4
5 menuconfig DMADEVICES
6         bool "DMA Engine support"
7         depends on HAS_DMA
8         help
9           DMA engines can do asynchronous data transfers without
10           involving the host CPU.  Currently, this framework can be
11           used to offload memory copies in the network stack and
12           RAID operations in the MD driver.  This menu only presents
13           DMA Device drivers supported by the configured arch, it may
14           be empty in some cases.
15
16 config DMADEVICES_DEBUG
17         bool "DMA Engine debugging"
18         depends on DMADEVICES != n
19         help
20           This is an option for use by developers; most people should
21           say N here.  This enables DMA engine core and driver debugging.
22
23 config DMADEVICES_VDEBUG
24         bool "DMA Engine verbose debugging"
25         depends on DMADEVICES_DEBUG != n
26         help
27           This is an option for use by developers; most people should
28           say N here.  This enables deeper (more verbose) debugging of
29           the DMA engine core and drivers.
30
31
32 if DMADEVICES
33
34 comment "DMA Devices"
35
36 #core
37 config ASYNC_TX_ENABLE_CHANNEL_SWITCH
38         bool
39
40 config ARCH_HAS_ASYNC_TX_FIND_CHANNEL
41         bool
42
43 config DMA_ENGINE
44         bool
45
46 config DMA_VIRTUAL_CHANNELS
47         tristate
48
49 config DMA_ACPI
50         def_bool y
51         depends on ACPI
52
53 config DMA_OF
54         def_bool y
55         depends on OF
56         select DMA_ENGINE
57
58 #devices
59 config ALTERA_MSGDMA
60         tristate "Altera / Intel mSGDMA Engine"
61         depends on HAS_IOMEM
62         select DMA_ENGINE
63         help
64           Enable support for Altera / Intel mSGDMA controller.
65
66 config AMBA_PL08X
67         bool "ARM PrimeCell PL080 or PL081 support"
68         depends on ARM_AMBA
69         select DMA_ENGINE
70         select DMA_VIRTUAL_CHANNELS
71         help
72           Say yes if your platform has a PL08x DMAC device which can
73           provide DMA engine support. This includes the original ARM
74           PL080 and PL081, Samsungs PL080 derivative and Faraday
75           Technology's FTDMAC020 PL080 derivative.
76
77 config AMCC_PPC440SPE_ADMA
78         tristate "AMCC PPC440SPe ADMA support"
79         depends on 440SPe || 440SP
80         select DMA_ENGINE
81         select DMA_ENGINE_RAID
82         select ARCH_HAS_ASYNC_TX_FIND_CHANNEL
83         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
84         help
85           Enable support for the AMCC PPC440SPe RAID engines.
86
87 config AT_HDMAC
88         tristate "Atmel AHB DMA support"
89         depends on ARCH_AT91
90         select DMA_ENGINE
91         help
92           Support the Atmel AHB DMA controller.
93
94 config AT_XDMAC
95         tristate "Atmel XDMA support"
96         depends on ARCH_AT91
97         select DMA_ENGINE
98         help
99           Support the Atmel XDMA controller.
100
101 config AXI_DMAC
102         tristate "Analog Devices AXI-DMAC DMA support"
103         depends on MICROBLAZE || NIOS2 || ARCH_ZYNQ || ARCH_SOCFPGA || COMPILE_TEST
104         select DMA_ENGINE
105         select DMA_VIRTUAL_CHANNELS
106         help
107           Enable support for the Analog Devices AXI-DMAC peripheral. This DMA
108           controller is often used in Analog Device's reference designs for FPGA
109           platforms.
110
111 config BCM_SBA_RAID
112         tristate "Broadcom SBA RAID engine support"
113         depends on ARM64 || COMPILE_TEST
114         depends on MAILBOX && RAID6_PQ
115         select DMA_ENGINE
116         select DMA_ENGINE_RAID
117         select ASYNC_TX_DISABLE_XOR_VAL_DMA
118         select ASYNC_TX_DISABLE_PQ_VAL_DMA
119         default ARCH_BCM_IPROC
120         help
121           Enable support for Broadcom SBA RAID Engine. The SBA RAID
122           engine is available on most of the Broadcom iProc SoCs. It
123           has the capability to offload memcpy, xor and pq computation
124           for raid5/6.
125
126 config COH901318
127         bool "ST-Ericsson COH901318 DMA support"
128         select DMA_ENGINE
129         depends on ARCH_U300 || COMPILE_TEST
130         help
131           Enable support for ST-Ericsson COH 901 318 DMA.
132
133 config DMA_BCM2835
134         tristate "BCM2835 DMA engine support"
135         depends on ARCH_BCM2835
136         select DMA_ENGINE
137         select DMA_VIRTUAL_CHANNELS
138
139 config DMA_JZ4740
140         tristate "JZ4740 DMA support"
141         depends on MACH_JZ4740 || COMPILE_TEST
142         select DMA_ENGINE
143         select DMA_VIRTUAL_CHANNELS
144
145 config DMA_JZ4780
146         tristate "JZ4780 DMA support"
147         depends on MIPS || COMPILE_TEST
148         select DMA_ENGINE
149         select DMA_VIRTUAL_CHANNELS
150         help
151           This selects support for the DMA controller in Ingenic JZ4780 SoCs.
152           If you have a board based on such a SoC and wish to use DMA for
153           devices which can use the DMA controller, say Y or M here.
154
155 config DMA_OMAP
156         tristate "OMAP DMA support"
157         depends on ARCH_OMAP || COMPILE_TEST
158         select DMA_ENGINE
159         select DMA_VIRTUAL_CHANNELS
160         select TI_DMA_CROSSBAR if (SOC_DRA7XX || COMPILE_TEST)
161
162 config DMA_SA11X0
163         tristate "SA-11x0 DMA support"
164         depends on ARCH_SA1100 || COMPILE_TEST
165         select DMA_ENGINE
166         select DMA_VIRTUAL_CHANNELS
167         help
168           Support the DMA engine found on Intel StrongARM SA-1100 and
169           SA-1110 SoCs.  This DMA engine can only be used with on-chip
170           devices.
171
172 config DMA_SUN4I
173         tristate "Allwinner A10 DMA SoCs support"
174         depends on MACH_SUN4I || MACH_SUN5I || MACH_SUN7I
175         default (MACH_SUN4I || MACH_SUN5I || MACH_SUN7I)
176         select DMA_ENGINE
177         select DMA_VIRTUAL_CHANNELS
178         help
179           Enable support for the DMA controller present in the sun4i,
180           sun5i and sun7i Allwinner ARM SoCs.
181
182 config DMA_SUN6I
183         tristate "Allwinner A31 SoCs DMA support"
184         depends on MACH_SUN6I || MACH_SUN8I || (ARM64 && ARCH_SUNXI) || COMPILE_TEST
185         depends on RESET_CONTROLLER
186         select DMA_ENGINE
187         select DMA_VIRTUAL_CHANNELS
188         help
189           Support for the DMA engine first found in Allwinner A31 SoCs.
190
191 config EP93XX_DMA
192         bool "Cirrus Logic EP93xx DMA support"
193         depends on ARCH_EP93XX || COMPILE_TEST
194         select DMA_ENGINE
195         help
196           Enable support for the Cirrus Logic EP93xx M2P/M2M DMA controller.
197
198 config FSL_DMA
199         tristate "Freescale Elo series DMA support"
200         depends on FSL_SOC
201         select DMA_ENGINE
202         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
203         ---help---
204           Enable support for the Freescale Elo series DMA controllers.
205           The Elo is the DMA controller on some mpc82xx and mpc83xx parts, the
206           EloPlus is on mpc85xx and mpc86xx and Pxxx parts, and the Elo3 is on
207           some Txxx and Bxxx parts.
208
209 config FSL_EDMA
210         tristate "Freescale eDMA engine support"
211         depends on OF
212         select DMA_ENGINE
213         select DMA_VIRTUAL_CHANNELS
214         help
215           Support the Freescale eDMA engine with programmable channel
216           multiplexing capability for DMA request sources(slot).
217           This module can be found on Freescale Vybrid and LS-1 SoCs.
218
219 config FSL_RAID
220         tristate "Freescale RAID engine Support"
221         depends on FSL_SOC && !ASYNC_TX_ENABLE_CHANNEL_SWITCH
222         select DMA_ENGINE
223         select DMA_ENGINE_RAID
224         ---help---
225           Enable support for Freescale RAID Engine. RAID Engine is
226           available on some QorIQ SoCs (like P5020/P5040). It has
227           the capability to offload memcpy, xor and pq computation
228           for raid5/6.
229
230 config IMG_MDC_DMA
231         tristate "IMG MDC support"
232         depends on MIPS || COMPILE_TEST
233         depends on MFD_SYSCON
234         select DMA_ENGINE
235         select DMA_VIRTUAL_CHANNELS
236         help
237           Enable support for the IMG multi-threaded DMA controller (MDC).
238
239 config IMX_DMA
240         tristate "i.MX DMA support"
241         depends on ARCH_MXC
242         select DMA_ENGINE
243         help
244           Support the i.MX DMA engine. This engine is integrated into
245           Freescale i.MX1/21/27 chips.
246
247 config IMX_SDMA
248         tristate "i.MX SDMA support"
249         depends on ARCH_MXC
250         select DMA_ENGINE
251         help
252           Support the i.MX SDMA engine. This engine is integrated into
253           Freescale i.MX25/31/35/51/53/6 chips.
254
255 config INTEL_IDMA64
256         tristate "Intel integrated DMA 64-bit support"
257         select DMA_ENGINE
258         select DMA_VIRTUAL_CHANNELS
259         help
260           Enable DMA support for Intel Low Power Subsystem such as found on
261           Intel Skylake PCH.
262
263 config INTEL_IOATDMA
264         tristate "Intel I/OAT DMA support"
265         depends on PCI && X86_64 && !UML
266         select DMA_ENGINE
267         select DMA_ENGINE_RAID
268         select DCA
269         help
270           Enable support for the Intel(R) I/OAT DMA engine present
271           in recent Intel Xeon chipsets.
272
273           Say Y here if you have such a chipset.
274
275           If unsure, say N.
276
277 config INTEL_IOP_ADMA
278         tristate "Intel IOP ADMA support"
279         depends on ARCH_IOP32X || ARCH_IOP33X || ARCH_IOP13XX
280         select DMA_ENGINE
281         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
282         help
283           Enable support for the Intel(R) IOP Series RAID engines.
284
285 config INTEL_MIC_X100_DMA
286         tristate "Intel MIC X100 DMA Driver"
287         depends on 64BIT && X86 && INTEL_MIC_BUS
288         select DMA_ENGINE
289         help
290           This enables DMA support for the Intel Many Integrated Core
291           (MIC) family of PCIe form factor coprocessor X100 devices that
292           run a 64 bit Linux OS. This driver will be used by both MIC
293           host and card drivers.
294
295           If you are building host kernel with a MIC device or a card
296           kernel for a MIC device, then say M (recommended) or Y, else
297           say N. If unsure say N.
298
299           More information about the Intel MIC family as well as the Linux
300           OS and tools for MIC to use with this driver are available from
301           <http://software.intel.com/en-us/mic-developer>.
302
303 config K3_DMA
304         tristate "Hisilicon K3 DMA support"
305         depends on ARCH_HI3xxx || ARCH_HISI || COMPILE_TEST
306         select DMA_ENGINE
307         select DMA_VIRTUAL_CHANNELS
308         help
309           Support the DMA engine for Hisilicon K3 platform
310           devices.
311
312 config LPC18XX_DMAMUX
313         bool "NXP LPC18xx/43xx DMA MUX for PL080"
314         depends on ARCH_LPC18XX || COMPILE_TEST
315         depends on OF && AMBA_PL08X
316         select MFD_SYSCON
317         help
318           Enable support for DMA on NXP LPC18xx/43xx platforms
319           with PL080 and multiplexed DMA request lines.
320
321 config MMP_PDMA
322         bool "MMP PDMA support"
323         depends on ARCH_MMP || ARCH_PXA || COMPILE_TEST
324         select DMA_ENGINE
325         help
326           Support the MMP PDMA engine for PXA and MMP platform.
327
328 config MMP_TDMA
329         bool "MMP Two-Channel DMA support"
330         depends on ARCH_MMP || COMPILE_TEST
331         select DMA_ENGINE
332         select MMP_SRAM if ARCH_MMP
333         select GENERIC_ALLOCATOR
334         help
335           Support the MMP Two-Channel DMA engine.
336           This engine used for MMP Audio DMA and pxa910 SQU.
337           It needs sram driver under mach-mmp.
338
339 config MOXART_DMA
340         tristate "MOXART DMA support"
341         depends on ARCH_MOXART
342         select DMA_ENGINE
343         select DMA_VIRTUAL_CHANNELS
344         help
345           Enable support for the MOXA ART SoC DMA controller.
346  
347           Say Y here if you enabled MMP ADMA, otherwise say N.
348
349 config MPC512X_DMA
350         tristate "Freescale MPC512x built-in DMA engine support"
351         depends on PPC_MPC512x || PPC_MPC831x
352         select DMA_ENGINE
353         ---help---
354           Enable support for the Freescale MPC512x built-in DMA engine.
355
356 config MV_XOR
357         bool "Marvell XOR engine support"
358         depends on PLAT_ORION || ARCH_MVEBU || COMPILE_TEST
359         select DMA_ENGINE
360         select DMA_ENGINE_RAID
361         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
362         ---help---
363           Enable support for the Marvell XOR engine.
364
365 config MV_XOR_V2
366         bool "Marvell XOR engine version 2 support "
367         depends on ARM64
368         select DMA_ENGINE
369         select DMA_ENGINE_RAID
370         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
371         select GENERIC_MSI_IRQ_DOMAIN
372         ---help---
373           Enable support for the Marvell version 2 XOR engine.
374
375           This engine provides acceleration for copy, XOR and RAID6
376           operations, and is available on Marvell Armada 7K and 8K
377           platforms.
378
379 config MXS_DMA
380         bool "MXS DMA support"
381         depends on ARCH_MXS || ARCH_MXC || COMPILE_TEST
382         select STMP_DEVICE
383         select DMA_ENGINE
384         help
385           Support the MXS DMA engine. This engine including APBH-DMA
386           and APBX-DMA is integrated into some Freescale chips.
387
388 config MX3_IPU
389         bool "MX3x Image Processing Unit support"
390         depends on ARCH_MXC
391         select DMA_ENGINE
392         default y
393         help
394           If you plan to use the Image Processing unit in the i.MX3x, say
395           Y here. If unsure, select Y.
396
397 config MX3_IPU_IRQS
398         int "Number of dynamically mapped interrupts for IPU"
399         depends on MX3_IPU
400         range 2 137
401         default 4
402         help
403           Out of 137 interrupt sources on i.MX31 IPU only very few are used.
404           To avoid bloating the irq_desc[] array we allocate a sufficient
405           number of IRQ slots and map them dynamically to specific sources.
406
407 config NBPFAXI_DMA
408         tristate "Renesas Type-AXI NBPF DMA support"
409         select DMA_ENGINE
410         depends on ARM || COMPILE_TEST
411         help
412           Support for "Type-AXI" NBPF DMA IPs from Renesas
413
414 config PCH_DMA
415         tristate "Intel EG20T PCH / LAPIS Semicon IOH(ML7213/ML7223/ML7831) DMA"
416         depends on PCI && (X86_32 || COMPILE_TEST)
417         select DMA_ENGINE
418         help
419           Enable support for Intel EG20T PCH DMA engine.
420
421           This driver also can be used for LAPIS Semiconductor IOH(Input/
422           Output Hub), ML7213, ML7223 and ML7831.
423           ML7213 IOH is for IVI(In-Vehicle Infotainment) use, ML7223 IOH is
424           for MP(Media Phone) use and ML7831 IOH is for general purpose use.
425           ML7213/ML7223/ML7831 is companion chip for Intel Atom E6xx series.
426           ML7213/ML7223/ML7831 is completely compatible for Intel EG20T PCH.
427
428 config PL330_DMA
429         tristate "DMA API Driver for PL330"
430         select DMA_ENGINE
431         depends on ARM_AMBA
432         help
433           Select if your platform has one or more PL330 DMACs.
434           You need to provide platform specific settings via
435           platform_data for a dma-pl330 device.
436
437 config PXA_DMA
438         bool "PXA DMA support"
439         depends on (ARCH_MMP || ARCH_PXA)
440         select DMA_ENGINE
441         select DMA_VIRTUAL_CHANNELS
442         help
443           Support the DMA engine for PXA. It is also compatible with MMP PDMA
444           platform. The internal DMA IP of all PXA variants is supported, with
445           16 to 32 channels for peripheral to memory or memory to memory
446           transfers.
447
448 config SIRF_DMA
449         tristate "CSR SiRFprimaII/SiRFmarco DMA support"
450         depends on ARCH_SIRF
451         select DMA_ENGINE
452         help
453           Enable support for the CSR SiRFprimaII DMA engine.
454
455 config STE_DMA40
456         bool "ST-Ericsson DMA40 support"
457         depends on ARCH_U8500
458         select DMA_ENGINE
459         help
460           Support for ST-Ericsson DMA40 controller
461
462 config ST_FDMA
463         tristate "ST FDMA dmaengine support"
464         depends on ARCH_STI
465         depends on REMOTEPROC
466         select ST_SLIM_REMOTEPROC
467         select DMA_ENGINE
468         select DMA_VIRTUAL_CHANNELS
469         help
470           Enable support for ST FDMA controller.
471           It supports 16 independent DMA channels, accepts up to 32 DMA requests
472
473           Say Y here if you have such a chipset.
474           If unsure, say N.
475
476 config STM32_DMA
477         bool "STMicroelectronics STM32 DMA support"
478         depends on ARCH_STM32 || COMPILE_TEST
479         select DMA_ENGINE
480         select DMA_VIRTUAL_CHANNELS
481         help
482           Enable support for the on-chip DMA controller on STMicroelectronics
483           STM32 MCUs.
484           If you have a board based on such a MCU and wish to use DMA say Y
485           here.
486
487 config S3C24XX_DMAC
488         bool "Samsung S3C24XX DMA support"
489         depends on ARCH_S3C24XX || COMPILE_TEST
490         select DMA_ENGINE
491         select DMA_VIRTUAL_CHANNELS
492         help
493           Support for the Samsung S3C24XX DMA controller driver. The
494           DMA controller is having multiple DMA channels which can be
495           configured for different peripherals like audio, UART, SPI.
496           The DMA controller can transfer data from memory to peripheral,
497           periphal to memory, periphal to periphal and memory to memory.
498
499 config TXX9_DMAC
500         tristate "Toshiba TXx9 SoC DMA support"
501         depends on MACH_TX49XX || MACH_TX39XX
502         select DMA_ENGINE
503         help
504           Support the TXx9 SoC internal DMA controller.  This can be
505           integrated in chips such as the Toshiba TX4927/38/39.
506
507 config TEGRA20_APB_DMA
508         bool "NVIDIA Tegra20 APB DMA support"
509         depends on ARCH_TEGRA
510         select DMA_ENGINE
511         help
512           Support for the NVIDIA Tegra20 APB DMA controller driver. The
513           DMA controller is having multiple DMA channel which can be
514           configured for different peripherals like audio, UART, SPI,
515           I2C etc which is in APB bus.
516           This DMA controller transfers data from memory to peripheral fifo
517           or vice versa. It does not support memory to memory data transfer.
518
519 config TEGRA210_ADMA
520         tristate "NVIDIA Tegra210 ADMA support"
521         depends on (ARCH_TEGRA_210_SOC || COMPILE_TEST) && PM_CLK
522         select DMA_ENGINE
523         select DMA_VIRTUAL_CHANNELS
524         help
525           Support for the NVIDIA Tegra210 ADMA controller driver. The
526           DMA controller has multiple DMA channels and is used to service
527           various audio clients in the Tegra210 audio processing engine
528           (APE). This DMA controller transfers data from memory to
529           peripheral and vice versa. It does not support memory to
530           memory data transfer.
531
532 config TIMB_DMA
533         tristate "Timberdale FPGA DMA support"
534         depends on MFD_TIMBERDALE || COMPILE_TEST
535         select DMA_ENGINE
536         help
537           Enable support for the Timberdale FPGA DMA engine.
538
539 config TI_CPPI41
540         tristate "CPPI 4.1 DMA support"
541         depends on (ARCH_OMAP || ARCH_DAVINCI_DA8XX)
542         select DMA_ENGINE
543         help
544           The Communications Port Programming Interface (CPPI) 4.1 DMA engine
545           is currently used by the USB driver on AM335x and DA8xx platforms.
546
547 config TI_DMA_CROSSBAR
548         bool
549
550 config TI_EDMA
551         bool "TI EDMA support"
552         depends on ARCH_DAVINCI || ARCH_OMAP || ARCH_KEYSTONE || COMPILE_TEST
553         select DMA_ENGINE
554         select DMA_VIRTUAL_CHANNELS
555         select TI_DMA_CROSSBAR if (ARCH_OMAP || COMPILE_TEST)
556         default n
557         help
558           Enable support for the TI EDMA controller. This DMA
559           engine is found on TI DaVinci and AM33xx parts.
560
561 config XGENE_DMA
562         tristate "APM X-Gene DMA support"
563         depends on ARCH_XGENE || COMPILE_TEST
564         select DMA_ENGINE
565         select DMA_ENGINE_RAID
566         select ASYNC_TX_ENABLE_CHANNEL_SWITCH
567         help
568           Enable support for the APM X-Gene SoC DMA engine.
569
570 config XILINX_DMA
571         tristate "Xilinx AXI DMAS Engine"
572         depends on (ARCH_ZYNQ || MICROBLAZE || ARM64)
573         select DMA_ENGINE
574         help
575           Enable support for Xilinx AXI VDMA Soft IP.
576
577           AXI VDMA engine provides high-bandwidth direct memory access
578           between memory and AXI4-Stream video type target
579           peripherals including peripherals which support AXI4-
580           Stream Video Protocol.  It has two stream interfaces/
581           channels, Memory Mapped to Stream (MM2S) and Stream to
582           Memory Mapped (S2MM) for the data transfers.
583           AXI CDMA engine provides high-bandwidth direct memory access
584           between a memory-mapped source address and a memory-mapped
585           destination address.
586           AXI DMA engine provides high-bandwidth one dimensional direct
587           memory access between memory and AXI4-Stream target peripherals.
588
589 config XILINX_ZYNQMP_DMA
590         tristate "Xilinx ZynqMP DMA Engine"
591         depends on (ARCH_ZYNQ || MICROBLAZE || ARM64)
592         select DMA_ENGINE
593         help
594           Enable support for Xilinx ZynqMP DMA controller.
595
596 config ZX_DMA
597         tristate "ZTE ZX DMA support"
598         depends on ARCH_ZX || COMPILE_TEST
599         select DMA_ENGINE
600         select DMA_VIRTUAL_CHANNELS
601         help
602           Support the DMA engine for ZTE ZX family platform devices.
603
604
605 # driver files
606 source "drivers/dma/bestcomm/Kconfig"
607
608 source "drivers/dma/qcom/Kconfig"
609
610 source "drivers/dma/dw/Kconfig"
611
612 source "drivers/dma/hsu/Kconfig"
613
614 source "drivers/dma/sh/Kconfig"
615
616 # clients
617 comment "DMA Clients"
618         depends on DMA_ENGINE
619
620 config ASYNC_TX_DMA
621         bool "Async_tx: Offload support for the async_tx api"
622         depends on DMA_ENGINE
623         help
624           This allows the async_tx api to take advantage of offload engines for
625           memcpy, memset, xor, and raid6 p+q operations.  If your platform has
626           a dma engine that can perform raid operations and you have enabled
627           MD_RAID456 say Y.
628
629           If unsure, say N.
630
631 config DMATEST
632         tristate "DMA Test client"
633         depends on DMA_ENGINE
634         select DMA_ENGINE_RAID
635         help
636           Simple DMA test client. Say N unless you're debugging a
637           DMA Device driver.
638
639 config DMA_ENGINE_RAID
640         bool
641
642 endif