GNU Linux-libre 4.19.245-gnu1
[releases.git] / drivers / crypto / bcm / cipher.c
1 /*
2  * Copyright 2016 Broadcom
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License, version 2, as
6  * published by the Free Software Foundation (the "GPL").
7  *
8  * This program is distributed in the hope that it will be useful, but
9  * WITHOUT ANY WARRANTY; without even the implied warranty of
10  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
11  * General Public License version 2 (GPLv2) for more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * version 2 (GPLv2) along with this source code.
15  */
16
17 #include <linux/err.h>
18 #include <linux/module.h>
19 #include <linux/init.h>
20 #include <linux/errno.h>
21 #include <linux/kernel.h>
22 #include <linux/interrupt.h>
23 #include <linux/platform_device.h>
24 #include <linux/scatterlist.h>
25 #include <linux/crypto.h>
26 #include <linux/kthread.h>
27 #include <linux/rtnetlink.h>
28 #include <linux/sched.h>
29 #include <linux/of_address.h>
30 #include <linux/of_device.h>
31 #include <linux/io.h>
32 #include <linux/bitops.h>
33
34 #include <crypto/algapi.h>
35 #include <crypto/aead.h>
36 #include <crypto/internal/aead.h>
37 #include <crypto/aes.h>
38 #include <crypto/des.h>
39 #include <crypto/hmac.h>
40 #include <crypto/sha.h>
41 #include <crypto/md5.h>
42 #include <crypto/authenc.h>
43 #include <crypto/skcipher.h>
44 #include <crypto/hash.h>
45 #include <crypto/sha3.h>
46
47 #include "util.h"
48 #include "cipher.h"
49 #include "spu.h"
50 #include "spum.h"
51 #include "spu2.h"
52
53 /* ================= Device Structure ================== */
54
55 struct bcm_device_private iproc_priv;
56
57 /* ==================== Parameters ===================== */
58
59 int flow_debug_logging;
60 module_param(flow_debug_logging, int, 0644);
61 MODULE_PARM_DESC(flow_debug_logging, "Enable Flow Debug Logging");
62
63 int packet_debug_logging;
64 module_param(packet_debug_logging, int, 0644);
65 MODULE_PARM_DESC(packet_debug_logging, "Enable Packet Debug Logging");
66
67 int debug_logging_sleep;
68 module_param(debug_logging_sleep, int, 0644);
69 MODULE_PARM_DESC(debug_logging_sleep, "Packet Debug Logging Sleep");
70
71 /*
72  * The value of these module parameters is used to set the priority for each
73  * algo type when this driver registers algos with the kernel crypto API.
74  * To use a priority other than the default, set the priority in the insmod or
75  * modprobe. Changing the module priority after init time has no effect.
76  *
77  * The default priorities are chosen to be lower (less preferred) than ARMv8 CE
78  * algos, but more preferred than generic software algos.
79  */
80 static int cipher_pri = 150;
81 module_param(cipher_pri, int, 0644);
82 MODULE_PARM_DESC(cipher_pri, "Priority for cipher algos");
83
84 static int hash_pri = 100;
85 module_param(hash_pri, int, 0644);
86 MODULE_PARM_DESC(hash_pri, "Priority for hash algos");
87
88 static int aead_pri = 150;
89 module_param(aead_pri, int, 0644);
90 MODULE_PARM_DESC(aead_pri, "Priority for AEAD algos");
91
92 /* A type 3 BCM header, expected to precede the SPU header for SPU-M.
93  * Bits 3 and 4 in the first byte encode the channel number (the dma ringset).
94  * 0x60 - ring 0
95  * 0x68 - ring 1
96  * 0x70 - ring 2
97  * 0x78 - ring 3
98  */
99 char BCMHEADER[] = { 0x60, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x28 };
100 /*
101  * Some SPU hw does not use BCM header on SPU messages. So BCM_HDR_LEN
102  * is set dynamically after reading SPU type from device tree.
103  */
104 #define BCM_HDR_LEN  iproc_priv.bcm_hdr_len
105
106 /* min and max time to sleep before retrying when mbox queue is full. usec */
107 #define MBOX_SLEEP_MIN  800
108 #define MBOX_SLEEP_MAX 1000
109
110 /**
111  * select_channel() - Select a SPU channel to handle a crypto request. Selects
112  * channel in round robin order.
113  *
114  * Return:  channel index
115  */
116 static u8 select_channel(void)
117 {
118         u8 chan_idx = atomic_inc_return(&iproc_priv.next_chan);
119
120         return chan_idx % iproc_priv.spu.num_chan;
121 }
122
123 /**
124  * spu_ablkcipher_rx_sg_create() - Build up the scatterlist of buffers used to
125  * receive a SPU response message for an ablkcipher request. Includes buffers to
126  * catch SPU message headers and the response data.
127  * @mssg:       mailbox message containing the receive sg
128  * @rctx:       crypto request context
129  * @rx_frag_num: number of scatterlist elements required to hold the
130  *              SPU response message
131  * @chunksize:  Number of bytes of response data expected
132  * @stat_pad_len: Number of bytes required to pad the STAT field to
133  *              a 4-byte boundary
134  *
135  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
136  * when the request completes, whether the request is handled successfully or
137  * there is an error.
138  *
139  * Returns:
140  *   0 if successful
141  *   < 0 if an error
142  */
143 static int
144 spu_ablkcipher_rx_sg_create(struct brcm_message *mssg,
145                             struct iproc_reqctx_s *rctx,
146                             u8 rx_frag_num,
147                             unsigned int chunksize, u32 stat_pad_len)
148 {
149         struct spu_hw *spu = &iproc_priv.spu;
150         struct scatterlist *sg; /* used to build sgs in mbox message */
151         struct iproc_ctx_s *ctx = rctx->ctx;
152         u32 datalen;            /* Number of bytes of response data expected */
153
154         mssg->spu.dst = kcalloc(rx_frag_num, sizeof(struct scatterlist),
155                                 rctx->gfp);
156         if (!mssg->spu.dst)
157                 return -ENOMEM;
158
159         sg = mssg->spu.dst;
160         sg_init_table(sg, rx_frag_num);
161         /* Space for SPU message header */
162         sg_set_buf(sg++, rctx->msg_buf.spu_resp_hdr, ctx->spu_resp_hdr_len);
163
164         /* If XTS tweak in payload, add buffer to receive encrypted tweak */
165         if ((ctx->cipher.mode == CIPHER_MODE_XTS) &&
166             spu->spu_xts_tweak_in_payload())
167                 sg_set_buf(sg++, rctx->msg_buf.c.supdt_tweak,
168                            SPU_XTS_TWEAK_SIZE);
169
170         /* Copy in each dst sg entry from request, up to chunksize */
171         datalen = spu_msg_sg_add(&sg, &rctx->dst_sg, &rctx->dst_skip,
172                                  rctx->dst_nents, chunksize);
173         if (datalen < chunksize) {
174                 pr_err("%s(): failed to copy dst sg to mbox msg. chunksize %u, datalen %u",
175                        __func__, chunksize, datalen);
176                 return -EFAULT;
177         }
178
179         if (ctx->cipher.alg == CIPHER_ALG_RC4)
180                 /* Add buffer to catch 260-byte SUPDT field for RC4 */
181                 sg_set_buf(sg++, rctx->msg_buf.c.supdt_tweak, SPU_SUPDT_LEN);
182
183         if (stat_pad_len)
184                 sg_set_buf(sg++, rctx->msg_buf.rx_stat_pad, stat_pad_len);
185
186         memset(rctx->msg_buf.rx_stat, 0, SPU_RX_STATUS_LEN);
187         sg_set_buf(sg, rctx->msg_buf.rx_stat, spu->spu_rx_status_len());
188
189         return 0;
190 }
191
192 /**
193  * spu_ablkcipher_tx_sg_create() - Build up the scatterlist of buffers used to
194  * send a SPU request message for an ablkcipher request. Includes SPU message
195  * headers and the request data.
196  * @mssg:       mailbox message containing the transmit sg
197  * @rctx:       crypto request context
198  * @tx_frag_num: number of scatterlist elements required to construct the
199  *              SPU request message
200  * @chunksize:  Number of bytes of request data
201  * @pad_len:    Number of pad bytes
202  *
203  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
204  * when the request completes, whether the request is handled successfully or
205  * there is an error.
206  *
207  * Returns:
208  *   0 if successful
209  *   < 0 if an error
210  */
211 static int
212 spu_ablkcipher_tx_sg_create(struct brcm_message *mssg,
213                             struct iproc_reqctx_s *rctx,
214                             u8 tx_frag_num, unsigned int chunksize, u32 pad_len)
215 {
216         struct spu_hw *spu = &iproc_priv.spu;
217         struct scatterlist *sg; /* used to build sgs in mbox message */
218         struct iproc_ctx_s *ctx = rctx->ctx;
219         u32 datalen;            /* Number of bytes of response data expected */
220         u32 stat_len;
221
222         mssg->spu.src = kcalloc(tx_frag_num, sizeof(struct scatterlist),
223                                 rctx->gfp);
224         if (unlikely(!mssg->spu.src))
225                 return -ENOMEM;
226
227         sg = mssg->spu.src;
228         sg_init_table(sg, tx_frag_num);
229
230         sg_set_buf(sg++, rctx->msg_buf.bcm_spu_req_hdr,
231                    BCM_HDR_LEN + ctx->spu_req_hdr_len);
232
233         /* if XTS tweak in payload, copy from IV (where crypto API puts it) */
234         if ((ctx->cipher.mode == CIPHER_MODE_XTS) &&
235             spu->spu_xts_tweak_in_payload())
236                 sg_set_buf(sg++, rctx->msg_buf.iv_ctr, SPU_XTS_TWEAK_SIZE);
237
238         /* Copy in each src sg entry from request, up to chunksize */
239         datalen = spu_msg_sg_add(&sg, &rctx->src_sg, &rctx->src_skip,
240                                  rctx->src_nents, chunksize);
241         if (unlikely(datalen < chunksize)) {
242                 pr_err("%s(): failed to copy src sg to mbox msg",
243                        __func__);
244                 return -EFAULT;
245         }
246
247         if (pad_len)
248                 sg_set_buf(sg++, rctx->msg_buf.spu_req_pad, pad_len);
249
250         stat_len = spu->spu_tx_status_len();
251         if (stat_len) {
252                 memset(rctx->msg_buf.tx_stat, 0, stat_len);
253                 sg_set_buf(sg, rctx->msg_buf.tx_stat, stat_len);
254         }
255         return 0;
256 }
257
258 static int mailbox_send_message(struct brcm_message *mssg, u32 flags,
259                                 u8 chan_idx)
260 {
261         int err;
262         int retry_cnt = 0;
263         struct device *dev = &(iproc_priv.pdev->dev);
264
265         err = mbox_send_message(iproc_priv.mbox[chan_idx], mssg);
266         if (flags & CRYPTO_TFM_REQ_MAY_SLEEP) {
267                 while ((err == -ENOBUFS) && (retry_cnt < SPU_MB_RETRY_MAX)) {
268                         /*
269                          * Mailbox queue is full. Since MAY_SLEEP is set, assume
270                          * not in atomic context and we can wait and try again.
271                          */
272                         retry_cnt++;
273                         usleep_range(MBOX_SLEEP_MIN, MBOX_SLEEP_MAX);
274                         err = mbox_send_message(iproc_priv.mbox[chan_idx],
275                                                 mssg);
276                         atomic_inc(&iproc_priv.mb_no_spc);
277                 }
278         }
279         if (err < 0) {
280                 atomic_inc(&iproc_priv.mb_send_fail);
281                 return err;
282         }
283
284         /* Check error returned by mailbox controller */
285         err = mssg->error;
286         if (unlikely(err < 0)) {
287                 dev_err(dev, "message error %d", err);
288                 /* Signal txdone for mailbox channel */
289         }
290
291         /* Signal txdone for mailbox channel */
292         mbox_client_txdone(iproc_priv.mbox[chan_idx], err);
293         return err;
294 }
295
296 /**
297  * handle_ablkcipher_req() - Submit as much of a block cipher request as fits in
298  * a single SPU request message, starting at the current position in the request
299  * data.
300  * @rctx:       Crypto request context
301  *
302  * This may be called on the crypto API thread, or, when a request is so large
303  * it must be broken into multiple SPU messages, on the thread used to invoke
304  * the response callback. When requests are broken into multiple SPU
305  * messages, we assume subsequent messages depend on previous results, and
306  * thus always wait for previous results before submitting the next message.
307  * Because requests are submitted in lock step like this, there is no need
308  * to synchronize access to request data structures.
309  *
310  * Return: -EINPROGRESS: request has been accepted and result will be returned
311  *                       asynchronously
312  *         Any other value indicates an error
313  */
314 static int handle_ablkcipher_req(struct iproc_reqctx_s *rctx)
315 {
316         struct spu_hw *spu = &iproc_priv.spu;
317         struct crypto_async_request *areq = rctx->parent;
318         struct ablkcipher_request *req =
319             container_of(areq, struct ablkcipher_request, base);
320         struct iproc_ctx_s *ctx = rctx->ctx;
321         struct spu_cipher_parms cipher_parms;
322         int err = 0;
323         unsigned int chunksize = 0;     /* Num bytes of request to submit */
324         int remaining = 0;      /* Bytes of request still to process */
325         int chunk_start;        /* Beginning of data for current SPU msg */
326
327         /* IV or ctr value to use in this SPU msg */
328         u8 local_iv_ctr[MAX_IV_SIZE];
329         u32 stat_pad_len;       /* num bytes to align status field */
330         u32 pad_len;            /* total length of all padding */
331         bool update_key = false;
332         struct brcm_message *mssg;      /* mailbox message */
333
334         /* number of entries in src and dst sg in mailbox message. */
335         u8 rx_frag_num = 2;     /* response header and STATUS */
336         u8 tx_frag_num = 1;     /* request header */
337
338         flow_log("%s\n", __func__);
339
340         cipher_parms.alg = ctx->cipher.alg;
341         cipher_parms.mode = ctx->cipher.mode;
342         cipher_parms.type = ctx->cipher_type;
343         cipher_parms.key_len = ctx->enckeylen;
344         cipher_parms.key_buf = ctx->enckey;
345         cipher_parms.iv_buf = local_iv_ctr;
346         cipher_parms.iv_len = rctx->iv_ctr_len;
347
348         mssg = &rctx->mb_mssg;
349         chunk_start = rctx->src_sent;
350         remaining = rctx->total_todo - chunk_start;
351
352         /* determine the chunk we are breaking off and update the indexes */
353         if ((ctx->max_payload != SPU_MAX_PAYLOAD_INF) &&
354             (remaining > ctx->max_payload))
355                 chunksize = ctx->max_payload;
356         else
357                 chunksize = remaining;
358
359         rctx->src_sent += chunksize;
360         rctx->total_sent = rctx->src_sent;
361
362         /* Count number of sg entries to be included in this request */
363         rctx->src_nents = spu_sg_count(rctx->src_sg, rctx->src_skip, chunksize);
364         rctx->dst_nents = spu_sg_count(rctx->dst_sg, rctx->dst_skip, chunksize);
365
366         if ((ctx->cipher.mode == CIPHER_MODE_CBC) &&
367             rctx->is_encrypt && chunk_start)
368                 /*
369                  * Encrypting non-first first chunk. Copy last block of
370                  * previous result to IV for this chunk.
371                  */
372                 sg_copy_part_to_buf(req->dst, rctx->msg_buf.iv_ctr,
373                                     rctx->iv_ctr_len,
374                                     chunk_start - rctx->iv_ctr_len);
375
376         if (rctx->iv_ctr_len) {
377                 /* get our local copy of the iv */
378                 __builtin_memcpy(local_iv_ctr, rctx->msg_buf.iv_ctr,
379                                  rctx->iv_ctr_len);
380
381                 /* generate the next IV if possible */
382                 if ((ctx->cipher.mode == CIPHER_MODE_CBC) &&
383                     !rctx->is_encrypt) {
384                         /*
385                          * CBC Decrypt: next IV is the last ciphertext block in
386                          * this chunk
387                          */
388                         sg_copy_part_to_buf(req->src, rctx->msg_buf.iv_ctr,
389                                             rctx->iv_ctr_len,
390                                             rctx->src_sent - rctx->iv_ctr_len);
391                 } else if (ctx->cipher.mode == CIPHER_MODE_CTR) {
392                         /*
393                          * The SPU hardware increments the counter once for
394                          * each AES block of 16 bytes. So update the counter
395                          * for the next chunk, if there is one. Note that for
396                          * this chunk, the counter has already been copied to
397                          * local_iv_ctr. We can assume a block size of 16,
398                          * because we only support CTR mode for AES, not for
399                          * any other cipher alg.
400                          */
401                         add_to_ctr(rctx->msg_buf.iv_ctr, chunksize >> 4);
402                 }
403         }
404
405         if (ctx->cipher.alg == CIPHER_ALG_RC4) {
406                 rx_frag_num++;
407                 if (chunk_start) {
408                         /*
409                          * for non-first RC4 chunks, use SUPDT from previous
410                          * response as key for this chunk.
411                          */
412                         cipher_parms.key_buf = rctx->msg_buf.c.supdt_tweak;
413                         update_key = true;
414                         cipher_parms.type = CIPHER_TYPE_UPDT;
415                 } else if (!rctx->is_encrypt) {
416                         /*
417                          * First RC4 chunk. For decrypt, key in pre-built msg
418                          * header may have been changed if encrypt required
419                          * multiple chunks. So revert the key to the
420                          * ctx->enckey value.
421                          */
422                         update_key = true;
423                         cipher_parms.type = CIPHER_TYPE_INIT;
424                 }
425         }
426
427         if (ctx->max_payload == SPU_MAX_PAYLOAD_INF)
428                 flow_log("max_payload infinite\n");
429         else
430                 flow_log("max_payload %u\n", ctx->max_payload);
431
432         flow_log("sent:%u start:%u remains:%u size:%u\n",
433                  rctx->src_sent, chunk_start, remaining, chunksize);
434
435         /* Copy SPU header template created at setkey time */
436         memcpy(rctx->msg_buf.bcm_spu_req_hdr, ctx->bcm_spu_req_hdr,
437                sizeof(rctx->msg_buf.bcm_spu_req_hdr));
438
439         /*
440          * Pass SUPDT field as key. Key field in finish() call is only used
441          * when update_key has been set above for RC4. Will be ignored in
442          * all other cases.
443          */
444         spu->spu_cipher_req_finish(rctx->msg_buf.bcm_spu_req_hdr + BCM_HDR_LEN,
445                                    ctx->spu_req_hdr_len, !(rctx->is_encrypt),
446                                    &cipher_parms, update_key, chunksize);
447
448         atomic64_add(chunksize, &iproc_priv.bytes_out);
449
450         stat_pad_len = spu->spu_wordalign_padlen(chunksize);
451         if (stat_pad_len)
452                 rx_frag_num++;
453         pad_len = stat_pad_len;
454         if (pad_len) {
455                 tx_frag_num++;
456                 spu->spu_request_pad(rctx->msg_buf.spu_req_pad, 0,
457                                      0, ctx->auth.alg, ctx->auth.mode,
458                                      rctx->total_sent, stat_pad_len);
459         }
460
461         spu->spu_dump_msg_hdr(rctx->msg_buf.bcm_spu_req_hdr + BCM_HDR_LEN,
462                               ctx->spu_req_hdr_len);
463         packet_log("payload:\n");
464         dump_sg(rctx->src_sg, rctx->src_skip, chunksize);
465         packet_dump("   pad: ", rctx->msg_buf.spu_req_pad, pad_len);
466
467         /*
468          * Build mailbox message containing SPU request msg and rx buffers
469          * to catch response message
470          */
471         memset(mssg, 0, sizeof(*mssg));
472         mssg->type = BRCM_MESSAGE_SPU;
473         mssg->ctx = rctx;       /* Will be returned in response */
474
475         /* Create rx scatterlist to catch result */
476         rx_frag_num += rctx->dst_nents;
477
478         if ((ctx->cipher.mode == CIPHER_MODE_XTS) &&
479             spu->spu_xts_tweak_in_payload())
480                 rx_frag_num++;  /* extra sg to insert tweak */
481
482         err = spu_ablkcipher_rx_sg_create(mssg, rctx, rx_frag_num, chunksize,
483                                           stat_pad_len);
484         if (err)
485                 return err;
486
487         /* Create tx scatterlist containing SPU request message */
488         tx_frag_num += rctx->src_nents;
489         if (spu->spu_tx_status_len())
490                 tx_frag_num++;
491
492         if ((ctx->cipher.mode == CIPHER_MODE_XTS) &&
493             spu->spu_xts_tweak_in_payload())
494                 tx_frag_num++;  /* extra sg to insert tweak */
495
496         err = spu_ablkcipher_tx_sg_create(mssg, rctx, tx_frag_num, chunksize,
497                                           pad_len);
498         if (err)
499                 return err;
500
501         err = mailbox_send_message(mssg, req->base.flags, rctx->chan_idx);
502         if (unlikely(err < 0))
503                 return err;
504
505         return -EINPROGRESS;
506 }
507
508 /**
509  * handle_ablkcipher_resp() - Process a block cipher SPU response. Updates the
510  * total received count for the request and updates global stats.
511  * @rctx:       Crypto request context
512  */
513 static void handle_ablkcipher_resp(struct iproc_reqctx_s *rctx)
514 {
515         struct spu_hw *spu = &iproc_priv.spu;
516 #ifdef DEBUG
517         struct crypto_async_request *areq = rctx->parent;
518         struct ablkcipher_request *req = ablkcipher_request_cast(areq);
519 #endif
520         struct iproc_ctx_s *ctx = rctx->ctx;
521         u32 payload_len;
522
523         /* See how much data was returned */
524         payload_len = spu->spu_payload_length(rctx->msg_buf.spu_resp_hdr);
525
526         /*
527          * In XTS mode, the first SPU_XTS_TWEAK_SIZE bytes may be the
528          * encrypted tweak ("i") value; we don't count those.
529          */
530         if ((ctx->cipher.mode == CIPHER_MODE_XTS) &&
531             spu->spu_xts_tweak_in_payload() &&
532             (payload_len >= SPU_XTS_TWEAK_SIZE))
533                 payload_len -= SPU_XTS_TWEAK_SIZE;
534
535         atomic64_add(payload_len, &iproc_priv.bytes_in);
536
537         flow_log("%s() offset: %u, bd_len: %u BD:\n",
538                  __func__, rctx->total_received, payload_len);
539
540         dump_sg(req->dst, rctx->total_received, payload_len);
541         if (ctx->cipher.alg == CIPHER_ALG_RC4)
542                 packet_dump("  supdt ", rctx->msg_buf.c.supdt_tweak,
543                             SPU_SUPDT_LEN);
544
545         rctx->total_received += payload_len;
546         if (rctx->total_received == rctx->total_todo) {
547                 atomic_inc(&iproc_priv.op_counts[SPU_OP_CIPHER]);
548                 atomic_inc(
549                    &iproc_priv.cipher_cnt[ctx->cipher.alg][ctx->cipher.mode]);
550         }
551 }
552
553 /**
554  * spu_ahash_rx_sg_create() - Build up the scatterlist of buffers used to
555  * receive a SPU response message for an ahash request.
556  * @mssg:       mailbox message containing the receive sg
557  * @rctx:       crypto request context
558  * @rx_frag_num: number of scatterlist elements required to hold the
559  *              SPU response message
560  * @digestsize: length of hash digest, in bytes
561  * @stat_pad_len: Number of bytes required to pad the STAT field to
562  *              a 4-byte boundary
563  *
564  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
565  * when the request completes, whether the request is handled successfully or
566  * there is an error.
567  *
568  * Return:
569  *   0 if successful
570  *   < 0 if an error
571  */
572 static int
573 spu_ahash_rx_sg_create(struct brcm_message *mssg,
574                        struct iproc_reqctx_s *rctx,
575                        u8 rx_frag_num, unsigned int digestsize,
576                        u32 stat_pad_len)
577 {
578         struct spu_hw *spu = &iproc_priv.spu;
579         struct scatterlist *sg; /* used to build sgs in mbox message */
580         struct iproc_ctx_s *ctx = rctx->ctx;
581
582         mssg->spu.dst = kcalloc(rx_frag_num, sizeof(struct scatterlist),
583                                 rctx->gfp);
584         if (!mssg->spu.dst)
585                 return -ENOMEM;
586
587         sg = mssg->spu.dst;
588         sg_init_table(sg, rx_frag_num);
589         /* Space for SPU message header */
590         sg_set_buf(sg++, rctx->msg_buf.spu_resp_hdr, ctx->spu_resp_hdr_len);
591
592         /* Space for digest */
593         sg_set_buf(sg++, rctx->msg_buf.digest, digestsize);
594
595         if (stat_pad_len)
596                 sg_set_buf(sg++, rctx->msg_buf.rx_stat_pad, stat_pad_len);
597
598         memset(rctx->msg_buf.rx_stat, 0, SPU_RX_STATUS_LEN);
599         sg_set_buf(sg, rctx->msg_buf.rx_stat, spu->spu_rx_status_len());
600         return 0;
601 }
602
603 /**
604  * spu_ahash_tx_sg_create() -  Build up the scatterlist of buffers used to send
605  * a SPU request message for an ahash request. Includes SPU message headers and
606  * the request data.
607  * @mssg:       mailbox message containing the transmit sg
608  * @rctx:       crypto request context
609  * @tx_frag_num: number of scatterlist elements required to construct the
610  *              SPU request message
611  * @spu_hdr_len: length in bytes of SPU message header
612  * @hash_carry_len: Number of bytes of data carried over from previous req
613  * @new_data_len: Number of bytes of new request data
614  * @pad_len:    Number of pad bytes
615  *
616  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
617  * when the request completes, whether the request is handled successfully or
618  * there is an error.
619  *
620  * Return:
621  *   0 if successful
622  *   < 0 if an error
623  */
624 static int
625 spu_ahash_tx_sg_create(struct brcm_message *mssg,
626                        struct iproc_reqctx_s *rctx,
627                        u8 tx_frag_num,
628                        u32 spu_hdr_len,
629                        unsigned int hash_carry_len,
630                        unsigned int new_data_len, u32 pad_len)
631 {
632         struct spu_hw *spu = &iproc_priv.spu;
633         struct scatterlist *sg; /* used to build sgs in mbox message */
634         u32 datalen;            /* Number of bytes of response data expected */
635         u32 stat_len;
636
637         mssg->spu.src = kcalloc(tx_frag_num, sizeof(struct scatterlist),
638                                 rctx->gfp);
639         if (!mssg->spu.src)
640                 return -ENOMEM;
641
642         sg = mssg->spu.src;
643         sg_init_table(sg, tx_frag_num);
644
645         sg_set_buf(sg++, rctx->msg_buf.bcm_spu_req_hdr,
646                    BCM_HDR_LEN + spu_hdr_len);
647
648         if (hash_carry_len)
649                 sg_set_buf(sg++, rctx->hash_carry, hash_carry_len);
650
651         if (new_data_len) {
652                 /* Copy in each src sg entry from request, up to chunksize */
653                 datalen = spu_msg_sg_add(&sg, &rctx->src_sg, &rctx->src_skip,
654                                          rctx->src_nents, new_data_len);
655                 if (datalen < new_data_len) {
656                         pr_err("%s(): failed to copy src sg to mbox msg",
657                                __func__);
658                         return -EFAULT;
659                 }
660         }
661
662         if (pad_len)
663                 sg_set_buf(sg++, rctx->msg_buf.spu_req_pad, pad_len);
664
665         stat_len = spu->spu_tx_status_len();
666         if (stat_len) {
667                 memset(rctx->msg_buf.tx_stat, 0, stat_len);
668                 sg_set_buf(sg, rctx->msg_buf.tx_stat, stat_len);
669         }
670
671         return 0;
672 }
673
674 /**
675  * handle_ahash_req() - Process an asynchronous hash request from the crypto
676  * API.
677  * @rctx:  Crypto request context
678  *
679  * Builds a SPU request message embedded in a mailbox message and submits the
680  * mailbox message on a selected mailbox channel. The SPU request message is
681  * constructed as a scatterlist, including entries from the crypto API's
682  * src scatterlist to avoid copying the data to be hashed. This function is
683  * called either on the thread from the crypto API, or, in the case that the
684  * crypto API request is too large to fit in a single SPU request message,
685  * on the thread that invokes the receive callback with a response message.
686  * Because some operations require the response from one chunk before the next
687  * chunk can be submitted, we always wait for the response for the previous
688  * chunk before submitting the next chunk. Because requests are submitted in
689  * lock step like this, there is no need to synchronize access to request data
690  * structures.
691  *
692  * Return:
693  *   -EINPROGRESS: request has been submitted to SPU and response will be
694  *                 returned asynchronously
695  *   -EAGAIN:      non-final request included a small amount of data, which for
696  *                 efficiency we did not submit to the SPU, but instead stored
697  *                 to be submitted to the SPU with the next part of the request
698  *   other:        an error code
699  */
700 static int handle_ahash_req(struct iproc_reqctx_s *rctx)
701 {
702         struct spu_hw *spu = &iproc_priv.spu;
703         struct crypto_async_request *areq = rctx->parent;
704         struct ahash_request *req = ahash_request_cast(areq);
705         struct crypto_ahash *ahash = crypto_ahash_reqtfm(req);
706         struct crypto_tfm *tfm = crypto_ahash_tfm(ahash);
707         unsigned int blocksize = crypto_tfm_alg_blocksize(tfm);
708         struct iproc_ctx_s *ctx = rctx->ctx;
709
710         /* number of bytes still to be hashed in this req */
711         unsigned int nbytes_to_hash = 0;
712         int err = 0;
713         unsigned int chunksize = 0;     /* length of hash carry + new data */
714         /*
715          * length of new data, not from hash carry, to be submitted in
716          * this hw request
717          */
718         unsigned int new_data_len;
719
720         unsigned int __maybe_unused chunk_start = 0;
721         u32 db_size;     /* Length of data field, incl gcm and hash padding */
722         int pad_len = 0; /* total pad len, including gcm, hash, stat padding */
723         u32 data_pad_len = 0;   /* length of GCM/CCM padding */
724         u32 stat_pad_len = 0;   /* length of padding to align STATUS word */
725         struct brcm_message *mssg;      /* mailbox message */
726         struct spu_request_opts req_opts;
727         struct spu_cipher_parms cipher_parms;
728         struct spu_hash_parms hash_parms;
729         struct spu_aead_parms aead_parms;
730         unsigned int local_nbuf;
731         u32 spu_hdr_len;
732         unsigned int digestsize;
733         u16 rem = 0;
734
735         /*
736          * number of entries in src and dst sg. Always includes SPU msg header.
737          * rx always includes a buffer to catch digest and STATUS.
738          */
739         u8 rx_frag_num = 3;
740         u8 tx_frag_num = 1;
741
742         flow_log("total_todo %u, total_sent %u\n",
743                  rctx->total_todo, rctx->total_sent);
744
745         memset(&req_opts, 0, sizeof(req_opts));
746         memset(&cipher_parms, 0, sizeof(cipher_parms));
747         memset(&hash_parms, 0, sizeof(hash_parms));
748         memset(&aead_parms, 0, sizeof(aead_parms));
749
750         req_opts.bd_suppress = true;
751         hash_parms.alg = ctx->auth.alg;
752         hash_parms.mode = ctx->auth.mode;
753         hash_parms.type = HASH_TYPE_NONE;
754         hash_parms.key_buf = (u8 *)ctx->authkey;
755         hash_parms.key_len = ctx->authkeylen;
756
757         /*
758          * For hash algorithms below assignment looks bit odd but
759          * it's needed for AES-XCBC and AES-CMAC hash algorithms
760          * to differentiate between 128, 192, 256 bit key values.
761          * Based on the key values, hash algorithm is selected.
762          * For example for 128 bit key, hash algorithm is AES-128.
763          */
764         cipher_parms.type = ctx->cipher_type;
765
766         mssg = &rctx->mb_mssg;
767         chunk_start = rctx->src_sent;
768
769         /*
770          * Compute the amount remaining to hash. This may include data
771          * carried over from previous requests.
772          */
773         nbytes_to_hash = rctx->total_todo - rctx->total_sent;
774         chunksize = nbytes_to_hash;
775         if ((ctx->max_payload != SPU_MAX_PAYLOAD_INF) &&
776             (chunksize > ctx->max_payload))
777                 chunksize = ctx->max_payload;
778
779         /*
780          * If this is not a final request and the request data is not a multiple
781          * of a full block, then simply park the extra data and prefix it to the
782          * data for the next request.
783          */
784         if (!rctx->is_final) {
785                 u8 *dest = rctx->hash_carry + rctx->hash_carry_len;
786                 u16 new_len;  /* len of data to add to hash carry */
787
788                 rem = chunksize % blocksize;   /* remainder */
789                 if (rem) {
790                         /* chunksize not a multiple of blocksize */
791                         chunksize -= rem;
792                         if (chunksize == 0) {
793                                 /* Don't have a full block to submit to hw */
794                                 new_len = rem - rctx->hash_carry_len;
795                                 sg_copy_part_to_buf(req->src, dest, new_len,
796                                                     rctx->src_sent);
797                                 rctx->hash_carry_len = rem;
798                                 flow_log("Exiting with hash carry len: %u\n",
799                                          rctx->hash_carry_len);
800                                 packet_dump("  buf: ",
801                                             rctx->hash_carry,
802                                             rctx->hash_carry_len);
803                                 return -EAGAIN;
804                         }
805                 }
806         }
807
808         /* if we have hash carry, then prefix it to the data in this request */
809         local_nbuf = rctx->hash_carry_len;
810         rctx->hash_carry_len = 0;
811         if (local_nbuf)
812                 tx_frag_num++;
813         new_data_len = chunksize - local_nbuf;
814
815         /* Count number of sg entries to be used in this request */
816         rctx->src_nents = spu_sg_count(rctx->src_sg, rctx->src_skip,
817                                        new_data_len);
818
819         /* AES hashing keeps key size in type field, so need to copy it here */
820         if (hash_parms.alg == HASH_ALG_AES)
821                 hash_parms.type = (enum hash_type)cipher_parms.type;
822         else
823                 hash_parms.type = spu->spu_hash_type(rctx->total_sent);
824
825         digestsize = spu->spu_digest_size(ctx->digestsize, ctx->auth.alg,
826                                           hash_parms.type);
827         hash_parms.digestsize = digestsize;
828
829         /* update the indexes */
830         rctx->total_sent += chunksize;
831         /* if you sent a prebuf then that wasn't from this req->src */
832         rctx->src_sent += new_data_len;
833
834         if ((rctx->total_sent == rctx->total_todo) && rctx->is_final)
835                 hash_parms.pad_len = spu->spu_hash_pad_len(hash_parms.alg,
836                                                            hash_parms.mode,
837                                                            chunksize,
838                                                            blocksize);
839
840         /*
841          * If a non-first chunk, then include the digest returned from the
842          * previous chunk so that hw can add to it (except for AES types).
843          */
844         if ((hash_parms.type == HASH_TYPE_UPDT) &&
845             (hash_parms.alg != HASH_ALG_AES)) {
846                 hash_parms.key_buf = rctx->incr_hash;
847                 hash_parms.key_len = digestsize;
848         }
849
850         atomic64_add(chunksize, &iproc_priv.bytes_out);
851
852         flow_log("%s() final: %u nbuf: %u ",
853                  __func__, rctx->is_final, local_nbuf);
854
855         if (ctx->max_payload == SPU_MAX_PAYLOAD_INF)
856                 flow_log("max_payload infinite\n");
857         else
858                 flow_log("max_payload %u\n", ctx->max_payload);
859
860         flow_log("chunk_start: %u chunk_size: %u\n", chunk_start, chunksize);
861
862         /* Prepend SPU header with type 3 BCM header */
863         memcpy(rctx->msg_buf.bcm_spu_req_hdr, BCMHEADER, BCM_HDR_LEN);
864
865         hash_parms.prebuf_len = local_nbuf;
866         spu_hdr_len = spu->spu_create_request(rctx->msg_buf.bcm_spu_req_hdr +
867                                               BCM_HDR_LEN,
868                                               &req_opts, &cipher_parms,
869                                               &hash_parms, &aead_parms,
870                                               new_data_len);
871
872         if (spu_hdr_len == 0) {
873                 pr_err("Failed to create SPU request header\n");
874                 return -EFAULT;
875         }
876
877         /*
878          * Determine total length of padding required. Put all padding in one
879          * buffer.
880          */
881         data_pad_len = spu->spu_gcm_ccm_pad_len(ctx->cipher.mode, chunksize);
882         db_size = spu_real_db_size(0, 0, local_nbuf, new_data_len,
883                                    0, 0, hash_parms.pad_len);
884         if (spu->spu_tx_status_len())
885                 stat_pad_len = spu->spu_wordalign_padlen(db_size);
886         if (stat_pad_len)
887                 rx_frag_num++;
888         pad_len = hash_parms.pad_len + data_pad_len + stat_pad_len;
889         if (pad_len) {
890                 tx_frag_num++;
891                 spu->spu_request_pad(rctx->msg_buf.spu_req_pad, data_pad_len,
892                                      hash_parms.pad_len, ctx->auth.alg,
893                                      ctx->auth.mode, rctx->total_sent,
894                                      stat_pad_len);
895         }
896
897         spu->spu_dump_msg_hdr(rctx->msg_buf.bcm_spu_req_hdr + BCM_HDR_LEN,
898                               spu_hdr_len);
899         packet_dump("    prebuf: ", rctx->hash_carry, local_nbuf);
900         flow_log("Data:\n");
901         dump_sg(rctx->src_sg, rctx->src_skip, new_data_len);
902         packet_dump("   pad: ", rctx->msg_buf.spu_req_pad, pad_len);
903
904         /*
905          * Build mailbox message containing SPU request msg and rx buffers
906          * to catch response message
907          */
908         memset(mssg, 0, sizeof(*mssg));
909         mssg->type = BRCM_MESSAGE_SPU;
910         mssg->ctx = rctx;       /* Will be returned in response */
911
912         /* Create rx scatterlist to catch result */
913         err = spu_ahash_rx_sg_create(mssg, rctx, rx_frag_num, digestsize,
914                                      stat_pad_len);
915         if (err)
916                 return err;
917
918         /* Create tx scatterlist containing SPU request message */
919         tx_frag_num += rctx->src_nents;
920         if (spu->spu_tx_status_len())
921                 tx_frag_num++;
922         err = spu_ahash_tx_sg_create(mssg, rctx, tx_frag_num, spu_hdr_len,
923                                      local_nbuf, new_data_len, pad_len);
924         if (err)
925                 return err;
926
927         err = mailbox_send_message(mssg, req->base.flags, rctx->chan_idx);
928         if (unlikely(err < 0))
929                 return err;
930
931         return -EINPROGRESS;
932 }
933
934 /**
935  * spu_hmac_outer_hash() - Request synchonous software compute of the outer hash
936  * for an HMAC request.
937  * @req:  The HMAC request from the crypto API
938  * @ctx:  The session context
939  *
940  * Return: 0 if synchronous hash operation successful
941  *         -EINVAL if the hash algo is unrecognized
942  *         any other value indicates an error
943  */
944 static int spu_hmac_outer_hash(struct ahash_request *req,
945                                struct iproc_ctx_s *ctx)
946 {
947         struct crypto_ahash *ahash = crypto_ahash_reqtfm(req);
948         unsigned int blocksize =
949                 crypto_tfm_alg_blocksize(crypto_ahash_tfm(ahash));
950         int rc;
951
952         switch (ctx->auth.alg) {
953         case HASH_ALG_MD5:
954                 rc = do_shash("md5", req->result, ctx->opad, blocksize,
955                               req->result, ctx->digestsize, NULL, 0);
956                 break;
957         case HASH_ALG_SHA1:
958                 rc = do_shash("sha1", req->result, ctx->opad, blocksize,
959                               req->result, ctx->digestsize, NULL, 0);
960                 break;
961         case HASH_ALG_SHA224:
962                 rc = do_shash("sha224", req->result, ctx->opad, blocksize,
963                               req->result, ctx->digestsize, NULL, 0);
964                 break;
965         case HASH_ALG_SHA256:
966                 rc = do_shash("sha256", req->result, ctx->opad, blocksize,
967                               req->result, ctx->digestsize, NULL, 0);
968                 break;
969         case HASH_ALG_SHA384:
970                 rc = do_shash("sha384", req->result, ctx->opad, blocksize,
971                               req->result, ctx->digestsize, NULL, 0);
972                 break;
973         case HASH_ALG_SHA512:
974                 rc = do_shash("sha512", req->result, ctx->opad, blocksize,
975                               req->result, ctx->digestsize, NULL, 0);
976                 break;
977         default:
978                 pr_err("%s() Error : unknown hmac type\n", __func__);
979                 rc = -EINVAL;
980         }
981         return rc;
982 }
983
984 /**
985  * ahash_req_done() - Process a hash result from the SPU hardware.
986  * @rctx: Crypto request context
987  *
988  * Return: 0 if successful
989  *         < 0 if an error
990  */
991 static int ahash_req_done(struct iproc_reqctx_s *rctx)
992 {
993         struct spu_hw *spu = &iproc_priv.spu;
994         struct crypto_async_request *areq = rctx->parent;
995         struct ahash_request *req = ahash_request_cast(areq);
996         struct iproc_ctx_s *ctx = rctx->ctx;
997         int err;
998
999         memcpy(req->result, rctx->msg_buf.digest, ctx->digestsize);
1000
1001         if (spu->spu_type == SPU_TYPE_SPUM) {
1002                 /* byte swap the output from the UPDT function to network byte
1003                  * order
1004                  */
1005                 if (ctx->auth.alg == HASH_ALG_MD5) {
1006                         __swab32s((u32 *)req->result);
1007                         __swab32s(((u32 *)req->result) + 1);
1008                         __swab32s(((u32 *)req->result) + 2);
1009                         __swab32s(((u32 *)req->result) + 3);
1010                         __swab32s(((u32 *)req->result) + 4);
1011                 }
1012         }
1013
1014         flow_dump("  digest ", req->result, ctx->digestsize);
1015
1016         /* if this an HMAC then do the outer hash */
1017         if (rctx->is_sw_hmac) {
1018                 err = spu_hmac_outer_hash(req, ctx);
1019                 if (err < 0)
1020                         return err;
1021                 flow_dump("  hmac: ", req->result, ctx->digestsize);
1022         }
1023
1024         if (rctx->is_sw_hmac || ctx->auth.mode == HASH_MODE_HMAC) {
1025                 atomic_inc(&iproc_priv.op_counts[SPU_OP_HMAC]);
1026                 atomic_inc(&iproc_priv.hmac_cnt[ctx->auth.alg]);
1027         } else {
1028                 atomic_inc(&iproc_priv.op_counts[SPU_OP_HASH]);
1029                 atomic_inc(&iproc_priv.hash_cnt[ctx->auth.alg]);
1030         }
1031
1032         return 0;
1033 }
1034
1035 /**
1036  * handle_ahash_resp() - Process a SPU response message for a hash request.
1037  * Checks if the entire crypto API request has been processed, and if so,
1038  * invokes post processing on the result.
1039  * @rctx: Crypto request context
1040  */
1041 static void handle_ahash_resp(struct iproc_reqctx_s *rctx)
1042 {
1043         struct iproc_ctx_s *ctx = rctx->ctx;
1044 #ifdef DEBUG
1045         struct crypto_async_request *areq = rctx->parent;
1046         struct ahash_request *req = ahash_request_cast(areq);
1047         struct crypto_ahash *ahash = crypto_ahash_reqtfm(req);
1048         unsigned int blocksize =
1049                 crypto_tfm_alg_blocksize(crypto_ahash_tfm(ahash));
1050 #endif
1051         /*
1052          * Save hash to use as input to next op if incremental. Might be copying
1053          * too much, but that's easier than figuring out actual digest size here
1054          */
1055         memcpy(rctx->incr_hash, rctx->msg_buf.digest, MAX_DIGEST_SIZE);
1056
1057         flow_log("%s() blocksize:%u digestsize:%u\n",
1058                  __func__, blocksize, ctx->digestsize);
1059
1060         atomic64_add(ctx->digestsize, &iproc_priv.bytes_in);
1061
1062         if (rctx->is_final && (rctx->total_sent == rctx->total_todo))
1063                 ahash_req_done(rctx);
1064 }
1065
1066 /**
1067  * spu_aead_rx_sg_create() - Build up the scatterlist of buffers used to receive
1068  * a SPU response message for an AEAD request. Includes buffers to catch SPU
1069  * message headers and the response data.
1070  * @mssg:       mailbox message containing the receive sg
1071  * @rctx:       crypto request context
1072  * @rx_frag_num: number of scatterlist elements required to hold the
1073  *              SPU response message
1074  * @assoc_len:  Length of associated data included in the crypto request
1075  * @ret_iv_len: Length of IV returned in response
1076  * @resp_len:   Number of bytes of response data expected to be written to
1077  *              dst buffer from crypto API
1078  * @digestsize: Length of hash digest, in bytes
1079  * @stat_pad_len: Number of bytes required to pad the STAT field to
1080  *              a 4-byte boundary
1081  *
1082  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
1083  * when the request completes, whether the request is handled successfully or
1084  * there is an error.
1085  *
1086  * Returns:
1087  *   0 if successful
1088  *   < 0 if an error
1089  */
1090 static int spu_aead_rx_sg_create(struct brcm_message *mssg,
1091                                  struct aead_request *req,
1092                                  struct iproc_reqctx_s *rctx,
1093                                  u8 rx_frag_num,
1094                                  unsigned int assoc_len,
1095                                  u32 ret_iv_len, unsigned int resp_len,
1096                                  unsigned int digestsize, u32 stat_pad_len)
1097 {
1098         struct spu_hw *spu = &iproc_priv.spu;
1099         struct scatterlist *sg; /* used to build sgs in mbox message */
1100         struct iproc_ctx_s *ctx = rctx->ctx;
1101         u32 datalen;            /* Number of bytes of response data expected */
1102         u32 assoc_buf_len;
1103         u8 data_padlen = 0;
1104
1105         if (ctx->is_rfc4543) {
1106                 /* RFC4543: only pad after data, not after AAD */
1107                 data_padlen = spu->spu_gcm_ccm_pad_len(ctx->cipher.mode,
1108                                                           assoc_len + resp_len);
1109                 assoc_buf_len = assoc_len;
1110         } else {
1111                 data_padlen = spu->spu_gcm_ccm_pad_len(ctx->cipher.mode,
1112                                                           resp_len);
1113                 assoc_buf_len = spu->spu_assoc_resp_len(ctx->cipher.mode,
1114                                                 assoc_len, ret_iv_len,
1115                                                 rctx->is_encrypt);
1116         }
1117
1118         if (ctx->cipher.mode == CIPHER_MODE_CCM)
1119                 /* ICV (after data) must be in the next 32-bit word for CCM */
1120                 data_padlen += spu->spu_wordalign_padlen(assoc_buf_len +
1121                                                          resp_len +
1122                                                          data_padlen);
1123
1124         if (data_padlen)
1125                 /* have to catch gcm pad in separate buffer */
1126                 rx_frag_num++;
1127
1128         mssg->spu.dst = kcalloc(rx_frag_num, sizeof(struct scatterlist),
1129                                 rctx->gfp);
1130         if (!mssg->spu.dst)
1131                 return -ENOMEM;
1132
1133         sg = mssg->spu.dst;
1134         sg_init_table(sg, rx_frag_num);
1135
1136         /* Space for SPU message header */
1137         sg_set_buf(sg++, rctx->msg_buf.spu_resp_hdr, ctx->spu_resp_hdr_len);
1138
1139         if (assoc_buf_len) {
1140                 /*
1141                  * Don't write directly to req->dst, because SPU may pad the
1142                  * assoc data in the response
1143                  */
1144                 memset(rctx->msg_buf.a.resp_aad, 0, assoc_buf_len);
1145                 sg_set_buf(sg++, rctx->msg_buf.a.resp_aad, assoc_buf_len);
1146         }
1147
1148         if (resp_len) {
1149                 /*
1150                  * Copy in each dst sg entry from request, up to chunksize.
1151                  * dst sg catches just the data. digest caught in separate buf.
1152                  */
1153                 datalen = spu_msg_sg_add(&sg, &rctx->dst_sg, &rctx->dst_skip,
1154                                          rctx->dst_nents, resp_len);
1155                 if (datalen < (resp_len)) {
1156                         pr_err("%s(): failed to copy dst sg to mbox msg. expected len %u, datalen %u",
1157                                __func__, resp_len, datalen);
1158                         return -EFAULT;
1159                 }
1160         }
1161
1162         /* If GCM/CCM data is padded, catch padding in separate buffer */
1163         if (data_padlen) {
1164                 memset(rctx->msg_buf.a.gcmpad, 0, data_padlen);
1165                 sg_set_buf(sg++, rctx->msg_buf.a.gcmpad, data_padlen);
1166         }
1167
1168         /* Always catch ICV in separate buffer */
1169         sg_set_buf(sg++, rctx->msg_buf.digest, digestsize);
1170
1171         flow_log("stat_pad_len %u\n", stat_pad_len);
1172         if (stat_pad_len) {
1173                 memset(rctx->msg_buf.rx_stat_pad, 0, stat_pad_len);
1174                 sg_set_buf(sg++, rctx->msg_buf.rx_stat_pad, stat_pad_len);
1175         }
1176
1177         memset(rctx->msg_buf.rx_stat, 0, SPU_RX_STATUS_LEN);
1178         sg_set_buf(sg, rctx->msg_buf.rx_stat, spu->spu_rx_status_len());
1179
1180         return 0;
1181 }
1182
1183 /**
1184  * spu_aead_tx_sg_create() - Build up the scatterlist of buffers used to send a
1185  * SPU request message for an AEAD request. Includes SPU message headers and the
1186  * request data.
1187  * @mssg:       mailbox message containing the transmit sg
1188  * @rctx:       crypto request context
1189  * @tx_frag_num: number of scatterlist elements required to construct the
1190  *              SPU request message
1191  * @spu_hdr_len: length of SPU message header in bytes
1192  * @assoc:      crypto API associated data scatterlist
1193  * @assoc_len:  length of associated data
1194  * @assoc_nents: number of scatterlist entries containing assoc data
1195  * @aead_iv_len: length of AEAD IV, if included
1196  * @chunksize:  Number of bytes of request data
1197  * @aad_pad_len: Number of bytes of padding at end of AAD. For GCM/CCM.
1198  * @pad_len:    Number of pad bytes
1199  * @incl_icv:   If true, write separate ICV buffer after data and
1200  *              any padding
1201  *
1202  * The scatterlist that gets allocated here is freed in spu_chunk_cleanup()
1203  * when the request completes, whether the request is handled successfully or
1204  * there is an error.
1205  *
1206  * Return:
1207  *   0 if successful
1208  *   < 0 if an error
1209  */
1210 static int spu_aead_tx_sg_create(struct brcm_message *mssg,
1211                                  struct iproc_reqctx_s *rctx,
1212                                  u8 tx_frag_num,
1213                                  u32 spu_hdr_len,
1214                                  struct scatterlist *assoc,
1215                                  unsigned int assoc_len,
1216                                  int assoc_nents,
1217                                  unsigned int aead_iv_len,
1218                                  unsigned int chunksize,
1219                                  u32 aad_pad_len, u32 pad_len, bool incl_icv)
1220 {
1221         struct spu_hw *spu = &iproc_priv.spu;
1222         struct scatterlist *sg; /* used to build sgs in mbox message */
1223         struct scatterlist *assoc_sg = assoc;
1224         struct iproc_ctx_s *ctx = rctx->ctx;
1225         u32 datalen;            /* Number of bytes of data to write */
1226         u32 written;            /* Number of bytes of data written */
1227         u32 assoc_offset = 0;
1228         u32 stat_len;
1229
1230         mssg->spu.src = kcalloc(tx_frag_num, sizeof(struct scatterlist),
1231                                 rctx->gfp);
1232         if (!mssg->spu.src)
1233                 return -ENOMEM;
1234
1235         sg = mssg->spu.src;
1236         sg_init_table(sg, tx_frag_num);
1237
1238         sg_set_buf(sg++, rctx->msg_buf.bcm_spu_req_hdr,
1239                    BCM_HDR_LEN + spu_hdr_len);
1240
1241         if (assoc_len) {
1242                 /* Copy in each associated data sg entry from request */
1243                 written = spu_msg_sg_add(&sg, &assoc_sg, &assoc_offset,
1244                                          assoc_nents, assoc_len);
1245                 if (written < assoc_len) {
1246                         pr_err("%s(): failed to copy assoc sg to mbox msg",
1247                                __func__);
1248                         return -EFAULT;
1249                 }
1250         }
1251
1252         if (aead_iv_len)
1253                 sg_set_buf(sg++, rctx->msg_buf.iv_ctr, aead_iv_len);
1254
1255         if (aad_pad_len) {
1256                 memset(rctx->msg_buf.a.req_aad_pad, 0, aad_pad_len);
1257                 sg_set_buf(sg++, rctx->msg_buf.a.req_aad_pad, aad_pad_len);
1258         }
1259
1260         datalen = chunksize;
1261         if ((chunksize > ctx->digestsize) && incl_icv)
1262                 datalen -= ctx->digestsize;
1263         if (datalen) {
1264                 /* For aead, a single msg should consume the entire src sg */
1265                 written = spu_msg_sg_add(&sg, &rctx->src_sg, &rctx->src_skip,
1266                                          rctx->src_nents, datalen);
1267                 if (written < datalen) {
1268                         pr_err("%s(): failed to copy src sg to mbox msg",
1269                                __func__);
1270                         return -EFAULT;
1271                 }
1272         }
1273
1274         if (pad_len) {
1275                 memset(rctx->msg_buf.spu_req_pad, 0, pad_len);
1276                 sg_set_buf(sg++, rctx->msg_buf.spu_req_pad, pad_len);
1277         }
1278
1279         if (incl_icv)
1280                 sg_set_buf(sg++, rctx->msg_buf.digest, ctx->digestsize);
1281
1282         stat_len = spu->spu_tx_status_len();
1283         if (stat_len) {
1284                 memset(rctx->msg_buf.tx_stat, 0, stat_len);
1285                 sg_set_buf(sg, rctx->msg_buf.tx_stat, stat_len);
1286         }
1287         return 0;
1288 }
1289
1290 /**
1291  * handle_aead_req() - Submit a SPU request message for the next chunk of the
1292  * current AEAD request.
1293  * @rctx:  Crypto request context
1294  *
1295  * Unlike other operation types, we assume the length of the request fits in
1296  * a single SPU request message. aead_enqueue() makes sure this is true.
1297  * Comments for other op types regarding threads applies here as well.
1298  *
1299  * Unlike incremental hash ops, where the spu returns the entire hash for
1300  * truncated algs like sha-224, the SPU returns just the truncated hash in
1301  * response to aead requests. So digestsize is always ctx->digestsize here.
1302  *
1303  * Return: -EINPROGRESS: crypto request has been accepted and result will be
1304  *                       returned asynchronously
1305  *         Any other value indicates an error
1306  */
1307 static int handle_aead_req(struct iproc_reqctx_s *rctx)
1308 {
1309         struct spu_hw *spu = &iproc_priv.spu;
1310         struct crypto_async_request *areq = rctx->parent;
1311         struct aead_request *req = container_of(areq,
1312                                                 struct aead_request, base);
1313         struct iproc_ctx_s *ctx = rctx->ctx;
1314         int err;
1315         unsigned int chunksize;
1316         unsigned int resp_len;
1317         u32 spu_hdr_len;
1318         u32 db_size;
1319         u32 stat_pad_len;
1320         u32 pad_len;
1321         struct brcm_message *mssg;      /* mailbox message */
1322         struct spu_request_opts req_opts;
1323         struct spu_cipher_parms cipher_parms;
1324         struct spu_hash_parms hash_parms;
1325         struct spu_aead_parms aead_parms;
1326         int assoc_nents = 0;
1327         bool incl_icv = false;
1328         unsigned int digestsize = ctx->digestsize;
1329
1330         /* number of entries in src and dst sg. Always includes SPU msg header.
1331          */
1332         u8 rx_frag_num = 2;     /* and STATUS */
1333         u8 tx_frag_num = 1;
1334
1335         /* doing the whole thing at once */
1336         chunksize = rctx->total_todo;
1337
1338         flow_log("%s: chunksize %u\n", __func__, chunksize);
1339
1340         memset(&req_opts, 0, sizeof(req_opts));
1341         memset(&hash_parms, 0, sizeof(hash_parms));
1342         memset(&aead_parms, 0, sizeof(aead_parms));
1343
1344         req_opts.is_inbound = !(rctx->is_encrypt);
1345         req_opts.auth_first = ctx->auth_first;
1346         req_opts.is_aead = true;
1347         req_opts.is_esp = ctx->is_esp;
1348
1349         cipher_parms.alg = ctx->cipher.alg;
1350         cipher_parms.mode = ctx->cipher.mode;
1351         cipher_parms.type = ctx->cipher_type;
1352         cipher_parms.key_buf = ctx->enckey;
1353         cipher_parms.key_len = ctx->enckeylen;
1354         cipher_parms.iv_buf = rctx->msg_buf.iv_ctr;
1355         cipher_parms.iv_len = rctx->iv_ctr_len;
1356
1357         hash_parms.alg = ctx->auth.alg;
1358         hash_parms.mode = ctx->auth.mode;
1359         hash_parms.type = HASH_TYPE_NONE;
1360         hash_parms.key_buf = (u8 *)ctx->authkey;
1361         hash_parms.key_len = ctx->authkeylen;
1362         hash_parms.digestsize = digestsize;
1363
1364         if ((ctx->auth.alg == HASH_ALG_SHA224) &&
1365             (ctx->authkeylen < SHA224_DIGEST_SIZE))
1366                 hash_parms.key_len = SHA224_DIGEST_SIZE;
1367
1368         aead_parms.assoc_size = req->assoclen;
1369         if (ctx->is_esp && !ctx->is_rfc4543) {
1370                 /*
1371                  * 8-byte IV is included assoc data in request. SPU2
1372                  * expects AAD to include just SPI and seqno. So
1373                  * subtract off the IV len.
1374                  */
1375                 aead_parms.assoc_size -= GCM_RFC4106_IV_SIZE;
1376
1377                 if (rctx->is_encrypt) {
1378                         aead_parms.return_iv = true;
1379                         aead_parms.ret_iv_len = GCM_RFC4106_IV_SIZE;
1380                         aead_parms.ret_iv_off = GCM_ESP_SALT_SIZE;
1381                 }
1382         } else {
1383                 aead_parms.ret_iv_len = 0;
1384         }
1385
1386         /*
1387          * Count number of sg entries from the crypto API request that are to
1388          * be included in this mailbox message. For dst sg, don't count space
1389          * for digest. Digest gets caught in a separate buffer and copied back
1390          * to dst sg when processing response.
1391          */
1392         rctx->src_nents = spu_sg_count(rctx->src_sg, rctx->src_skip, chunksize);
1393         rctx->dst_nents = spu_sg_count(rctx->dst_sg, rctx->dst_skip, chunksize);
1394         if (aead_parms.assoc_size)
1395                 assoc_nents = spu_sg_count(rctx->assoc, 0,
1396                                            aead_parms.assoc_size);
1397
1398         mssg = &rctx->mb_mssg;
1399
1400         rctx->total_sent = chunksize;
1401         rctx->src_sent = chunksize;
1402         if (spu->spu_assoc_resp_len(ctx->cipher.mode,
1403                                     aead_parms.assoc_size,
1404                                     aead_parms.ret_iv_len,
1405                                     rctx->is_encrypt))
1406                 rx_frag_num++;
1407
1408         aead_parms.iv_len = spu->spu_aead_ivlen(ctx->cipher.mode,
1409                                                 rctx->iv_ctr_len);
1410
1411         if (ctx->auth.alg == HASH_ALG_AES)
1412                 hash_parms.type = (enum hash_type)ctx->cipher_type;
1413
1414         /* General case AAD padding (CCM and RFC4543 special cases below) */
1415         aead_parms.aad_pad_len = spu->spu_gcm_ccm_pad_len(ctx->cipher.mode,
1416                                                  aead_parms.assoc_size);
1417
1418         /* General case data padding (CCM decrypt special case below) */
1419         aead_parms.data_pad_len = spu->spu_gcm_ccm_pad_len(ctx->cipher.mode,
1420                                                            chunksize);
1421
1422         if (ctx->cipher.mode == CIPHER_MODE_CCM) {
1423                 /*
1424                  * for CCM, AAD len + 2 (rather than AAD len) needs to be
1425                  * 128-bit aligned
1426                  */
1427                 aead_parms.aad_pad_len = spu->spu_gcm_ccm_pad_len(
1428                                          ctx->cipher.mode,
1429                                          aead_parms.assoc_size + 2);
1430
1431                 /*
1432                  * And when decrypting CCM, need to pad without including
1433                  * size of ICV which is tacked on to end of chunk
1434                  */
1435                 if (!rctx->is_encrypt)
1436                         aead_parms.data_pad_len =
1437                                 spu->spu_gcm_ccm_pad_len(ctx->cipher.mode,
1438                                                         chunksize - digestsize);
1439
1440                 /* CCM also requires software to rewrite portions of IV: */
1441                 spu->spu_ccm_update_iv(digestsize, &cipher_parms, req->assoclen,
1442                                        chunksize, rctx->is_encrypt,
1443                                        ctx->is_esp);
1444         }
1445
1446         if (ctx->is_rfc4543) {
1447                 /*
1448                  * RFC4543: data is included in AAD, so don't pad after AAD
1449                  * and pad data based on both AAD + data size
1450                  */
1451                 aead_parms.aad_pad_len = 0;
1452                 if (!rctx->is_encrypt)
1453                         aead_parms.data_pad_len = spu->spu_gcm_ccm_pad_len(
1454                                         ctx->cipher.mode,
1455                                         aead_parms.assoc_size + chunksize -
1456                                         digestsize);
1457                 else
1458                         aead_parms.data_pad_len = spu->spu_gcm_ccm_pad_len(
1459                                         ctx->cipher.mode,
1460                                         aead_parms.assoc_size + chunksize);
1461
1462                 req_opts.is_rfc4543 = true;
1463         }
1464
1465         if (spu_req_incl_icv(ctx->cipher.mode, rctx->is_encrypt)) {
1466                 incl_icv = true;
1467                 tx_frag_num++;
1468                 /* Copy ICV from end of src scatterlist to digest buf */
1469                 sg_copy_part_to_buf(req->src, rctx->msg_buf.digest, digestsize,
1470                                     req->assoclen + rctx->total_sent -
1471                                     digestsize);
1472         }
1473
1474         atomic64_add(chunksize, &iproc_priv.bytes_out);
1475
1476         flow_log("%s()-sent chunksize:%u\n", __func__, chunksize);
1477
1478         /* Prepend SPU header with type 3 BCM header */
1479         memcpy(rctx->msg_buf.bcm_spu_req_hdr, BCMHEADER, BCM_HDR_LEN);
1480
1481         spu_hdr_len = spu->spu_create_request(rctx->msg_buf.bcm_spu_req_hdr +
1482                                               BCM_HDR_LEN, &req_opts,
1483                                               &cipher_parms, &hash_parms,
1484                                               &aead_parms, chunksize);
1485
1486         /* Determine total length of padding. Put all padding in one buffer. */
1487         db_size = spu_real_db_size(aead_parms.assoc_size, aead_parms.iv_len, 0,
1488                                    chunksize, aead_parms.aad_pad_len,
1489                                    aead_parms.data_pad_len, 0);
1490
1491         stat_pad_len = spu->spu_wordalign_padlen(db_size);
1492
1493         if (stat_pad_len)
1494                 rx_frag_num++;
1495         pad_len = aead_parms.data_pad_len + stat_pad_len;
1496         if (pad_len) {
1497                 tx_frag_num++;
1498                 spu->spu_request_pad(rctx->msg_buf.spu_req_pad,
1499                                      aead_parms.data_pad_len, 0,
1500                                      ctx->auth.alg, ctx->auth.mode,
1501                                      rctx->total_sent, stat_pad_len);
1502         }
1503
1504         spu->spu_dump_msg_hdr(rctx->msg_buf.bcm_spu_req_hdr + BCM_HDR_LEN,
1505                               spu_hdr_len);
1506         dump_sg(rctx->assoc, 0, aead_parms.assoc_size);
1507         packet_dump("    aead iv: ", rctx->msg_buf.iv_ctr, aead_parms.iv_len);
1508         packet_log("BD:\n");
1509         dump_sg(rctx->src_sg, rctx->src_skip, chunksize);
1510         packet_dump("   pad: ", rctx->msg_buf.spu_req_pad, pad_len);
1511
1512         /*
1513          * Build mailbox message containing SPU request msg and rx buffers
1514          * to catch response message
1515          */
1516         memset(mssg, 0, sizeof(*mssg));
1517         mssg->type = BRCM_MESSAGE_SPU;
1518         mssg->ctx = rctx;       /* Will be returned in response */
1519
1520         /* Create rx scatterlist to catch result */
1521         rx_frag_num += rctx->dst_nents;
1522         resp_len = chunksize;
1523
1524         /*
1525          * Always catch ICV in separate buffer. Have to for GCM/CCM because of
1526          * padding. Have to for SHA-224 and other truncated SHAs because SPU
1527          * sends entire digest back.
1528          */
1529         rx_frag_num++;
1530
1531         if (((ctx->cipher.mode == CIPHER_MODE_GCM) ||
1532              (ctx->cipher.mode == CIPHER_MODE_CCM)) && !rctx->is_encrypt) {
1533                 /*
1534                  * Input is ciphertxt plus ICV, but ICV not incl
1535                  * in output.
1536                  */
1537                 resp_len -= ctx->digestsize;
1538                 if (resp_len == 0)
1539                         /* no rx frags to catch output data */
1540                         rx_frag_num -= rctx->dst_nents;
1541         }
1542
1543         err = spu_aead_rx_sg_create(mssg, req, rctx, rx_frag_num,
1544                                     aead_parms.assoc_size,
1545                                     aead_parms.ret_iv_len, resp_len, digestsize,
1546                                     stat_pad_len);
1547         if (err)
1548                 return err;
1549
1550         /* Create tx scatterlist containing SPU request message */
1551         tx_frag_num += rctx->src_nents;
1552         tx_frag_num += assoc_nents;
1553         if (aead_parms.aad_pad_len)
1554                 tx_frag_num++;
1555         if (aead_parms.iv_len)
1556                 tx_frag_num++;
1557         if (spu->spu_tx_status_len())
1558                 tx_frag_num++;
1559         err = spu_aead_tx_sg_create(mssg, rctx, tx_frag_num, spu_hdr_len,
1560                                     rctx->assoc, aead_parms.assoc_size,
1561                                     assoc_nents, aead_parms.iv_len, chunksize,
1562                                     aead_parms.aad_pad_len, pad_len, incl_icv);
1563         if (err)
1564                 return err;
1565
1566         err = mailbox_send_message(mssg, req->base.flags, rctx->chan_idx);
1567         if (unlikely(err < 0))
1568                 return err;
1569
1570         return -EINPROGRESS;
1571 }
1572
1573 /**
1574  * handle_aead_resp() - Process a SPU response message for an AEAD request.
1575  * @rctx:  Crypto request context
1576  */
1577 static void handle_aead_resp(struct iproc_reqctx_s *rctx)
1578 {
1579         struct spu_hw *spu = &iproc_priv.spu;
1580         struct crypto_async_request *areq = rctx->parent;
1581         struct aead_request *req = container_of(areq,
1582                                                 struct aead_request, base);
1583         struct iproc_ctx_s *ctx = rctx->ctx;
1584         u32 payload_len;
1585         unsigned int icv_offset;
1586         u32 result_len;
1587
1588         /* See how much data was returned */
1589         payload_len = spu->spu_payload_length(rctx->msg_buf.spu_resp_hdr);
1590         flow_log("payload_len %u\n", payload_len);
1591
1592         /* only count payload */
1593         atomic64_add(payload_len, &iproc_priv.bytes_in);
1594
1595         if (req->assoclen)
1596                 packet_dump("  assoc_data ", rctx->msg_buf.a.resp_aad,
1597                             req->assoclen);
1598
1599         /*
1600          * Copy the ICV back to the destination
1601          * buffer. In decrypt case, SPU gives us back the digest, but crypto
1602          * API doesn't expect ICV in dst buffer.
1603          */
1604         result_len = req->cryptlen;
1605         if (rctx->is_encrypt) {
1606                 icv_offset = req->assoclen + rctx->total_sent;
1607                 packet_dump("  ICV: ", rctx->msg_buf.digest, ctx->digestsize);
1608                 flow_log("copying ICV to dst sg at offset %u\n", icv_offset);
1609                 sg_copy_part_from_buf(req->dst, rctx->msg_buf.digest,
1610                                       ctx->digestsize, icv_offset);
1611                 result_len += ctx->digestsize;
1612         }
1613
1614         packet_log("response data:  ");
1615         dump_sg(req->dst, req->assoclen, result_len);
1616
1617         atomic_inc(&iproc_priv.op_counts[SPU_OP_AEAD]);
1618         if (ctx->cipher.alg == CIPHER_ALG_AES) {
1619                 if (ctx->cipher.mode == CIPHER_MODE_CCM)
1620                         atomic_inc(&iproc_priv.aead_cnt[AES_CCM]);
1621                 else if (ctx->cipher.mode == CIPHER_MODE_GCM)
1622                         atomic_inc(&iproc_priv.aead_cnt[AES_GCM]);
1623                 else
1624                         atomic_inc(&iproc_priv.aead_cnt[AUTHENC]);
1625         } else {
1626                 atomic_inc(&iproc_priv.aead_cnt[AUTHENC]);
1627         }
1628 }
1629
1630 /**
1631  * spu_chunk_cleanup() - Do cleanup after processing one chunk of a request
1632  * @rctx:  request context
1633  *
1634  * Mailbox scatterlists are allocated for each chunk. So free them after
1635  * processing each chunk.
1636  */
1637 static void spu_chunk_cleanup(struct iproc_reqctx_s *rctx)
1638 {
1639         /* mailbox message used to tx request */
1640         struct brcm_message *mssg = &rctx->mb_mssg;
1641
1642         kfree(mssg->spu.src);
1643         kfree(mssg->spu.dst);
1644         memset(mssg, 0, sizeof(struct brcm_message));
1645 }
1646
1647 /**
1648  * finish_req() - Used to invoke the complete callback from the requester when
1649  * a request has been handled asynchronously.
1650  * @rctx:  Request context
1651  * @err:   Indicates whether the request was successful or not
1652  *
1653  * Ensures that cleanup has been done for request
1654  */
1655 static void finish_req(struct iproc_reqctx_s *rctx, int err)
1656 {
1657         struct crypto_async_request *areq = rctx->parent;
1658
1659         flow_log("%s() err:%d\n\n", __func__, err);
1660
1661         /* No harm done if already called */
1662         spu_chunk_cleanup(rctx);
1663
1664         if (areq)
1665                 areq->complete(areq, err);
1666 }
1667
1668 /**
1669  * spu_rx_callback() - Callback from mailbox framework with a SPU response.
1670  * @cl:         mailbox client structure for SPU driver
1671  * @msg:        mailbox message containing SPU response
1672  */
1673 static void spu_rx_callback(struct mbox_client *cl, void *msg)
1674 {
1675         struct spu_hw *spu = &iproc_priv.spu;
1676         struct brcm_message *mssg = msg;
1677         struct iproc_reqctx_s *rctx;
1678         int err = 0;
1679
1680         rctx = mssg->ctx;
1681         if (unlikely(!rctx)) {
1682                 /* This is fatal */
1683                 pr_err("%s(): no request context", __func__);
1684                 err = -EFAULT;
1685                 goto cb_finish;
1686         }
1687
1688         /* process the SPU status */
1689         err = spu->spu_status_process(rctx->msg_buf.rx_stat);
1690         if (err != 0) {
1691                 if (err == SPU_INVALID_ICV)
1692                         atomic_inc(&iproc_priv.bad_icv);
1693                 err = -EBADMSG;
1694                 goto cb_finish;
1695         }
1696
1697         /* Process the SPU response message */
1698         switch (rctx->ctx->alg->type) {
1699         case CRYPTO_ALG_TYPE_ABLKCIPHER:
1700                 handle_ablkcipher_resp(rctx);
1701                 break;
1702         case CRYPTO_ALG_TYPE_AHASH:
1703                 handle_ahash_resp(rctx);
1704                 break;
1705         case CRYPTO_ALG_TYPE_AEAD:
1706                 handle_aead_resp(rctx);
1707                 break;
1708         default:
1709                 err = -EINVAL;
1710                 goto cb_finish;
1711         }
1712
1713         /*
1714          * If this response does not complete the request, then send the next
1715          * request chunk.
1716          */
1717         if (rctx->total_sent < rctx->total_todo) {
1718                 /* Deallocate anything specific to previous chunk */
1719                 spu_chunk_cleanup(rctx);
1720
1721                 switch (rctx->ctx->alg->type) {
1722                 case CRYPTO_ALG_TYPE_ABLKCIPHER:
1723                         err = handle_ablkcipher_req(rctx);
1724                         break;
1725                 case CRYPTO_ALG_TYPE_AHASH:
1726                         err = handle_ahash_req(rctx);
1727                         if (err == -EAGAIN)
1728                                 /*
1729                                  * we saved data in hash carry, but tell crypto
1730                                  * API we successfully completed request.
1731                                  */
1732                                 err = 0;
1733                         break;
1734                 case CRYPTO_ALG_TYPE_AEAD:
1735                         err = handle_aead_req(rctx);
1736                         break;
1737                 default:
1738                         err = -EINVAL;
1739                 }
1740
1741                 if (err == -EINPROGRESS)
1742                         /* Successfully submitted request for next chunk */
1743                         return;
1744         }
1745
1746 cb_finish:
1747         finish_req(rctx, err);
1748 }
1749
1750 /* ==================== Kernel Cryptographic API ==================== */
1751
1752 /**
1753  * ablkcipher_enqueue() - Handle ablkcipher encrypt or decrypt request.
1754  * @req:        Crypto API request
1755  * @encrypt:    true if encrypting; false if decrypting
1756  *
1757  * Return: -EINPROGRESS if request accepted and result will be returned
1758  *                      asynchronously
1759  *         < 0 if an error
1760  */
1761 static int ablkcipher_enqueue(struct ablkcipher_request *req, bool encrypt)
1762 {
1763         struct iproc_reqctx_s *rctx = ablkcipher_request_ctx(req);
1764         struct iproc_ctx_s *ctx =
1765             crypto_ablkcipher_ctx(crypto_ablkcipher_reqtfm(req));
1766         int err;
1767
1768         flow_log("%s() enc:%u\n", __func__, encrypt);
1769
1770         rctx->gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
1771                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
1772         rctx->parent = &req->base;
1773         rctx->is_encrypt = encrypt;
1774         rctx->bd_suppress = false;
1775         rctx->total_todo = req->nbytes;
1776         rctx->src_sent = 0;
1777         rctx->total_sent = 0;
1778         rctx->total_received = 0;
1779         rctx->ctx = ctx;
1780
1781         /* Initialize current position in src and dst scatterlists */
1782         rctx->src_sg = req->src;
1783         rctx->src_nents = 0;
1784         rctx->src_skip = 0;
1785         rctx->dst_sg = req->dst;
1786         rctx->dst_nents = 0;
1787         rctx->dst_skip = 0;
1788
1789         if (ctx->cipher.mode == CIPHER_MODE_CBC ||
1790             ctx->cipher.mode == CIPHER_MODE_CTR ||
1791             ctx->cipher.mode == CIPHER_MODE_OFB ||
1792             ctx->cipher.mode == CIPHER_MODE_XTS ||
1793             ctx->cipher.mode == CIPHER_MODE_GCM ||
1794             ctx->cipher.mode == CIPHER_MODE_CCM) {
1795                 rctx->iv_ctr_len =
1796                     crypto_ablkcipher_ivsize(crypto_ablkcipher_reqtfm(req));
1797                 memcpy(rctx->msg_buf.iv_ctr, req->info, rctx->iv_ctr_len);
1798         } else {
1799                 rctx->iv_ctr_len = 0;
1800         }
1801
1802         /* Choose a SPU to process this request */
1803         rctx->chan_idx = select_channel();
1804         err = handle_ablkcipher_req(rctx);
1805         if (err != -EINPROGRESS)
1806                 /* synchronous result */
1807                 spu_chunk_cleanup(rctx);
1808
1809         return err;
1810 }
1811
1812 static int des_setkey(struct crypto_ablkcipher *cipher, const u8 *key,
1813                       unsigned int keylen)
1814 {
1815         struct iproc_ctx_s *ctx = crypto_ablkcipher_ctx(cipher);
1816         u32 tmp[DES_EXPKEY_WORDS];
1817
1818         if (keylen == DES_KEY_SIZE) {
1819                 if (des_ekey(tmp, key) == 0) {
1820                         if (crypto_ablkcipher_get_flags(cipher) &
1821                             CRYPTO_TFM_REQ_WEAK_KEY) {
1822                                 u32 flags = CRYPTO_TFM_RES_WEAK_KEY;
1823
1824                                 crypto_ablkcipher_set_flags(cipher, flags);
1825                                 return -EINVAL;
1826                         }
1827                 }
1828
1829                 ctx->cipher_type = CIPHER_TYPE_DES;
1830         } else {
1831                 crypto_ablkcipher_set_flags(cipher, CRYPTO_TFM_RES_BAD_KEY_LEN);
1832                 return -EINVAL;
1833         }
1834         return 0;
1835 }
1836
1837 static int threedes_setkey(struct crypto_ablkcipher *cipher, const u8 *key,
1838                            unsigned int keylen)
1839 {
1840         struct iproc_ctx_s *ctx = crypto_ablkcipher_ctx(cipher);
1841
1842         if (keylen == (DES_KEY_SIZE * 3)) {
1843                 const u32 *K = (const u32 *)key;
1844                 u32 flags = CRYPTO_TFM_RES_BAD_KEY_SCHED;
1845
1846                 if (!((K[0] ^ K[2]) | (K[1] ^ K[3])) ||
1847                     !((K[2] ^ K[4]) | (K[3] ^ K[5]))) {
1848                         crypto_ablkcipher_set_flags(cipher, flags);
1849                         return -EINVAL;
1850                 }
1851
1852                 ctx->cipher_type = CIPHER_TYPE_3DES;
1853         } else {
1854                 crypto_ablkcipher_set_flags(cipher, CRYPTO_TFM_RES_BAD_KEY_LEN);
1855                 return -EINVAL;
1856         }
1857         return 0;
1858 }
1859
1860 static int aes_setkey(struct crypto_ablkcipher *cipher, const u8 *key,
1861                       unsigned int keylen)
1862 {
1863         struct iproc_ctx_s *ctx = crypto_ablkcipher_ctx(cipher);
1864
1865         if (ctx->cipher.mode == CIPHER_MODE_XTS)
1866                 /* XTS includes two keys of equal length */
1867                 keylen = keylen / 2;
1868
1869         switch (keylen) {
1870         case AES_KEYSIZE_128:
1871                 ctx->cipher_type = CIPHER_TYPE_AES128;
1872                 break;
1873         case AES_KEYSIZE_192:
1874                 ctx->cipher_type = CIPHER_TYPE_AES192;
1875                 break;
1876         case AES_KEYSIZE_256:
1877                 ctx->cipher_type = CIPHER_TYPE_AES256;
1878                 break;
1879         default:
1880                 crypto_ablkcipher_set_flags(cipher, CRYPTO_TFM_RES_BAD_KEY_LEN);
1881                 return -EINVAL;
1882         }
1883         WARN_ON((ctx->max_payload != SPU_MAX_PAYLOAD_INF) &&
1884                 ((ctx->max_payload % AES_BLOCK_SIZE) != 0));
1885         return 0;
1886 }
1887
1888 static int rc4_setkey(struct crypto_ablkcipher *cipher, const u8 *key,
1889                       unsigned int keylen)
1890 {
1891         struct iproc_ctx_s *ctx = crypto_ablkcipher_ctx(cipher);
1892         int i;
1893
1894         ctx->enckeylen = ARC4_MAX_KEY_SIZE + ARC4_STATE_SIZE;
1895
1896         ctx->enckey[0] = 0x00;  /* 0x00 */
1897         ctx->enckey[1] = 0x00;  /* i    */
1898         ctx->enckey[2] = 0x00;  /* 0x00 */
1899         ctx->enckey[3] = 0x00;  /* j    */
1900         for (i = 0; i < ARC4_MAX_KEY_SIZE; i++)
1901                 ctx->enckey[i + ARC4_STATE_SIZE] = key[i % keylen];
1902
1903         ctx->cipher_type = CIPHER_TYPE_INIT;
1904
1905         return 0;
1906 }
1907
1908 static int ablkcipher_setkey(struct crypto_ablkcipher *cipher, const u8 *key,
1909                              unsigned int keylen)
1910 {
1911         struct spu_hw *spu = &iproc_priv.spu;
1912         struct iproc_ctx_s *ctx = crypto_ablkcipher_ctx(cipher);
1913         struct spu_cipher_parms cipher_parms;
1914         u32 alloc_len = 0;
1915         int err;
1916
1917         flow_log("ablkcipher_setkey() keylen: %d\n", keylen);
1918         flow_dump("  key: ", key, keylen);
1919
1920         switch (ctx->cipher.alg) {
1921         case CIPHER_ALG_DES:
1922                 err = des_setkey(cipher, key, keylen);
1923                 break;
1924         case CIPHER_ALG_3DES:
1925                 err = threedes_setkey(cipher, key, keylen);
1926                 break;
1927         case CIPHER_ALG_AES:
1928                 err = aes_setkey(cipher, key, keylen);
1929                 break;
1930         case CIPHER_ALG_RC4:
1931                 err = rc4_setkey(cipher, key, keylen);
1932                 break;
1933         default:
1934                 pr_err("%s() Error: unknown cipher alg\n", __func__);
1935                 err = -EINVAL;
1936         }
1937         if (err)
1938                 return err;
1939
1940         /* RC4 already populated ctx->enkey */
1941         if (ctx->cipher.alg != CIPHER_ALG_RC4) {
1942                 memcpy(ctx->enckey, key, keylen);
1943                 ctx->enckeylen = keylen;
1944         }
1945         /* SPU needs XTS keys in the reverse order the crypto API presents */
1946         if ((ctx->cipher.alg == CIPHER_ALG_AES) &&
1947             (ctx->cipher.mode == CIPHER_MODE_XTS)) {
1948                 unsigned int xts_keylen = keylen / 2;
1949
1950                 memcpy(ctx->enckey, key + xts_keylen, xts_keylen);
1951                 memcpy(ctx->enckey + xts_keylen, key, xts_keylen);
1952         }
1953
1954         if (spu->spu_type == SPU_TYPE_SPUM)
1955                 alloc_len = BCM_HDR_LEN + SPU_HEADER_ALLOC_LEN;
1956         else if (spu->spu_type == SPU_TYPE_SPU2)
1957                 alloc_len = BCM_HDR_LEN + SPU2_HEADER_ALLOC_LEN;
1958         memset(ctx->bcm_spu_req_hdr, 0, alloc_len);
1959         cipher_parms.iv_buf = NULL;
1960         cipher_parms.iv_len = crypto_ablkcipher_ivsize(cipher);
1961         flow_log("%s: iv_len %u\n", __func__, cipher_parms.iv_len);
1962
1963         cipher_parms.alg = ctx->cipher.alg;
1964         cipher_parms.mode = ctx->cipher.mode;
1965         cipher_parms.type = ctx->cipher_type;
1966         cipher_parms.key_buf = ctx->enckey;
1967         cipher_parms.key_len = ctx->enckeylen;
1968
1969         /* Prepend SPU request message with BCM header */
1970         memcpy(ctx->bcm_spu_req_hdr, BCMHEADER, BCM_HDR_LEN);
1971         ctx->spu_req_hdr_len =
1972             spu->spu_cipher_req_init(ctx->bcm_spu_req_hdr + BCM_HDR_LEN,
1973                                      &cipher_parms);
1974
1975         ctx->spu_resp_hdr_len = spu->spu_response_hdr_len(ctx->authkeylen,
1976                                                           ctx->enckeylen,
1977                                                           false);
1978
1979         atomic_inc(&iproc_priv.setkey_cnt[SPU_OP_CIPHER]);
1980
1981         return 0;
1982 }
1983
1984 static int ablkcipher_encrypt(struct ablkcipher_request *req)
1985 {
1986         flow_log("ablkcipher_encrypt() nbytes:%u\n", req->nbytes);
1987
1988         return ablkcipher_enqueue(req, true);
1989 }
1990
1991 static int ablkcipher_decrypt(struct ablkcipher_request *req)
1992 {
1993         flow_log("ablkcipher_decrypt() nbytes:%u\n", req->nbytes);
1994         return ablkcipher_enqueue(req, false);
1995 }
1996
1997 static int ahash_enqueue(struct ahash_request *req)
1998 {
1999         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2000         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2001         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2002         int err = 0;
2003         const char *alg_name;
2004
2005         flow_log("ahash_enqueue() nbytes:%u\n", req->nbytes);
2006
2007         rctx->gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
2008                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
2009         rctx->parent = &req->base;
2010         rctx->ctx = ctx;
2011         rctx->bd_suppress = true;
2012         memset(&rctx->mb_mssg, 0, sizeof(struct brcm_message));
2013
2014         /* Initialize position in src scatterlist */
2015         rctx->src_sg = req->src;
2016         rctx->src_skip = 0;
2017         rctx->src_nents = 0;
2018         rctx->dst_sg = NULL;
2019         rctx->dst_skip = 0;
2020         rctx->dst_nents = 0;
2021
2022         /* SPU2 hardware does not compute hash of zero length data */
2023         if ((rctx->is_final == 1) && (rctx->total_todo == 0) &&
2024             (iproc_priv.spu.spu_type == SPU_TYPE_SPU2)) {
2025                 alg_name = crypto_tfm_alg_name(crypto_ahash_tfm(tfm));
2026                 flow_log("Doing %sfinal %s zero-len hash request in software\n",
2027                          rctx->is_final ? "" : "non-", alg_name);
2028                 err = do_shash((unsigned char *)alg_name, req->result,
2029                                NULL, 0, NULL, 0, ctx->authkey,
2030                                ctx->authkeylen);
2031                 if (err < 0)
2032                         flow_log("Hash request failed with error %d\n", err);
2033                 return err;
2034         }
2035         /* Choose a SPU to process this request */
2036         rctx->chan_idx = select_channel();
2037
2038         err = handle_ahash_req(rctx);
2039         if (err != -EINPROGRESS)
2040                 /* synchronous result */
2041                 spu_chunk_cleanup(rctx);
2042
2043         if (err == -EAGAIN)
2044                 /*
2045                  * we saved data in hash carry, but tell crypto API
2046                  * we successfully completed request.
2047                  */
2048                 err = 0;
2049
2050         return err;
2051 }
2052
2053 static int __ahash_init(struct ahash_request *req)
2054 {
2055         struct spu_hw *spu = &iproc_priv.spu;
2056         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2057         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2058         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2059
2060         flow_log("%s()\n", __func__);
2061
2062         /* Initialize the context */
2063         rctx->hash_carry_len = 0;
2064         rctx->is_final = 0;
2065
2066         rctx->total_todo = 0;
2067         rctx->src_sent = 0;
2068         rctx->total_sent = 0;
2069         rctx->total_received = 0;
2070
2071         ctx->digestsize = crypto_ahash_digestsize(tfm);
2072         /* If we add a hash whose digest is larger, catch it here. */
2073         WARN_ON(ctx->digestsize > MAX_DIGEST_SIZE);
2074
2075         rctx->is_sw_hmac = false;
2076
2077         ctx->spu_resp_hdr_len = spu->spu_response_hdr_len(ctx->authkeylen, 0,
2078                                                           true);
2079
2080         return 0;
2081 }
2082
2083 /**
2084  * spu_no_incr_hash() - Determine whether incremental hashing is supported.
2085  * @ctx:  Crypto session context
2086  *
2087  * SPU-2 does not support incremental hashing (we'll have to revisit and
2088  * condition based on chip revision or device tree entry if future versions do
2089  * support incremental hash)
2090  *
2091  * SPU-M also doesn't support incremental hashing of AES-XCBC
2092  *
2093  * Return: true if incremental hashing is not supported
2094  *         false otherwise
2095  */
2096 bool spu_no_incr_hash(struct iproc_ctx_s *ctx)
2097 {
2098         struct spu_hw *spu = &iproc_priv.spu;
2099
2100         if (spu->spu_type == SPU_TYPE_SPU2)
2101                 return true;
2102
2103         if ((ctx->auth.alg == HASH_ALG_AES) &&
2104             (ctx->auth.mode == HASH_MODE_XCBC))
2105                 return true;
2106
2107         /* Otherwise, incremental hashing is supported */
2108         return false;
2109 }
2110
2111 static int ahash_init(struct ahash_request *req)
2112 {
2113         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2114         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2115         const char *alg_name;
2116         struct crypto_shash *hash;
2117         int ret;
2118         gfp_t gfp;
2119
2120         if (spu_no_incr_hash(ctx)) {
2121                 /*
2122                  * If we get an incremental hashing request and it's not
2123                  * supported by the hardware, we need to handle it in software
2124                  * by calling synchronous hash functions.
2125                  */
2126                 alg_name = crypto_tfm_alg_name(crypto_ahash_tfm(tfm));
2127                 hash = crypto_alloc_shash(alg_name, 0, 0);
2128                 if (IS_ERR(hash)) {
2129                         ret = PTR_ERR(hash);
2130                         goto err;
2131                 }
2132
2133                 gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
2134                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
2135                 ctx->shash = kmalloc(sizeof(*ctx->shash) +
2136                                      crypto_shash_descsize(hash), gfp);
2137                 if (!ctx->shash) {
2138                         ret = -ENOMEM;
2139                         goto err_hash;
2140                 }
2141                 ctx->shash->tfm = hash;
2142                 ctx->shash->flags = 0;
2143
2144                 /* Set the key using data we already have from setkey */
2145                 if (ctx->authkeylen > 0) {
2146                         ret = crypto_shash_setkey(hash, ctx->authkey,
2147                                                   ctx->authkeylen);
2148                         if (ret)
2149                                 goto err_shash;
2150                 }
2151
2152                 /* Initialize hash w/ this key and other params */
2153                 ret = crypto_shash_init(ctx->shash);
2154                 if (ret)
2155                         goto err_shash;
2156         } else {
2157                 /* Otherwise call the internal function which uses SPU hw */
2158                 ret = __ahash_init(req);
2159         }
2160
2161         return ret;
2162
2163 err_shash:
2164         kfree(ctx->shash);
2165 err_hash:
2166         crypto_free_shash(hash);
2167 err:
2168         return ret;
2169 }
2170
2171 static int __ahash_update(struct ahash_request *req)
2172 {
2173         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2174
2175         flow_log("ahash_update() nbytes:%u\n", req->nbytes);
2176
2177         if (!req->nbytes)
2178                 return 0;
2179         rctx->total_todo += req->nbytes;
2180         rctx->src_sent = 0;
2181
2182         return ahash_enqueue(req);
2183 }
2184
2185 static int ahash_update(struct ahash_request *req)
2186 {
2187         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2188         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2189         u8 *tmpbuf;
2190         int ret;
2191         int nents;
2192         gfp_t gfp;
2193
2194         if (spu_no_incr_hash(ctx)) {
2195                 /*
2196                  * If we get an incremental hashing request and it's not
2197                  * supported by the hardware, we need to handle it in software
2198                  * by calling synchronous hash functions.
2199                  */
2200                 if (req->src)
2201                         nents = sg_nents(req->src);
2202                 else
2203                         return -EINVAL;
2204
2205                 /* Copy data from req scatterlist to tmp buffer */
2206                 gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
2207                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
2208                 tmpbuf = kmalloc(req->nbytes, gfp);
2209                 if (!tmpbuf)
2210                         return -ENOMEM;
2211
2212                 if (sg_copy_to_buffer(req->src, nents, tmpbuf, req->nbytes) !=
2213                                 req->nbytes) {
2214                         kfree(tmpbuf);
2215                         return -EINVAL;
2216                 }
2217
2218                 /* Call synchronous update */
2219                 ret = crypto_shash_update(ctx->shash, tmpbuf, req->nbytes);
2220                 kfree(tmpbuf);
2221         } else {
2222                 /* Otherwise call the internal function which uses SPU hw */
2223                 ret = __ahash_update(req);
2224         }
2225
2226         return ret;
2227 }
2228
2229 static int __ahash_final(struct ahash_request *req)
2230 {
2231         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2232
2233         flow_log("ahash_final() nbytes:%u\n", req->nbytes);
2234
2235         rctx->is_final = 1;
2236
2237         return ahash_enqueue(req);
2238 }
2239
2240 static int ahash_final(struct ahash_request *req)
2241 {
2242         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2243         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2244         int ret;
2245
2246         if (spu_no_incr_hash(ctx)) {
2247                 /*
2248                  * If we get an incremental hashing request and it's not
2249                  * supported by the hardware, we need to handle it in software
2250                  * by calling synchronous hash functions.
2251                  */
2252                 ret = crypto_shash_final(ctx->shash, req->result);
2253
2254                 /* Done with hash, can deallocate it now */
2255                 crypto_free_shash(ctx->shash->tfm);
2256                 kfree(ctx->shash);
2257
2258         } else {
2259                 /* Otherwise call the internal function which uses SPU hw */
2260                 ret = __ahash_final(req);
2261         }
2262
2263         return ret;
2264 }
2265
2266 static int __ahash_finup(struct ahash_request *req)
2267 {
2268         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2269
2270         flow_log("ahash_finup() nbytes:%u\n", req->nbytes);
2271
2272         rctx->total_todo += req->nbytes;
2273         rctx->src_sent = 0;
2274         rctx->is_final = 1;
2275
2276         return ahash_enqueue(req);
2277 }
2278
2279 static int ahash_finup(struct ahash_request *req)
2280 {
2281         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2282         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2283         u8 *tmpbuf;
2284         int ret;
2285         int nents;
2286         gfp_t gfp;
2287
2288         if (spu_no_incr_hash(ctx)) {
2289                 /*
2290                  * If we get an incremental hashing request and it's not
2291                  * supported by the hardware, we need to handle it in software
2292                  * by calling synchronous hash functions.
2293                  */
2294                 if (req->src) {
2295                         nents = sg_nents(req->src);
2296                 } else {
2297                         ret = -EINVAL;
2298                         goto ahash_finup_exit;
2299                 }
2300
2301                 /* Copy data from req scatterlist to tmp buffer */
2302                 gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
2303                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
2304                 tmpbuf = kmalloc(req->nbytes, gfp);
2305                 if (!tmpbuf) {
2306                         ret = -ENOMEM;
2307                         goto ahash_finup_exit;
2308                 }
2309
2310                 if (sg_copy_to_buffer(req->src, nents, tmpbuf, req->nbytes) !=
2311                                 req->nbytes) {
2312                         ret = -EINVAL;
2313                         goto ahash_finup_free;
2314                 }
2315
2316                 /* Call synchronous update */
2317                 ret = crypto_shash_finup(ctx->shash, tmpbuf, req->nbytes,
2318                                          req->result);
2319         } else {
2320                 /* Otherwise call the internal function which uses SPU hw */
2321                 return __ahash_finup(req);
2322         }
2323 ahash_finup_free:
2324         kfree(tmpbuf);
2325
2326 ahash_finup_exit:
2327         /* Done with hash, can deallocate it now */
2328         crypto_free_shash(ctx->shash->tfm);
2329         kfree(ctx->shash);
2330         return ret;
2331 }
2332
2333 static int ahash_digest(struct ahash_request *req)
2334 {
2335         int err = 0;
2336
2337         flow_log("ahash_digest() nbytes:%u\n", req->nbytes);
2338
2339         /* whole thing at once */
2340         err = __ahash_init(req);
2341         if (!err)
2342                 err = __ahash_finup(req);
2343
2344         return err;
2345 }
2346
2347 static int ahash_setkey(struct crypto_ahash *ahash, const u8 *key,
2348                         unsigned int keylen)
2349 {
2350         struct iproc_ctx_s *ctx = crypto_ahash_ctx(ahash);
2351
2352         flow_log("%s() ahash:%p key:%p keylen:%u\n",
2353                  __func__, ahash, key, keylen);
2354         flow_dump("  key: ", key, keylen);
2355
2356         if (ctx->auth.alg == HASH_ALG_AES) {
2357                 switch (keylen) {
2358                 case AES_KEYSIZE_128:
2359                         ctx->cipher_type = CIPHER_TYPE_AES128;
2360                         break;
2361                 case AES_KEYSIZE_192:
2362                         ctx->cipher_type = CIPHER_TYPE_AES192;
2363                         break;
2364                 case AES_KEYSIZE_256:
2365                         ctx->cipher_type = CIPHER_TYPE_AES256;
2366                         break;
2367                 default:
2368                         pr_err("%s() Error: Invalid key length\n", __func__);
2369                         return -EINVAL;
2370                 }
2371         } else {
2372                 pr_err("%s() Error: unknown hash alg\n", __func__);
2373                 return -EINVAL;
2374         }
2375         memcpy(ctx->authkey, key, keylen);
2376         ctx->authkeylen = keylen;
2377
2378         return 0;
2379 }
2380
2381 static int ahash_export(struct ahash_request *req, void *out)
2382 {
2383         const struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2384         struct spu_hash_export_s *spu_exp = (struct spu_hash_export_s *)out;
2385
2386         spu_exp->total_todo = rctx->total_todo;
2387         spu_exp->total_sent = rctx->total_sent;
2388         spu_exp->is_sw_hmac = rctx->is_sw_hmac;
2389         memcpy(spu_exp->hash_carry, rctx->hash_carry, sizeof(rctx->hash_carry));
2390         spu_exp->hash_carry_len = rctx->hash_carry_len;
2391         memcpy(spu_exp->incr_hash, rctx->incr_hash, sizeof(rctx->incr_hash));
2392
2393         return 0;
2394 }
2395
2396 static int ahash_import(struct ahash_request *req, const void *in)
2397 {
2398         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2399         struct spu_hash_export_s *spu_exp = (struct spu_hash_export_s *)in;
2400
2401         rctx->total_todo = spu_exp->total_todo;
2402         rctx->total_sent = spu_exp->total_sent;
2403         rctx->is_sw_hmac = spu_exp->is_sw_hmac;
2404         memcpy(rctx->hash_carry, spu_exp->hash_carry, sizeof(rctx->hash_carry));
2405         rctx->hash_carry_len = spu_exp->hash_carry_len;
2406         memcpy(rctx->incr_hash, spu_exp->incr_hash, sizeof(rctx->incr_hash));
2407
2408         return 0;
2409 }
2410
2411 static int ahash_hmac_setkey(struct crypto_ahash *ahash, const u8 *key,
2412                              unsigned int keylen)
2413 {
2414         struct iproc_ctx_s *ctx = crypto_ahash_ctx(ahash);
2415         unsigned int blocksize =
2416                 crypto_tfm_alg_blocksize(crypto_ahash_tfm(ahash));
2417         unsigned int digestsize = crypto_ahash_digestsize(ahash);
2418         unsigned int index;
2419         int rc;
2420
2421         flow_log("%s() ahash:%p key:%p keylen:%u blksz:%u digestsz:%u\n",
2422                  __func__, ahash, key, keylen, blocksize, digestsize);
2423         flow_dump("  key: ", key, keylen);
2424
2425         if (keylen > blocksize) {
2426                 switch (ctx->auth.alg) {
2427                 case HASH_ALG_MD5:
2428                         rc = do_shash("md5", ctx->authkey, key, keylen, NULL,
2429                                       0, NULL, 0);
2430                         break;
2431                 case HASH_ALG_SHA1:
2432                         rc = do_shash("sha1", ctx->authkey, key, keylen, NULL,
2433                                       0, NULL, 0);
2434                         break;
2435                 case HASH_ALG_SHA224:
2436                         rc = do_shash("sha224", ctx->authkey, key, keylen, NULL,
2437                                       0, NULL, 0);
2438                         break;
2439                 case HASH_ALG_SHA256:
2440                         rc = do_shash("sha256", ctx->authkey, key, keylen, NULL,
2441                                       0, NULL, 0);
2442                         break;
2443                 case HASH_ALG_SHA384:
2444                         rc = do_shash("sha384", ctx->authkey, key, keylen, NULL,
2445                                       0, NULL, 0);
2446                         break;
2447                 case HASH_ALG_SHA512:
2448                         rc = do_shash("sha512", ctx->authkey, key, keylen, NULL,
2449                                       0, NULL, 0);
2450                         break;
2451                 case HASH_ALG_SHA3_224:
2452                         rc = do_shash("sha3-224", ctx->authkey, key, keylen,
2453                                       NULL, 0, NULL, 0);
2454                         break;
2455                 case HASH_ALG_SHA3_256:
2456                         rc = do_shash("sha3-256", ctx->authkey, key, keylen,
2457                                       NULL, 0, NULL, 0);
2458                         break;
2459                 case HASH_ALG_SHA3_384:
2460                         rc = do_shash("sha3-384", ctx->authkey, key, keylen,
2461                                       NULL, 0, NULL, 0);
2462                         break;
2463                 case HASH_ALG_SHA3_512:
2464                         rc = do_shash("sha3-512", ctx->authkey, key, keylen,
2465                                       NULL, 0, NULL, 0);
2466                         break;
2467                 default:
2468                         pr_err("%s() Error: unknown hash alg\n", __func__);
2469                         return -EINVAL;
2470                 }
2471                 if (rc < 0) {
2472                         pr_err("%s() Error %d computing shash for %s\n",
2473                                __func__, rc, hash_alg_name[ctx->auth.alg]);
2474                         return rc;
2475                 }
2476                 ctx->authkeylen = digestsize;
2477
2478                 flow_log("  keylen > digestsize... hashed\n");
2479                 flow_dump("  newkey: ", ctx->authkey, ctx->authkeylen);
2480         } else {
2481                 memcpy(ctx->authkey, key, keylen);
2482                 ctx->authkeylen = keylen;
2483         }
2484
2485         /*
2486          * Full HMAC operation in SPUM is not verified,
2487          * So keeping the generation of IPAD, OPAD and
2488          * outer hashing in software.
2489          */
2490         if (iproc_priv.spu.spu_type == SPU_TYPE_SPUM) {
2491                 memcpy(ctx->ipad, ctx->authkey, ctx->authkeylen);
2492                 memset(ctx->ipad + ctx->authkeylen, 0,
2493                        blocksize - ctx->authkeylen);
2494                 ctx->authkeylen = 0;
2495                 memcpy(ctx->opad, ctx->ipad, blocksize);
2496
2497                 for (index = 0; index < blocksize; index++) {
2498                         ctx->ipad[index] ^= HMAC_IPAD_VALUE;
2499                         ctx->opad[index] ^= HMAC_OPAD_VALUE;
2500                 }
2501
2502                 flow_dump("  ipad: ", ctx->ipad, blocksize);
2503                 flow_dump("  opad: ", ctx->opad, blocksize);
2504         }
2505         ctx->digestsize = digestsize;
2506         atomic_inc(&iproc_priv.setkey_cnt[SPU_OP_HMAC]);
2507
2508         return 0;
2509 }
2510
2511 static int ahash_hmac_init(struct ahash_request *req)
2512 {
2513         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2514         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2515         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2516         unsigned int blocksize =
2517                         crypto_tfm_alg_blocksize(crypto_ahash_tfm(tfm));
2518
2519         flow_log("ahash_hmac_init()\n");
2520
2521         /* init the context as a hash */
2522         ahash_init(req);
2523
2524         if (!spu_no_incr_hash(ctx)) {
2525                 /* SPU-M can do incr hashing but needs sw for outer HMAC */
2526                 rctx->is_sw_hmac = true;
2527                 ctx->auth.mode = HASH_MODE_HASH;
2528                 /* start with a prepended ipad */
2529                 memcpy(rctx->hash_carry, ctx->ipad, blocksize);
2530                 rctx->hash_carry_len = blocksize;
2531                 rctx->total_todo += blocksize;
2532         }
2533
2534         return 0;
2535 }
2536
2537 static int ahash_hmac_update(struct ahash_request *req)
2538 {
2539         flow_log("ahash_hmac_update() nbytes:%u\n", req->nbytes);
2540
2541         if (!req->nbytes)
2542                 return 0;
2543
2544         return ahash_update(req);
2545 }
2546
2547 static int ahash_hmac_final(struct ahash_request *req)
2548 {
2549         flow_log("ahash_hmac_final() nbytes:%u\n", req->nbytes);
2550
2551         return ahash_final(req);
2552 }
2553
2554 static int ahash_hmac_finup(struct ahash_request *req)
2555 {
2556         flow_log("ahash_hmac_finupl() nbytes:%u\n", req->nbytes);
2557
2558         return ahash_finup(req);
2559 }
2560
2561 static int ahash_hmac_digest(struct ahash_request *req)
2562 {
2563         struct iproc_reqctx_s *rctx = ahash_request_ctx(req);
2564         struct crypto_ahash *tfm = crypto_ahash_reqtfm(req);
2565         struct iproc_ctx_s *ctx = crypto_ahash_ctx(tfm);
2566         unsigned int blocksize =
2567                         crypto_tfm_alg_blocksize(crypto_ahash_tfm(tfm));
2568
2569         flow_log("ahash_hmac_digest() nbytes:%u\n", req->nbytes);
2570
2571         /* Perform initialization and then call finup */
2572         __ahash_init(req);
2573
2574         if (iproc_priv.spu.spu_type == SPU_TYPE_SPU2) {
2575                 /*
2576                  * SPU2 supports full HMAC implementation in the
2577                  * hardware, need not to generate IPAD, OPAD and
2578                  * outer hash in software.
2579                  * Only for hash key len > hash block size, SPU2
2580                  * expects to perform hashing on the key, shorten
2581                  * it to digest size and feed it as hash key.
2582                  */
2583                 rctx->is_sw_hmac = false;
2584                 ctx->auth.mode = HASH_MODE_HMAC;
2585         } else {
2586                 rctx->is_sw_hmac = true;
2587                 ctx->auth.mode = HASH_MODE_HASH;
2588                 /* start with a prepended ipad */
2589                 memcpy(rctx->hash_carry, ctx->ipad, blocksize);
2590                 rctx->hash_carry_len = blocksize;
2591                 rctx->total_todo += blocksize;
2592         }
2593
2594         return __ahash_finup(req);
2595 }
2596
2597 /* aead helpers */
2598
2599 static int aead_need_fallback(struct aead_request *req)
2600 {
2601         struct iproc_reqctx_s *rctx = aead_request_ctx(req);
2602         struct spu_hw *spu = &iproc_priv.spu;
2603         struct crypto_aead *aead = crypto_aead_reqtfm(req);
2604         struct iproc_ctx_s *ctx = crypto_aead_ctx(aead);
2605         u32 payload_len;
2606
2607         /*
2608          * SPU hardware cannot handle the AES-GCM/CCM case where plaintext
2609          * and AAD are both 0 bytes long. So use fallback in this case.
2610          */
2611         if (((ctx->cipher.mode == CIPHER_MODE_GCM) ||
2612              (ctx->cipher.mode == CIPHER_MODE_CCM)) &&
2613             (req->assoclen == 0)) {
2614                 if ((rctx->is_encrypt && (req->cryptlen == 0)) ||
2615                     (!rctx->is_encrypt && (req->cryptlen == ctx->digestsize))) {
2616                         flow_log("AES GCM/CCM needs fallback for 0 len req\n");
2617                         return 1;
2618                 }
2619         }
2620
2621         /* SPU-M hardware only supports CCM digest size of 8, 12, or 16 bytes */
2622         if ((ctx->cipher.mode == CIPHER_MODE_CCM) &&
2623             (spu->spu_type == SPU_TYPE_SPUM) &&
2624             (ctx->digestsize != 8) && (ctx->digestsize != 12) &&
2625             (ctx->digestsize != 16)) {
2626                 flow_log("%s() AES CCM needs fallback for digest size %d\n",
2627                          __func__, ctx->digestsize);
2628                 return 1;
2629         }
2630
2631         /*
2632          * SPU-M on NSP has an issue where AES-CCM hash is not correct
2633          * when AAD size is 0
2634          */
2635         if ((ctx->cipher.mode == CIPHER_MODE_CCM) &&
2636             (spu->spu_subtype == SPU_SUBTYPE_SPUM_NSP) &&
2637             (req->assoclen == 0)) {
2638                 flow_log("%s() AES_CCM needs fallback for 0 len AAD on NSP\n",
2639                          __func__);
2640                 return 1;
2641         }
2642
2643         payload_len = req->cryptlen;
2644         if (spu->spu_type == SPU_TYPE_SPUM)
2645                 payload_len += req->assoclen;
2646
2647         flow_log("%s() payload len: %u\n", __func__, payload_len);
2648
2649         if (ctx->max_payload == SPU_MAX_PAYLOAD_INF)
2650                 return 0;
2651         else
2652                 return payload_len > ctx->max_payload;
2653 }
2654
2655 static void aead_complete(struct crypto_async_request *areq, int err)
2656 {
2657         struct aead_request *req =
2658             container_of(areq, struct aead_request, base);
2659         struct iproc_reqctx_s *rctx = aead_request_ctx(req);
2660         struct crypto_aead *aead = crypto_aead_reqtfm(req);
2661
2662         flow_log("%s() err:%d\n", __func__, err);
2663
2664         areq->tfm = crypto_aead_tfm(aead);
2665
2666         areq->complete = rctx->old_complete;
2667         areq->data = rctx->old_data;
2668
2669         areq->complete(areq, err);
2670 }
2671
2672 static int aead_do_fallback(struct aead_request *req, bool is_encrypt)
2673 {
2674         struct crypto_aead *aead = crypto_aead_reqtfm(req);
2675         struct crypto_tfm *tfm = crypto_aead_tfm(aead);
2676         struct iproc_reqctx_s *rctx = aead_request_ctx(req);
2677         struct iproc_ctx_s *ctx = crypto_tfm_ctx(tfm);
2678         int err;
2679         u32 req_flags;
2680
2681         flow_log("%s() enc:%u\n", __func__, is_encrypt);
2682
2683         if (ctx->fallback_cipher) {
2684                 /* Store the cipher tfm and then use the fallback tfm */
2685                 rctx->old_tfm = tfm;
2686                 aead_request_set_tfm(req, ctx->fallback_cipher);
2687                 /*
2688                  * Save the callback and chain ourselves in, so we can restore
2689                  * the tfm
2690                  */
2691                 rctx->old_complete = req->base.complete;
2692                 rctx->old_data = req->base.data;
2693                 req_flags = aead_request_flags(req);
2694                 aead_request_set_callback(req, req_flags, aead_complete, req);
2695                 err = is_encrypt ? crypto_aead_encrypt(req) :
2696                     crypto_aead_decrypt(req);
2697
2698                 if (err == 0) {
2699                         /*
2700                          * fallback was synchronous (did not return
2701                          * -EINPROGRESS). So restore request state here.
2702                          */
2703                         aead_request_set_callback(req, req_flags,
2704                                                   rctx->old_complete, req);
2705                         req->base.data = rctx->old_data;
2706                         aead_request_set_tfm(req, aead);
2707                         flow_log("%s() fallback completed successfully\n\n",
2708                                  __func__);
2709                 }
2710         } else {
2711                 err = -EINVAL;
2712         }
2713
2714         return err;
2715 }
2716
2717 static int aead_enqueue(struct aead_request *req, bool is_encrypt)
2718 {
2719         struct iproc_reqctx_s *rctx = aead_request_ctx(req);
2720         struct crypto_aead *aead = crypto_aead_reqtfm(req);
2721         struct iproc_ctx_s *ctx = crypto_aead_ctx(aead);
2722         int err;
2723
2724         flow_log("%s() enc:%u\n", __func__, is_encrypt);
2725
2726         if (req->assoclen > MAX_ASSOC_SIZE) {
2727                 pr_err
2728                     ("%s() Error: associated data too long. (%u > %u bytes)\n",
2729                      __func__, req->assoclen, MAX_ASSOC_SIZE);
2730                 return -EINVAL;
2731         }
2732
2733         rctx->gfp = (req->base.flags & (CRYPTO_TFM_REQ_MAY_BACKLOG |
2734                        CRYPTO_TFM_REQ_MAY_SLEEP)) ? GFP_KERNEL : GFP_ATOMIC;
2735         rctx->parent = &req->base;
2736         rctx->is_encrypt = is_encrypt;
2737         rctx->bd_suppress = false;
2738         rctx->total_todo = req->cryptlen;
2739         rctx->src_sent = 0;
2740         rctx->total_sent = 0;
2741         rctx->total_received = 0;
2742         rctx->is_sw_hmac = false;
2743         rctx->ctx = ctx;
2744         memset(&rctx->mb_mssg, 0, sizeof(struct brcm_message));
2745
2746         /* assoc data is at start of src sg */
2747         rctx->assoc = req->src;
2748
2749         /*
2750          * Init current position in src scatterlist to be after assoc data.
2751          * src_skip set to buffer offset where data begins. (Assoc data could
2752          * end in the middle of a buffer.)
2753          */
2754         if (spu_sg_at_offset(req->src, req->assoclen, &rctx->src_sg,
2755                              &rctx->src_skip) < 0) {
2756                 pr_err("%s() Error: Unable to find start of src data\n",
2757                        __func__);
2758                 return -EINVAL;
2759         }
2760
2761         rctx->src_nents = 0;
2762         rctx->dst_nents = 0;
2763         if (req->dst == req->src) {
2764                 rctx->dst_sg = rctx->src_sg;
2765                 rctx->dst_skip = rctx->src_skip;
2766         } else {
2767                 /*
2768                  * Expect req->dst to have room for assoc data followed by
2769                  * output data and ICV, if encrypt. So initialize dst_sg
2770                  * to point beyond assoc len offset.
2771                  */
2772                 if (spu_sg_at_offset(req->dst, req->assoclen, &rctx->dst_sg,
2773                                      &rctx->dst_skip) < 0) {
2774                         pr_err("%s() Error: Unable to find start of dst data\n",
2775                                __func__);
2776                         return -EINVAL;
2777                 }
2778         }
2779
2780         if (ctx->cipher.mode == CIPHER_MODE_CBC ||
2781             ctx->cipher.mode == CIPHER_MODE_CTR ||
2782             ctx->cipher.mode == CIPHER_MODE_OFB ||
2783             ctx->cipher.mode == CIPHER_MODE_XTS ||
2784             ctx->cipher.mode == CIPHER_MODE_GCM) {
2785                 rctx->iv_ctr_len =
2786                         ctx->salt_len +
2787                         crypto_aead_ivsize(crypto_aead_reqtfm(req));
2788         } else if (ctx->cipher.mode == CIPHER_MODE_CCM) {
2789                 rctx->iv_ctr_len = CCM_AES_IV_SIZE;
2790         } else {
2791                 rctx->iv_ctr_len = 0;
2792         }
2793
2794         rctx->hash_carry_len = 0;
2795
2796         flow_log("  src sg: %p\n", req->src);
2797         flow_log("  rctx->src_sg: %p, src_skip %u\n",
2798                  rctx->src_sg, rctx->src_skip);
2799         flow_log("  assoc:  %p, assoclen %u\n", rctx->assoc, req->assoclen);
2800         flow_log("  dst sg: %p\n", req->dst);
2801         flow_log("  rctx->dst_sg: %p, dst_skip %u\n",
2802                  rctx->dst_sg, rctx->dst_skip);
2803         flow_log("  iv_ctr_len:%u\n", rctx->iv_ctr_len);
2804         flow_dump("  iv: ", req->iv, rctx->iv_ctr_len);
2805         flow_log("  authkeylen:%u\n", ctx->authkeylen);
2806         flow_log("  is_esp: %s\n", ctx->is_esp ? "yes" : "no");
2807
2808         if (ctx->max_payload == SPU_MAX_PAYLOAD_INF)
2809                 flow_log("  max_payload infinite");
2810         else
2811                 flow_log("  max_payload: %u\n", ctx->max_payload);
2812
2813         if (unlikely(aead_need_fallback(req)))
2814                 return aead_do_fallback(req, is_encrypt);
2815
2816         /*
2817          * Do memory allocations for request after fallback check, because if we
2818          * do fallback, we won't call finish_req() to dealloc.
2819          */
2820         if (rctx->iv_ctr_len) {
2821                 if (ctx->salt_len)
2822                         memcpy(rctx->msg_buf.iv_ctr + ctx->salt_offset,
2823                                ctx->salt, ctx->salt_len);
2824                 memcpy(rctx->msg_buf.iv_ctr + ctx->salt_offset + ctx->salt_len,
2825                        req->iv,
2826                        rctx->iv_ctr_len - ctx->salt_len - ctx->salt_offset);
2827         }
2828
2829         rctx->chan_idx = select_channel();
2830         err = handle_aead_req(rctx);
2831         if (err != -EINPROGRESS)
2832                 /* synchronous result */
2833                 spu_chunk_cleanup(rctx);
2834
2835         return err;
2836 }
2837
2838 static int aead_authenc_setkey(struct crypto_aead *cipher,
2839                                const u8 *key, unsigned int keylen)
2840 {
2841         struct spu_hw *spu = &iproc_priv.spu;
2842         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
2843         struct crypto_tfm *tfm = crypto_aead_tfm(cipher);
2844         struct crypto_authenc_keys keys;
2845         int ret;
2846
2847         flow_log("%s() aead:%p key:%p keylen:%u\n", __func__, cipher, key,
2848                  keylen);
2849         flow_dump("  key: ", key, keylen);
2850
2851         ret = crypto_authenc_extractkeys(&keys, key, keylen);
2852         if (ret)
2853                 goto badkey;
2854
2855         if (keys.enckeylen > MAX_KEY_SIZE ||
2856             keys.authkeylen > MAX_KEY_SIZE)
2857                 goto badkey;
2858
2859         ctx->enckeylen = keys.enckeylen;
2860         ctx->authkeylen = keys.authkeylen;
2861
2862         memcpy(ctx->enckey, keys.enckey, keys.enckeylen);
2863         /* May end up padding auth key. So make sure it's zeroed. */
2864         memset(ctx->authkey, 0, sizeof(ctx->authkey));
2865         memcpy(ctx->authkey, keys.authkey, keys.authkeylen);
2866
2867         switch (ctx->alg->cipher_info.alg) {
2868         case CIPHER_ALG_DES:
2869                 if (ctx->enckeylen == DES_KEY_SIZE) {
2870                         u32 tmp[DES_EXPKEY_WORDS];
2871                         u32 flags = CRYPTO_TFM_RES_WEAK_KEY;
2872
2873                         if (des_ekey(tmp, keys.enckey) == 0) {
2874                                 if (crypto_aead_get_flags(cipher) &
2875                                     CRYPTO_TFM_REQ_WEAK_KEY) {
2876                                         crypto_aead_set_flags(cipher, flags);
2877                                         return -EINVAL;
2878                                 }
2879                         }
2880
2881                         ctx->cipher_type = CIPHER_TYPE_DES;
2882                 } else {
2883                         goto badkey;
2884                 }
2885                 break;
2886         case CIPHER_ALG_3DES:
2887                 if (ctx->enckeylen == (DES_KEY_SIZE * 3)) {
2888                         const u32 *K = (const u32 *)keys.enckey;
2889                         u32 flags = CRYPTO_TFM_RES_BAD_KEY_SCHED;
2890
2891                         if (!((K[0] ^ K[2]) | (K[1] ^ K[3])) ||
2892                             !((K[2] ^ K[4]) | (K[3] ^ K[5]))) {
2893                                 crypto_aead_set_flags(cipher, flags);
2894                                 return -EINVAL;
2895                         }
2896
2897                         ctx->cipher_type = CIPHER_TYPE_3DES;
2898                 } else {
2899                         crypto_aead_set_flags(cipher,
2900                                               CRYPTO_TFM_RES_BAD_KEY_LEN);
2901                         return -EINVAL;
2902                 }
2903                 break;
2904         case CIPHER_ALG_AES:
2905                 switch (ctx->enckeylen) {
2906                 case AES_KEYSIZE_128:
2907                         ctx->cipher_type = CIPHER_TYPE_AES128;
2908                         break;
2909                 case AES_KEYSIZE_192:
2910                         ctx->cipher_type = CIPHER_TYPE_AES192;
2911                         break;
2912                 case AES_KEYSIZE_256:
2913                         ctx->cipher_type = CIPHER_TYPE_AES256;
2914                         break;
2915                 default:
2916                         goto badkey;
2917                 }
2918                 break;
2919         case CIPHER_ALG_RC4:
2920                 ctx->cipher_type = CIPHER_TYPE_INIT;
2921                 break;
2922         default:
2923                 pr_err("%s() Error: Unknown cipher alg\n", __func__);
2924                 return -EINVAL;
2925         }
2926
2927         flow_log("  enckeylen:%u authkeylen:%u\n", ctx->enckeylen,
2928                  ctx->authkeylen);
2929         flow_dump("  enc: ", ctx->enckey, ctx->enckeylen);
2930         flow_dump("  auth: ", ctx->authkey, ctx->authkeylen);
2931
2932         /* setkey the fallback just in case we needto use it */
2933         if (ctx->fallback_cipher) {
2934                 flow_log("  running fallback setkey()\n");
2935
2936                 ctx->fallback_cipher->base.crt_flags &= ~CRYPTO_TFM_REQ_MASK;
2937                 ctx->fallback_cipher->base.crt_flags |=
2938                     tfm->crt_flags & CRYPTO_TFM_REQ_MASK;
2939                 ret = crypto_aead_setkey(ctx->fallback_cipher, key, keylen);
2940                 if (ret) {
2941                         flow_log("  fallback setkey() returned:%d\n", ret);
2942                         tfm->crt_flags &= ~CRYPTO_TFM_RES_MASK;
2943                         tfm->crt_flags |=
2944                             (ctx->fallback_cipher->base.crt_flags &
2945                              CRYPTO_TFM_RES_MASK);
2946                 }
2947         }
2948
2949         ctx->spu_resp_hdr_len = spu->spu_response_hdr_len(ctx->authkeylen,
2950                                                           ctx->enckeylen,
2951                                                           false);
2952
2953         atomic_inc(&iproc_priv.setkey_cnt[SPU_OP_AEAD]);
2954
2955         return ret;
2956
2957 badkey:
2958         ctx->enckeylen = 0;
2959         ctx->authkeylen = 0;
2960         ctx->digestsize = 0;
2961
2962         crypto_aead_set_flags(cipher, CRYPTO_TFM_RES_BAD_KEY_LEN);
2963         return -EINVAL;
2964 }
2965
2966 static int aead_gcm_ccm_setkey(struct crypto_aead *cipher,
2967                                const u8 *key, unsigned int keylen)
2968 {
2969         struct spu_hw *spu = &iproc_priv.spu;
2970         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
2971         struct crypto_tfm *tfm = crypto_aead_tfm(cipher);
2972
2973         int ret = 0;
2974
2975         flow_log("%s() keylen:%u\n", __func__, keylen);
2976         flow_dump("  key: ", key, keylen);
2977
2978         if (!ctx->is_esp)
2979                 ctx->digestsize = keylen;
2980
2981         ctx->enckeylen = keylen;
2982         ctx->authkeylen = 0;
2983
2984         switch (ctx->enckeylen) {
2985         case AES_KEYSIZE_128:
2986                 ctx->cipher_type = CIPHER_TYPE_AES128;
2987                 break;
2988         case AES_KEYSIZE_192:
2989                 ctx->cipher_type = CIPHER_TYPE_AES192;
2990                 break;
2991         case AES_KEYSIZE_256:
2992                 ctx->cipher_type = CIPHER_TYPE_AES256;
2993                 break;
2994         default:
2995                 goto badkey;
2996         }
2997
2998         memcpy(ctx->enckey, key, ctx->enckeylen);
2999
3000         flow_log("  enckeylen:%u authkeylen:%u\n", ctx->enckeylen,
3001                  ctx->authkeylen);
3002         flow_dump("  enc: ", ctx->enckey, ctx->enckeylen);
3003         flow_dump("  auth: ", ctx->authkey, ctx->authkeylen);
3004
3005         /* setkey the fallback just in case we need to use it */
3006         if (ctx->fallback_cipher) {
3007                 flow_log("  running fallback setkey()\n");
3008
3009                 ctx->fallback_cipher->base.crt_flags &= ~CRYPTO_TFM_REQ_MASK;
3010                 ctx->fallback_cipher->base.crt_flags |=
3011                     tfm->crt_flags & CRYPTO_TFM_REQ_MASK;
3012                 ret = crypto_aead_setkey(ctx->fallback_cipher, key,
3013                                          keylen + ctx->salt_len);
3014                 if (ret) {
3015                         flow_log("  fallback setkey() returned:%d\n", ret);
3016                         tfm->crt_flags &= ~CRYPTO_TFM_RES_MASK;
3017                         tfm->crt_flags |=
3018                             (ctx->fallback_cipher->base.crt_flags &
3019                              CRYPTO_TFM_RES_MASK);
3020                 }
3021         }
3022
3023         ctx->spu_resp_hdr_len = spu->spu_response_hdr_len(ctx->authkeylen,
3024                                                           ctx->enckeylen,
3025                                                           false);
3026
3027         atomic_inc(&iproc_priv.setkey_cnt[SPU_OP_AEAD]);
3028
3029         flow_log("  enckeylen:%u authkeylen:%u\n", ctx->enckeylen,
3030                  ctx->authkeylen);
3031
3032         return ret;
3033
3034 badkey:
3035         ctx->enckeylen = 0;
3036         ctx->authkeylen = 0;
3037         ctx->digestsize = 0;
3038
3039         crypto_aead_set_flags(cipher, CRYPTO_TFM_RES_BAD_KEY_LEN);
3040         return -EINVAL;
3041 }
3042
3043 /**
3044  * aead_gcm_esp_setkey() - setkey() operation for ESP variant of GCM AES.
3045  * @cipher: AEAD structure
3046  * @key:    Key followed by 4 bytes of salt
3047  * @keylen: Length of key plus salt, in bytes
3048  *
3049  * Extracts salt from key and stores it to be prepended to IV on each request.
3050  * Digest is always 16 bytes
3051  *
3052  * Return: Value from generic gcm setkey.
3053  */
3054 static int aead_gcm_esp_setkey(struct crypto_aead *cipher,
3055                                const u8 *key, unsigned int keylen)
3056 {
3057         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
3058
3059         flow_log("%s\n", __func__);
3060
3061         if (keylen < GCM_ESP_SALT_SIZE)
3062                 return -EINVAL;
3063
3064         ctx->salt_len = GCM_ESP_SALT_SIZE;
3065         ctx->salt_offset = GCM_ESP_SALT_OFFSET;
3066         memcpy(ctx->salt, key + keylen - GCM_ESP_SALT_SIZE, GCM_ESP_SALT_SIZE);
3067         keylen -= GCM_ESP_SALT_SIZE;
3068         ctx->digestsize = GCM_ESP_DIGESTSIZE;
3069         ctx->is_esp = true;
3070         flow_dump("salt: ", ctx->salt, GCM_ESP_SALT_SIZE);
3071
3072         return aead_gcm_ccm_setkey(cipher, key, keylen);
3073 }
3074
3075 /**
3076  * rfc4543_gcm_esp_setkey() - setkey operation for RFC4543 variant of GCM/GMAC.
3077  * cipher: AEAD structure
3078  * key:    Key followed by 4 bytes of salt
3079  * keylen: Length of key plus salt, in bytes
3080  *
3081  * Extracts salt from key and stores it to be prepended to IV on each request.
3082  * Digest is always 16 bytes
3083  *
3084  * Return: Value from generic gcm setkey.
3085  */
3086 static int rfc4543_gcm_esp_setkey(struct crypto_aead *cipher,
3087                                   const u8 *key, unsigned int keylen)
3088 {
3089         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
3090
3091         flow_log("%s\n", __func__);
3092
3093         if (keylen < GCM_ESP_SALT_SIZE)
3094                 return -EINVAL;
3095
3096         ctx->salt_len = GCM_ESP_SALT_SIZE;
3097         ctx->salt_offset = GCM_ESP_SALT_OFFSET;
3098         memcpy(ctx->salt, key + keylen - GCM_ESP_SALT_SIZE, GCM_ESP_SALT_SIZE);
3099         keylen -= GCM_ESP_SALT_SIZE;
3100         ctx->digestsize = GCM_ESP_DIGESTSIZE;
3101         ctx->is_esp = true;
3102         ctx->is_rfc4543 = true;
3103         flow_dump("salt: ", ctx->salt, GCM_ESP_SALT_SIZE);
3104
3105         return aead_gcm_ccm_setkey(cipher, key, keylen);
3106 }
3107
3108 /**
3109  * aead_ccm_esp_setkey() - setkey() operation for ESP variant of CCM AES.
3110  * @cipher: AEAD structure
3111  * @key:    Key followed by 4 bytes of salt
3112  * @keylen: Length of key plus salt, in bytes
3113  *
3114  * Extracts salt from key and stores it to be prepended to IV on each request.
3115  * Digest is always 16 bytes
3116  *
3117  * Return: Value from generic ccm setkey.
3118  */
3119 static int aead_ccm_esp_setkey(struct crypto_aead *cipher,
3120                                const u8 *key, unsigned int keylen)
3121 {
3122         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
3123
3124         flow_log("%s\n", __func__);
3125
3126         if (keylen < CCM_ESP_SALT_SIZE)
3127                 return -EINVAL;
3128
3129         ctx->salt_len = CCM_ESP_SALT_SIZE;
3130         ctx->salt_offset = CCM_ESP_SALT_OFFSET;
3131         memcpy(ctx->salt, key + keylen - CCM_ESP_SALT_SIZE, CCM_ESP_SALT_SIZE);
3132         keylen -= CCM_ESP_SALT_SIZE;
3133         ctx->is_esp = true;
3134         flow_dump("salt: ", ctx->salt, CCM_ESP_SALT_SIZE);
3135
3136         return aead_gcm_ccm_setkey(cipher, key, keylen);
3137 }
3138
3139 static int aead_setauthsize(struct crypto_aead *cipher, unsigned int authsize)
3140 {
3141         struct iproc_ctx_s *ctx = crypto_aead_ctx(cipher);
3142         int ret = 0;
3143
3144         flow_log("%s() authkeylen:%u authsize:%u\n",
3145                  __func__, ctx->authkeylen, authsize);
3146
3147         ctx->digestsize = authsize;
3148
3149         /* setkey the fallback just in case we needto use it */
3150         if (ctx->fallback_cipher) {
3151                 flow_log("  running fallback setauth()\n");
3152
3153                 ret = crypto_aead_setauthsize(ctx->fallback_cipher, authsize);
3154                 if (ret)
3155                         flow_log("  fallback setauth() returned:%d\n", ret);
3156         }
3157
3158         return ret;
3159 }
3160
3161 static int aead_encrypt(struct aead_request *req)
3162 {
3163         flow_log("%s() cryptlen:%u %08x\n", __func__, req->cryptlen,
3164                  req->cryptlen);
3165         dump_sg(req->src, 0, req->cryptlen + req->assoclen);
3166         flow_log("  assoc_len:%u\n", req->assoclen);
3167
3168         return aead_enqueue(req, true);
3169 }
3170
3171 static int aead_decrypt(struct aead_request *req)
3172 {
3173         flow_log("%s() cryptlen:%u\n", __func__, req->cryptlen);
3174         dump_sg(req->src, 0, req->cryptlen + req->assoclen);
3175         flow_log("  assoc_len:%u\n", req->assoclen);
3176
3177         return aead_enqueue(req, false);
3178 }
3179
3180 /* ==================== Supported Cipher Algorithms ==================== */
3181
3182 static struct iproc_alg_s driver_algs[] = {
3183         {
3184          .type = CRYPTO_ALG_TYPE_AEAD,
3185          .alg.aead = {
3186                  .base = {
3187                         .cra_name = "gcm(aes)",
3188                         .cra_driver_name = "gcm-aes-iproc",
3189                         .cra_blocksize = AES_BLOCK_SIZE,
3190                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK
3191                  },
3192                  .setkey = aead_gcm_ccm_setkey,
3193                  .ivsize = GCM_AES_IV_SIZE,
3194                 .maxauthsize = AES_BLOCK_SIZE,
3195          },
3196          .cipher_info = {
3197                          .alg = CIPHER_ALG_AES,
3198                          .mode = CIPHER_MODE_GCM,
3199                          },
3200          .auth_info = {
3201                        .alg = HASH_ALG_AES,
3202                        .mode = HASH_MODE_GCM,
3203                        },
3204          .auth_first = 0,
3205          },
3206         {
3207          .type = CRYPTO_ALG_TYPE_AEAD,
3208          .alg.aead = {
3209                  .base = {
3210                         .cra_name = "ccm(aes)",
3211                         .cra_driver_name = "ccm-aes-iproc",
3212                         .cra_blocksize = AES_BLOCK_SIZE,
3213                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK
3214                  },
3215                  .setkey = aead_gcm_ccm_setkey,
3216                  .ivsize = CCM_AES_IV_SIZE,
3217                 .maxauthsize = AES_BLOCK_SIZE,
3218          },
3219          .cipher_info = {
3220                          .alg = CIPHER_ALG_AES,
3221                          .mode = CIPHER_MODE_CCM,
3222                          },
3223          .auth_info = {
3224                        .alg = HASH_ALG_AES,
3225                        .mode = HASH_MODE_CCM,
3226                        },
3227          .auth_first = 0,
3228          },
3229         {
3230          .type = CRYPTO_ALG_TYPE_AEAD,
3231          .alg.aead = {
3232                  .base = {
3233                         .cra_name = "rfc4106(gcm(aes))",
3234                         .cra_driver_name = "gcm-aes-esp-iproc",
3235                         .cra_blocksize = AES_BLOCK_SIZE,
3236                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK
3237                  },
3238                  .setkey = aead_gcm_esp_setkey,
3239                  .ivsize = GCM_RFC4106_IV_SIZE,
3240                  .maxauthsize = AES_BLOCK_SIZE,
3241          },
3242          .cipher_info = {
3243                          .alg = CIPHER_ALG_AES,
3244                          .mode = CIPHER_MODE_GCM,
3245                          },
3246          .auth_info = {
3247                        .alg = HASH_ALG_AES,
3248                        .mode = HASH_MODE_GCM,
3249                        },
3250          .auth_first = 0,
3251          },
3252         {
3253          .type = CRYPTO_ALG_TYPE_AEAD,
3254          .alg.aead = {
3255                  .base = {
3256                         .cra_name = "rfc4309(ccm(aes))",
3257                         .cra_driver_name = "ccm-aes-esp-iproc",
3258                         .cra_blocksize = AES_BLOCK_SIZE,
3259                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK
3260                  },
3261                  .setkey = aead_ccm_esp_setkey,
3262                  .ivsize = CCM_AES_IV_SIZE,
3263                  .maxauthsize = AES_BLOCK_SIZE,
3264          },
3265          .cipher_info = {
3266                          .alg = CIPHER_ALG_AES,
3267                          .mode = CIPHER_MODE_CCM,
3268                          },
3269          .auth_info = {
3270                        .alg = HASH_ALG_AES,
3271                        .mode = HASH_MODE_CCM,
3272                        },
3273          .auth_first = 0,
3274          },
3275         {
3276          .type = CRYPTO_ALG_TYPE_AEAD,
3277          .alg.aead = {
3278                  .base = {
3279                         .cra_name = "rfc4543(gcm(aes))",
3280                         .cra_driver_name = "gmac-aes-esp-iproc",
3281                         .cra_blocksize = AES_BLOCK_SIZE,
3282                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK
3283                  },
3284                  .setkey = rfc4543_gcm_esp_setkey,
3285                  .ivsize = GCM_RFC4106_IV_SIZE,
3286                  .maxauthsize = AES_BLOCK_SIZE,
3287          },
3288          .cipher_info = {
3289                          .alg = CIPHER_ALG_AES,
3290                          .mode = CIPHER_MODE_GCM,
3291                          },
3292          .auth_info = {
3293                        .alg = HASH_ALG_AES,
3294                        .mode = HASH_MODE_GCM,
3295                        },
3296          .auth_first = 0,
3297          },
3298         {
3299          .type = CRYPTO_ALG_TYPE_AEAD,
3300          .alg.aead = {
3301                  .base = {
3302                         .cra_name = "authenc(hmac(md5),cbc(aes))",
3303                         .cra_driver_name = "authenc-hmac-md5-cbc-aes-iproc",
3304                         .cra_blocksize = AES_BLOCK_SIZE,
3305                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3306                  },
3307                  .setkey = aead_authenc_setkey,
3308                 .ivsize = AES_BLOCK_SIZE,
3309                 .maxauthsize = MD5_DIGEST_SIZE,
3310          },
3311          .cipher_info = {
3312                          .alg = CIPHER_ALG_AES,
3313                          .mode = CIPHER_MODE_CBC,
3314                          },
3315          .auth_info = {
3316                        .alg = HASH_ALG_MD5,
3317                        .mode = HASH_MODE_HMAC,
3318                        },
3319          .auth_first = 0,
3320          },
3321         {
3322          .type = CRYPTO_ALG_TYPE_AEAD,
3323          .alg.aead = {
3324                  .base = {
3325                         .cra_name = "authenc(hmac(sha1),cbc(aes))",
3326                         .cra_driver_name = "authenc-hmac-sha1-cbc-aes-iproc",
3327                         .cra_blocksize = AES_BLOCK_SIZE,
3328                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3329                  },
3330                  .setkey = aead_authenc_setkey,
3331                  .ivsize = AES_BLOCK_SIZE,
3332                  .maxauthsize = SHA1_DIGEST_SIZE,
3333          },
3334          .cipher_info = {
3335                          .alg = CIPHER_ALG_AES,
3336                          .mode = CIPHER_MODE_CBC,
3337                          },
3338          .auth_info = {
3339                        .alg = HASH_ALG_SHA1,
3340                        .mode = HASH_MODE_HMAC,
3341                        },
3342          .auth_first = 0,
3343          },
3344         {
3345          .type = CRYPTO_ALG_TYPE_AEAD,
3346          .alg.aead = {
3347                  .base = {
3348                         .cra_name = "authenc(hmac(sha256),cbc(aes))",
3349                         .cra_driver_name = "authenc-hmac-sha256-cbc-aes-iproc",
3350                         .cra_blocksize = AES_BLOCK_SIZE,
3351                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3352                  },
3353                  .setkey = aead_authenc_setkey,
3354                  .ivsize = AES_BLOCK_SIZE,
3355                  .maxauthsize = SHA256_DIGEST_SIZE,
3356          },
3357          .cipher_info = {
3358                          .alg = CIPHER_ALG_AES,
3359                          .mode = CIPHER_MODE_CBC,
3360                          },
3361          .auth_info = {
3362                        .alg = HASH_ALG_SHA256,
3363                        .mode = HASH_MODE_HMAC,
3364                        },
3365          .auth_first = 0,
3366          },
3367         {
3368          .type = CRYPTO_ALG_TYPE_AEAD,
3369          .alg.aead = {
3370                  .base = {
3371                         .cra_name = "authenc(hmac(md5),cbc(des))",
3372                         .cra_driver_name = "authenc-hmac-md5-cbc-des-iproc",
3373                         .cra_blocksize = DES_BLOCK_SIZE,
3374                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3375                  },
3376                  .setkey = aead_authenc_setkey,
3377                  .ivsize = DES_BLOCK_SIZE,
3378                  .maxauthsize = MD5_DIGEST_SIZE,
3379          },
3380          .cipher_info = {
3381                          .alg = CIPHER_ALG_DES,
3382                          .mode = CIPHER_MODE_CBC,
3383                          },
3384          .auth_info = {
3385                        .alg = HASH_ALG_MD5,
3386                        .mode = HASH_MODE_HMAC,
3387                        },
3388          .auth_first = 0,
3389          },
3390         {
3391          .type = CRYPTO_ALG_TYPE_AEAD,
3392          .alg.aead = {
3393                  .base = {
3394                         .cra_name = "authenc(hmac(sha1),cbc(des))",
3395                         .cra_driver_name = "authenc-hmac-sha1-cbc-des-iproc",
3396                         .cra_blocksize = DES_BLOCK_SIZE,
3397                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3398                  },
3399                  .setkey = aead_authenc_setkey,
3400                  .ivsize = DES_BLOCK_SIZE,
3401                  .maxauthsize = SHA1_DIGEST_SIZE,
3402          },
3403          .cipher_info = {
3404                          .alg = CIPHER_ALG_DES,
3405                          .mode = CIPHER_MODE_CBC,
3406                          },
3407          .auth_info = {
3408                        .alg = HASH_ALG_SHA1,
3409                        .mode = HASH_MODE_HMAC,
3410                        },
3411          .auth_first = 0,
3412          },
3413         {
3414          .type = CRYPTO_ALG_TYPE_AEAD,
3415          .alg.aead = {
3416                  .base = {
3417                         .cra_name = "authenc(hmac(sha224),cbc(des))",
3418                         .cra_driver_name = "authenc-hmac-sha224-cbc-des-iproc",
3419                         .cra_blocksize = DES_BLOCK_SIZE,
3420                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3421                  },
3422                  .setkey = aead_authenc_setkey,
3423                  .ivsize = DES_BLOCK_SIZE,
3424                  .maxauthsize = SHA224_DIGEST_SIZE,
3425          },
3426          .cipher_info = {
3427                          .alg = CIPHER_ALG_DES,
3428                          .mode = CIPHER_MODE_CBC,
3429                          },
3430          .auth_info = {
3431                        .alg = HASH_ALG_SHA224,
3432                        .mode = HASH_MODE_HMAC,
3433                        },
3434          .auth_first = 0,
3435          },
3436         {
3437          .type = CRYPTO_ALG_TYPE_AEAD,
3438          .alg.aead = {
3439                  .base = {
3440                         .cra_name = "authenc(hmac(sha256),cbc(des))",
3441                         .cra_driver_name = "authenc-hmac-sha256-cbc-des-iproc",
3442                         .cra_blocksize = DES_BLOCK_SIZE,
3443                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3444                  },
3445                  .setkey = aead_authenc_setkey,
3446                  .ivsize = DES_BLOCK_SIZE,
3447                  .maxauthsize = SHA256_DIGEST_SIZE,
3448          },
3449          .cipher_info = {
3450                          .alg = CIPHER_ALG_DES,
3451                          .mode = CIPHER_MODE_CBC,
3452                          },
3453          .auth_info = {
3454                        .alg = HASH_ALG_SHA256,
3455                        .mode = HASH_MODE_HMAC,
3456                        },
3457          .auth_first = 0,
3458          },
3459         {
3460          .type = CRYPTO_ALG_TYPE_AEAD,
3461          .alg.aead = {
3462                  .base = {
3463                         .cra_name = "authenc(hmac(sha384),cbc(des))",
3464                         .cra_driver_name = "authenc-hmac-sha384-cbc-des-iproc",
3465                         .cra_blocksize = DES_BLOCK_SIZE,
3466                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3467                  },
3468                  .setkey = aead_authenc_setkey,
3469                  .ivsize = DES_BLOCK_SIZE,
3470                  .maxauthsize = SHA384_DIGEST_SIZE,
3471          },
3472          .cipher_info = {
3473                          .alg = CIPHER_ALG_DES,
3474                          .mode = CIPHER_MODE_CBC,
3475                          },
3476          .auth_info = {
3477                        .alg = HASH_ALG_SHA384,
3478                        .mode = HASH_MODE_HMAC,
3479                        },
3480          .auth_first = 0,
3481          },
3482         {
3483          .type = CRYPTO_ALG_TYPE_AEAD,
3484          .alg.aead = {
3485                  .base = {
3486                         .cra_name = "authenc(hmac(sha512),cbc(des))",
3487                         .cra_driver_name = "authenc-hmac-sha512-cbc-des-iproc",
3488                         .cra_blocksize = DES_BLOCK_SIZE,
3489                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3490                  },
3491                  .setkey = aead_authenc_setkey,
3492                  .ivsize = DES_BLOCK_SIZE,
3493                  .maxauthsize = SHA512_DIGEST_SIZE,
3494          },
3495          .cipher_info = {
3496                          .alg = CIPHER_ALG_DES,
3497                          .mode = CIPHER_MODE_CBC,
3498                          },
3499          .auth_info = {
3500                        .alg = HASH_ALG_SHA512,
3501                        .mode = HASH_MODE_HMAC,
3502                        },
3503          .auth_first = 0,
3504          },
3505         {
3506          .type = CRYPTO_ALG_TYPE_AEAD,
3507          .alg.aead = {
3508                  .base = {
3509                         .cra_name = "authenc(hmac(md5),cbc(des3_ede))",
3510                         .cra_driver_name = "authenc-hmac-md5-cbc-des3-iproc",
3511                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3512                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3513                  },
3514                  .setkey = aead_authenc_setkey,
3515                  .ivsize = DES3_EDE_BLOCK_SIZE,
3516                  .maxauthsize = MD5_DIGEST_SIZE,
3517          },
3518          .cipher_info = {
3519                          .alg = CIPHER_ALG_3DES,
3520                          .mode = CIPHER_MODE_CBC,
3521                          },
3522          .auth_info = {
3523                        .alg = HASH_ALG_MD5,
3524                        .mode = HASH_MODE_HMAC,
3525                        },
3526          .auth_first = 0,
3527          },
3528         {
3529          .type = CRYPTO_ALG_TYPE_AEAD,
3530          .alg.aead = {
3531                  .base = {
3532                         .cra_name = "authenc(hmac(sha1),cbc(des3_ede))",
3533                         .cra_driver_name = "authenc-hmac-sha1-cbc-des3-iproc",
3534                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3535                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3536                  },
3537                  .setkey = aead_authenc_setkey,
3538                  .ivsize = DES3_EDE_BLOCK_SIZE,
3539                  .maxauthsize = SHA1_DIGEST_SIZE,
3540          },
3541          .cipher_info = {
3542                          .alg = CIPHER_ALG_3DES,
3543                          .mode = CIPHER_MODE_CBC,
3544                          },
3545          .auth_info = {
3546                        .alg = HASH_ALG_SHA1,
3547                        .mode = HASH_MODE_HMAC,
3548                        },
3549          .auth_first = 0,
3550          },
3551         {
3552          .type = CRYPTO_ALG_TYPE_AEAD,
3553          .alg.aead = {
3554                  .base = {
3555                         .cra_name = "authenc(hmac(sha224),cbc(des3_ede))",
3556                         .cra_driver_name = "authenc-hmac-sha224-cbc-des3-iproc",
3557                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3558                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3559                  },
3560                  .setkey = aead_authenc_setkey,
3561                  .ivsize = DES3_EDE_BLOCK_SIZE,
3562                  .maxauthsize = SHA224_DIGEST_SIZE,
3563          },
3564          .cipher_info = {
3565                          .alg = CIPHER_ALG_3DES,
3566                          .mode = CIPHER_MODE_CBC,
3567                          },
3568          .auth_info = {
3569                        .alg = HASH_ALG_SHA224,
3570                        .mode = HASH_MODE_HMAC,
3571                        },
3572          .auth_first = 0,
3573          },
3574         {
3575          .type = CRYPTO_ALG_TYPE_AEAD,
3576          .alg.aead = {
3577                  .base = {
3578                         .cra_name = "authenc(hmac(sha256),cbc(des3_ede))",
3579                         .cra_driver_name = "authenc-hmac-sha256-cbc-des3-iproc",
3580                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3581                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3582                  },
3583                  .setkey = aead_authenc_setkey,
3584                  .ivsize = DES3_EDE_BLOCK_SIZE,
3585                  .maxauthsize = SHA256_DIGEST_SIZE,
3586          },
3587          .cipher_info = {
3588                          .alg = CIPHER_ALG_3DES,
3589                          .mode = CIPHER_MODE_CBC,
3590                          },
3591          .auth_info = {
3592                        .alg = HASH_ALG_SHA256,
3593                        .mode = HASH_MODE_HMAC,
3594                        },
3595          .auth_first = 0,
3596          },
3597         {
3598          .type = CRYPTO_ALG_TYPE_AEAD,
3599          .alg.aead = {
3600                  .base = {
3601                         .cra_name = "authenc(hmac(sha384),cbc(des3_ede))",
3602                         .cra_driver_name = "authenc-hmac-sha384-cbc-des3-iproc",
3603                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3604                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3605                  },
3606                  .setkey = aead_authenc_setkey,
3607                  .ivsize = DES3_EDE_BLOCK_SIZE,
3608                  .maxauthsize = SHA384_DIGEST_SIZE,
3609          },
3610          .cipher_info = {
3611                          .alg = CIPHER_ALG_3DES,
3612                          .mode = CIPHER_MODE_CBC,
3613                          },
3614          .auth_info = {
3615                        .alg = HASH_ALG_SHA384,
3616                        .mode = HASH_MODE_HMAC,
3617                        },
3618          .auth_first = 0,
3619          },
3620         {
3621          .type = CRYPTO_ALG_TYPE_AEAD,
3622          .alg.aead = {
3623                  .base = {
3624                         .cra_name = "authenc(hmac(sha512),cbc(des3_ede))",
3625                         .cra_driver_name = "authenc-hmac-sha512-cbc-des3-iproc",
3626                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3627                         .cra_flags = CRYPTO_ALG_NEED_FALLBACK | CRYPTO_ALG_ASYNC
3628                  },
3629                  .setkey = aead_authenc_setkey,
3630                  .ivsize = DES3_EDE_BLOCK_SIZE,
3631                  .maxauthsize = SHA512_DIGEST_SIZE,
3632          },
3633          .cipher_info = {
3634                          .alg = CIPHER_ALG_3DES,
3635                          .mode = CIPHER_MODE_CBC,
3636                          },
3637          .auth_info = {
3638                        .alg = HASH_ALG_SHA512,
3639                        .mode = HASH_MODE_HMAC,
3640                        },
3641          .auth_first = 0,
3642          },
3643
3644 /* ABLKCIPHER algorithms. */
3645         {
3646          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3647          .alg.crypto = {
3648                         .cra_name = "ecb(arc4)",
3649                         .cra_driver_name = "ecb-arc4-iproc",
3650                         .cra_blocksize = ARC4_BLOCK_SIZE,
3651                         .cra_ablkcipher = {
3652                                            .min_keysize = ARC4_MIN_KEY_SIZE,
3653                                            .max_keysize = ARC4_MAX_KEY_SIZE,
3654                                            .ivsize = 0,
3655                                         }
3656                         },
3657          .cipher_info = {
3658                          .alg = CIPHER_ALG_RC4,
3659                          .mode = CIPHER_MODE_NONE,
3660                          },
3661          .auth_info = {
3662                        .alg = HASH_ALG_NONE,
3663                        .mode = HASH_MODE_NONE,
3664                        },
3665          },
3666         {
3667          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3668          .alg.crypto = {
3669                         .cra_name = "ofb(des)",
3670                         .cra_driver_name = "ofb-des-iproc",
3671                         .cra_blocksize = DES_BLOCK_SIZE,
3672                         .cra_ablkcipher = {
3673                                            .min_keysize = DES_KEY_SIZE,
3674                                            .max_keysize = DES_KEY_SIZE,
3675                                            .ivsize = DES_BLOCK_SIZE,
3676                                         }
3677                         },
3678          .cipher_info = {
3679                          .alg = CIPHER_ALG_DES,
3680                          .mode = CIPHER_MODE_OFB,
3681                          },
3682          .auth_info = {
3683                        .alg = HASH_ALG_NONE,
3684                        .mode = HASH_MODE_NONE,
3685                        },
3686          },
3687         {
3688          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3689          .alg.crypto = {
3690                         .cra_name = "cbc(des)",
3691                         .cra_driver_name = "cbc-des-iproc",
3692                         .cra_blocksize = DES_BLOCK_SIZE,
3693                         .cra_ablkcipher = {
3694                                            .min_keysize = DES_KEY_SIZE,
3695                                            .max_keysize = DES_KEY_SIZE,
3696                                            .ivsize = DES_BLOCK_SIZE,
3697                                         }
3698                         },
3699          .cipher_info = {
3700                          .alg = CIPHER_ALG_DES,
3701                          .mode = CIPHER_MODE_CBC,
3702                          },
3703          .auth_info = {
3704                        .alg = HASH_ALG_NONE,
3705                        .mode = HASH_MODE_NONE,
3706                        },
3707          },
3708         {
3709          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3710          .alg.crypto = {
3711                         .cra_name = "ecb(des)",
3712                         .cra_driver_name = "ecb-des-iproc",
3713                         .cra_blocksize = DES_BLOCK_SIZE,
3714                         .cra_ablkcipher = {
3715                                            .min_keysize = DES_KEY_SIZE,
3716                                            .max_keysize = DES_KEY_SIZE,
3717                                            .ivsize = 0,
3718                                         }
3719                         },
3720          .cipher_info = {
3721                          .alg = CIPHER_ALG_DES,
3722                          .mode = CIPHER_MODE_ECB,
3723                          },
3724          .auth_info = {
3725                        .alg = HASH_ALG_NONE,
3726                        .mode = HASH_MODE_NONE,
3727                        },
3728          },
3729         {
3730          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3731          .alg.crypto = {
3732                         .cra_name = "ofb(des3_ede)",
3733                         .cra_driver_name = "ofb-des3-iproc",
3734                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3735                         .cra_ablkcipher = {
3736                                            .min_keysize = DES3_EDE_KEY_SIZE,
3737                                            .max_keysize = DES3_EDE_KEY_SIZE,
3738                                            .ivsize = DES3_EDE_BLOCK_SIZE,
3739                                         }
3740                         },
3741          .cipher_info = {
3742                          .alg = CIPHER_ALG_3DES,
3743                          .mode = CIPHER_MODE_OFB,
3744                          },
3745          .auth_info = {
3746                        .alg = HASH_ALG_NONE,
3747                        .mode = HASH_MODE_NONE,
3748                        },
3749          },
3750         {
3751          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3752          .alg.crypto = {
3753                         .cra_name = "cbc(des3_ede)",
3754                         .cra_driver_name = "cbc-des3-iproc",
3755                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3756                         .cra_ablkcipher = {
3757                                            .min_keysize = DES3_EDE_KEY_SIZE,
3758                                            .max_keysize = DES3_EDE_KEY_SIZE,
3759                                            .ivsize = DES3_EDE_BLOCK_SIZE,
3760                                         }
3761                         },
3762          .cipher_info = {
3763                          .alg = CIPHER_ALG_3DES,
3764                          .mode = CIPHER_MODE_CBC,
3765                          },
3766          .auth_info = {
3767                        .alg = HASH_ALG_NONE,
3768                        .mode = HASH_MODE_NONE,
3769                        },
3770          },
3771         {
3772          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3773          .alg.crypto = {
3774                         .cra_name = "ecb(des3_ede)",
3775                         .cra_driver_name = "ecb-des3-iproc",
3776                         .cra_blocksize = DES3_EDE_BLOCK_SIZE,
3777                         .cra_ablkcipher = {
3778                                            .min_keysize = DES3_EDE_KEY_SIZE,
3779                                            .max_keysize = DES3_EDE_KEY_SIZE,
3780                                            .ivsize = 0,
3781                                         }
3782                         },
3783          .cipher_info = {
3784                          .alg = CIPHER_ALG_3DES,
3785                          .mode = CIPHER_MODE_ECB,
3786                          },
3787          .auth_info = {
3788                        .alg = HASH_ALG_NONE,
3789                        .mode = HASH_MODE_NONE,
3790                        },
3791          },
3792         {
3793          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3794          .alg.crypto = {
3795                         .cra_name = "ofb(aes)",
3796                         .cra_driver_name = "ofb-aes-iproc",
3797                         .cra_blocksize = AES_BLOCK_SIZE,
3798                         .cra_ablkcipher = {
3799                                            .min_keysize = AES_MIN_KEY_SIZE,
3800                                            .max_keysize = AES_MAX_KEY_SIZE,
3801                                            .ivsize = AES_BLOCK_SIZE,
3802                                         }
3803                         },
3804          .cipher_info = {
3805                          .alg = CIPHER_ALG_AES,
3806                          .mode = CIPHER_MODE_OFB,
3807                          },
3808          .auth_info = {
3809                        .alg = HASH_ALG_NONE,
3810                        .mode = HASH_MODE_NONE,
3811                        },
3812          },
3813         {
3814          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3815          .alg.crypto = {
3816                         .cra_name = "cbc(aes)",
3817                         .cra_driver_name = "cbc-aes-iproc",
3818                         .cra_blocksize = AES_BLOCK_SIZE,
3819                         .cra_ablkcipher = {
3820                                            .min_keysize = AES_MIN_KEY_SIZE,
3821                                            .max_keysize = AES_MAX_KEY_SIZE,
3822                                            .ivsize = AES_BLOCK_SIZE,
3823                                         }
3824                         },
3825          .cipher_info = {
3826                          .alg = CIPHER_ALG_AES,
3827                          .mode = CIPHER_MODE_CBC,
3828                          },
3829          .auth_info = {
3830                        .alg = HASH_ALG_NONE,
3831                        .mode = HASH_MODE_NONE,
3832                        },
3833          },
3834         {
3835          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3836          .alg.crypto = {
3837                         .cra_name = "ecb(aes)",
3838                         .cra_driver_name = "ecb-aes-iproc",
3839                         .cra_blocksize = AES_BLOCK_SIZE,
3840                         .cra_ablkcipher = {
3841                                            .min_keysize = AES_MIN_KEY_SIZE,
3842                                            .max_keysize = AES_MAX_KEY_SIZE,
3843                                            .ivsize = 0,
3844                                         }
3845                         },
3846          .cipher_info = {
3847                          .alg = CIPHER_ALG_AES,
3848                          .mode = CIPHER_MODE_ECB,
3849                          },
3850          .auth_info = {
3851                        .alg = HASH_ALG_NONE,
3852                        .mode = HASH_MODE_NONE,
3853                        },
3854          },
3855         {
3856          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3857          .alg.crypto = {
3858                         .cra_name = "ctr(aes)",
3859                         .cra_driver_name = "ctr-aes-iproc",
3860                         .cra_blocksize = AES_BLOCK_SIZE,
3861                         .cra_ablkcipher = {
3862                                            /* .geniv = "chainiv", */
3863                                            .min_keysize = AES_MIN_KEY_SIZE,
3864                                            .max_keysize = AES_MAX_KEY_SIZE,
3865                                            .ivsize = AES_BLOCK_SIZE,
3866                                         }
3867                         },
3868          .cipher_info = {
3869                          .alg = CIPHER_ALG_AES,
3870                          .mode = CIPHER_MODE_CTR,
3871                          },
3872          .auth_info = {
3873                        .alg = HASH_ALG_NONE,
3874                        .mode = HASH_MODE_NONE,
3875                        },
3876          },
3877 {
3878          .type = CRYPTO_ALG_TYPE_ABLKCIPHER,
3879          .alg.crypto = {
3880                         .cra_name = "xts(aes)",
3881                         .cra_driver_name = "xts-aes-iproc",
3882                         .cra_blocksize = AES_BLOCK_SIZE,
3883                         .cra_ablkcipher = {
3884                                 .min_keysize = 2 * AES_MIN_KEY_SIZE,
3885                                 .max_keysize = 2 * AES_MAX_KEY_SIZE,
3886                                 .ivsize = AES_BLOCK_SIZE,
3887                                 }
3888                         },
3889          .cipher_info = {
3890                          .alg = CIPHER_ALG_AES,
3891                          .mode = CIPHER_MODE_XTS,
3892                          },
3893          .auth_info = {
3894                        .alg = HASH_ALG_NONE,
3895                        .mode = HASH_MODE_NONE,
3896                        },
3897          },
3898
3899 /* AHASH algorithms. */
3900         {
3901          .type = CRYPTO_ALG_TYPE_AHASH,
3902          .alg.hash = {
3903                       .halg.digestsize = MD5_DIGEST_SIZE,
3904                       .halg.base = {
3905                                     .cra_name = "md5",
3906                                     .cra_driver_name = "md5-iproc",
3907                                     .cra_blocksize = MD5_BLOCK_WORDS * 4,
3908                                     .cra_flags = CRYPTO_ALG_ASYNC,
3909                                 }
3910                       },
3911          .cipher_info = {
3912                          .alg = CIPHER_ALG_NONE,
3913                          .mode = CIPHER_MODE_NONE,
3914                          },
3915          .auth_info = {
3916                        .alg = HASH_ALG_MD5,
3917                        .mode = HASH_MODE_HASH,
3918                        },
3919          },
3920         {
3921          .type = CRYPTO_ALG_TYPE_AHASH,
3922          .alg.hash = {
3923                       .halg.digestsize = MD5_DIGEST_SIZE,
3924                       .halg.base = {
3925                                     .cra_name = "hmac(md5)",
3926                                     .cra_driver_name = "hmac-md5-iproc",
3927                                     .cra_blocksize = MD5_BLOCK_WORDS * 4,
3928                                 }
3929                       },
3930          .cipher_info = {
3931                          .alg = CIPHER_ALG_NONE,
3932                          .mode = CIPHER_MODE_NONE,
3933                          },
3934          .auth_info = {
3935                        .alg = HASH_ALG_MD5,
3936                        .mode = HASH_MODE_HMAC,
3937                        },
3938          },
3939         {.type = CRYPTO_ALG_TYPE_AHASH,
3940          .alg.hash = {
3941                       .halg.digestsize = SHA1_DIGEST_SIZE,
3942                       .halg.base = {
3943                                     .cra_name = "sha1",
3944                                     .cra_driver_name = "sha1-iproc",
3945                                     .cra_blocksize = SHA1_BLOCK_SIZE,
3946                                 }
3947                       },
3948          .cipher_info = {
3949                          .alg = CIPHER_ALG_NONE,
3950                          .mode = CIPHER_MODE_NONE,
3951                          },
3952          .auth_info = {
3953                        .alg = HASH_ALG_SHA1,
3954                        .mode = HASH_MODE_HASH,
3955                        },
3956          },
3957         {.type = CRYPTO_ALG_TYPE_AHASH,
3958          .alg.hash = {
3959                       .halg.digestsize = SHA1_DIGEST_SIZE,
3960                       .halg.base = {
3961                                     .cra_name = "hmac(sha1)",
3962                                     .cra_driver_name = "hmac-sha1-iproc",
3963                                     .cra_blocksize = SHA1_BLOCK_SIZE,
3964                                 }
3965                       },
3966          .cipher_info = {
3967                          .alg = CIPHER_ALG_NONE,
3968                          .mode = CIPHER_MODE_NONE,
3969                          },
3970          .auth_info = {
3971                        .alg = HASH_ALG_SHA1,
3972                        .mode = HASH_MODE_HMAC,
3973                        },
3974          },
3975         {.type = CRYPTO_ALG_TYPE_AHASH,
3976          .alg.hash = {
3977                         .halg.digestsize = SHA224_DIGEST_SIZE,
3978                         .halg.base = {
3979                                     .cra_name = "sha224",
3980                                     .cra_driver_name = "sha224-iproc",
3981                                     .cra_blocksize = SHA224_BLOCK_SIZE,
3982                         }
3983                       },
3984          .cipher_info = {
3985                          .alg = CIPHER_ALG_NONE,
3986                          .mode = CIPHER_MODE_NONE,
3987                          },
3988          .auth_info = {
3989                        .alg = HASH_ALG_SHA224,
3990                        .mode = HASH_MODE_HASH,
3991                        },
3992          },
3993         {.type = CRYPTO_ALG_TYPE_AHASH,
3994          .alg.hash = {
3995                       .halg.digestsize = SHA224_DIGEST_SIZE,
3996                       .halg.base = {
3997                                     .cra_name = "hmac(sha224)",
3998                                     .cra_driver_name = "hmac-sha224-iproc",
3999                                     .cra_blocksize = SHA224_BLOCK_SIZE,
4000                                 }
4001                       },
4002          .cipher_info = {
4003                          .alg = CIPHER_ALG_NONE,
4004                          .mode = CIPHER_MODE_NONE,
4005                          },
4006          .auth_info = {
4007                        .alg = HASH_ALG_SHA224,
4008                        .mode = HASH_MODE_HMAC,
4009                        },
4010          },
4011         {.type = CRYPTO_ALG_TYPE_AHASH,
4012          .alg.hash = {
4013                       .halg.digestsize = SHA256_DIGEST_SIZE,
4014                       .halg.base = {
4015                                     .cra_name = "sha256",
4016                                     .cra_driver_name = "sha256-iproc",
4017                                     .cra_blocksize = SHA256_BLOCK_SIZE,
4018                                 }
4019                       },
4020          .cipher_info = {
4021                          .alg = CIPHER_ALG_NONE,
4022                          .mode = CIPHER_MODE_NONE,
4023                          },
4024          .auth_info = {
4025                        .alg = HASH_ALG_SHA256,
4026                        .mode = HASH_MODE_HASH,
4027                        },
4028          },
4029         {.type = CRYPTO_ALG_TYPE_AHASH,
4030          .alg.hash = {
4031                       .halg.digestsize = SHA256_DIGEST_SIZE,
4032                       .halg.base = {
4033                                     .cra_name = "hmac(sha256)",
4034                                     .cra_driver_name = "hmac-sha256-iproc",
4035                                     .cra_blocksize = SHA256_BLOCK_SIZE,
4036                                 }
4037                       },
4038          .cipher_info = {
4039                          .alg = CIPHER_ALG_NONE,
4040                          .mode = CIPHER_MODE_NONE,
4041                          },
4042          .auth_info = {
4043                        .alg = HASH_ALG_SHA256,
4044                        .mode = HASH_MODE_HMAC,
4045                        },
4046          },
4047         {
4048         .type = CRYPTO_ALG_TYPE_AHASH,
4049          .alg.hash = {
4050                       .halg.digestsize = SHA384_DIGEST_SIZE,
4051                       .halg.base = {
4052                                     .cra_name = "sha384",
4053                                     .cra_driver_name = "sha384-iproc",
4054                                     .cra_blocksize = SHA384_BLOCK_SIZE,
4055                                 }
4056                       },
4057          .cipher_info = {
4058                          .alg = CIPHER_ALG_NONE,
4059                          .mode = CIPHER_MODE_NONE,
4060                          },
4061          .auth_info = {
4062                        .alg = HASH_ALG_SHA384,
4063                        .mode = HASH_MODE_HASH,
4064                        },
4065          },
4066         {
4067          .type = CRYPTO_ALG_TYPE_AHASH,
4068          .alg.hash = {
4069                       .halg.digestsize = SHA384_DIGEST_SIZE,
4070                       .halg.base = {
4071                                     .cra_name = "hmac(sha384)",
4072                                     .cra_driver_name = "hmac-sha384-iproc",
4073                                     .cra_blocksize = SHA384_BLOCK_SIZE,
4074                                 }
4075                       },
4076          .cipher_info = {
4077                          .alg = CIPHER_ALG_NONE,
4078                          .mode = CIPHER_MODE_NONE,
4079                          },
4080          .auth_info = {
4081                        .alg = HASH_ALG_SHA384,
4082                        .mode = HASH_MODE_HMAC,
4083                        },
4084          },
4085         {
4086          .type = CRYPTO_ALG_TYPE_AHASH,
4087          .alg.hash = {
4088                       .halg.digestsize = SHA512_DIGEST_SIZE,
4089                       .halg.base = {
4090                                     .cra_name = "sha512",
4091                                     .cra_driver_name = "sha512-iproc",
4092                                     .cra_blocksize = SHA512_BLOCK_SIZE,
4093                                 }
4094                       },
4095          .cipher_info = {
4096                          .alg = CIPHER_ALG_NONE,
4097                          .mode = CIPHER_MODE_NONE,
4098                          },
4099          .auth_info = {
4100                        .alg = HASH_ALG_SHA512,
4101                        .mode = HASH_MODE_HASH,
4102                        },
4103          },
4104         {
4105          .type = CRYPTO_ALG_TYPE_AHASH,
4106          .alg.hash = {
4107                       .halg.digestsize = SHA512_DIGEST_SIZE,
4108                       .halg.base = {
4109                                     .cra_name = "hmac(sha512)",
4110                                     .cra_driver_name = "hmac-sha512-iproc",
4111                                     .cra_blocksize = SHA512_BLOCK_SIZE,
4112                                 }
4113                       },
4114          .cipher_info = {
4115                          .alg = CIPHER_ALG_NONE,
4116                          .mode = CIPHER_MODE_NONE,
4117                          },
4118          .auth_info = {
4119                        .alg = HASH_ALG_SHA512,
4120                        .mode = HASH_MODE_HMAC,
4121                        },
4122          },
4123         {
4124          .type = CRYPTO_ALG_TYPE_AHASH,
4125          .alg.hash = {
4126                       .halg.digestsize = SHA3_224_DIGEST_SIZE,
4127                       .halg.base = {
4128                                     .cra_name = "sha3-224",
4129                                     .cra_driver_name = "sha3-224-iproc",
4130                                     .cra_blocksize = SHA3_224_BLOCK_SIZE,
4131                                 }
4132                       },
4133          .cipher_info = {
4134                          .alg = CIPHER_ALG_NONE,
4135                          .mode = CIPHER_MODE_NONE,
4136                          },
4137          .auth_info = {
4138                        .alg = HASH_ALG_SHA3_224,
4139                        .mode = HASH_MODE_HASH,
4140                        },
4141          },
4142         {
4143          .type = CRYPTO_ALG_TYPE_AHASH,
4144          .alg.hash = {
4145                       .halg.digestsize = SHA3_224_DIGEST_SIZE,
4146                       .halg.base = {
4147                                     .cra_name = "hmac(sha3-224)",
4148                                     .cra_driver_name = "hmac-sha3-224-iproc",
4149                                     .cra_blocksize = SHA3_224_BLOCK_SIZE,
4150                                 }
4151                       },
4152          .cipher_info = {
4153                          .alg = CIPHER_ALG_NONE,
4154                          .mode = CIPHER_MODE_NONE,
4155                          },
4156          .auth_info = {
4157                        .alg = HASH_ALG_SHA3_224,
4158                        .mode = HASH_MODE_HMAC
4159                        },
4160          },
4161         {
4162          .type = CRYPTO_ALG_TYPE_AHASH,
4163          .alg.hash = {
4164                       .halg.digestsize = SHA3_256_DIGEST_SIZE,
4165                       .halg.base = {
4166                                     .cra_name = "sha3-256",
4167                                     .cra_driver_name = "sha3-256-iproc",
4168                                     .cra_blocksize = SHA3_256_BLOCK_SIZE,
4169                                 }
4170                       },
4171          .cipher_info = {
4172                          .alg = CIPHER_ALG_NONE,
4173                          .mode = CIPHER_MODE_NONE,
4174                          },
4175          .auth_info = {
4176                        .alg = HASH_ALG_SHA3_256,
4177                        .mode = HASH_MODE_HASH,
4178                        },
4179          },
4180         {
4181          .type = CRYPTO_ALG_TYPE_AHASH,
4182          .alg.hash = {
4183                       .halg.digestsize = SHA3_256_DIGEST_SIZE,
4184                       .halg.base = {
4185                                     .cra_name = "hmac(sha3-256)",
4186                                     .cra_driver_name = "hmac-sha3-256-iproc",
4187                                     .cra_blocksize = SHA3_256_BLOCK_SIZE,
4188                                 }
4189                       },
4190          .cipher_info = {
4191                          .alg = CIPHER_ALG_NONE,
4192                          .mode = CIPHER_MODE_NONE,
4193                          },
4194          .auth_info = {
4195                        .alg = HASH_ALG_SHA3_256,
4196                        .mode = HASH_MODE_HMAC,
4197                        },
4198          },
4199         {
4200          .type = CRYPTO_ALG_TYPE_AHASH,
4201          .alg.hash = {
4202                       .halg.digestsize = SHA3_384_DIGEST_SIZE,
4203                       .halg.base = {
4204                                     .cra_name = "sha3-384",
4205                                     .cra_driver_name = "sha3-384-iproc",
4206                                     .cra_blocksize = SHA3_224_BLOCK_SIZE,
4207                                 }
4208                       },
4209          .cipher_info = {
4210                          .alg = CIPHER_ALG_NONE,
4211                          .mode = CIPHER_MODE_NONE,
4212                          },
4213          .auth_info = {
4214                        .alg = HASH_ALG_SHA3_384,
4215                        .mode = HASH_MODE_HASH,
4216                        },
4217          },
4218         {
4219          .type = CRYPTO_ALG_TYPE_AHASH,
4220          .alg.hash = {
4221                       .halg.digestsize = SHA3_384_DIGEST_SIZE,
4222                       .halg.base = {
4223                                     .cra_name = "hmac(sha3-384)",
4224                                     .cra_driver_name = "hmac-sha3-384-iproc",
4225                                     .cra_blocksize = SHA3_384_BLOCK_SIZE,
4226                                 }
4227                       },
4228          .cipher_info = {
4229                          .alg = CIPHER_ALG_NONE,
4230                          .mode = CIPHER_MODE_NONE,
4231                          },
4232          .auth_info = {
4233                        .alg = HASH_ALG_SHA3_384,
4234                        .mode = HASH_MODE_HMAC,
4235                        },
4236          },
4237         {
4238          .type = CRYPTO_ALG_TYPE_AHASH,
4239          .alg.hash = {
4240                       .halg.digestsize = SHA3_512_DIGEST_SIZE,
4241                       .halg.base = {
4242                                     .cra_name = "sha3-512",
4243                                     .cra_driver_name = "sha3-512-iproc",
4244                                     .cra_blocksize = SHA3_512_BLOCK_SIZE,
4245                                 }
4246                       },
4247          .cipher_info = {
4248                          .alg = CIPHER_ALG_NONE,
4249                          .mode = CIPHER_MODE_NONE,
4250                          },
4251          .auth_info = {
4252                        .alg = HASH_ALG_SHA3_512,
4253                        .mode = HASH_MODE_HASH,
4254                        },
4255          },
4256         {
4257          .type = CRYPTO_ALG_TYPE_AHASH,
4258          .alg.hash = {
4259                       .halg.digestsize = SHA3_512_DIGEST_SIZE,
4260                       .halg.base = {
4261                                     .cra_name = "hmac(sha3-512)",
4262                                     .cra_driver_name = "hmac-sha3-512-iproc",
4263                                     .cra_blocksize = SHA3_512_BLOCK_SIZE,
4264                                 }
4265                       },
4266          .cipher_info = {
4267                          .alg = CIPHER_ALG_NONE,
4268                          .mode = CIPHER_MODE_NONE,
4269                          },
4270          .auth_info = {
4271                        .alg = HASH_ALG_SHA3_512,
4272                        .mode = HASH_MODE_HMAC,
4273                        },
4274          },
4275         {
4276          .type = CRYPTO_ALG_TYPE_AHASH,
4277          .alg.hash = {
4278                       .halg.digestsize = AES_BLOCK_SIZE,
4279                       .halg.base = {
4280                                     .cra_name = "xcbc(aes)",
4281                                     .cra_driver_name = "xcbc-aes-iproc",
4282                                     .cra_blocksize = AES_BLOCK_SIZE,
4283                                 }
4284                       },
4285          .cipher_info = {
4286                          .alg = CIPHER_ALG_NONE,
4287                          .mode = CIPHER_MODE_NONE,
4288                          },
4289          .auth_info = {
4290                        .alg = HASH_ALG_AES,
4291                        .mode = HASH_MODE_XCBC,
4292                        },
4293          },
4294         {
4295          .type = CRYPTO_ALG_TYPE_AHASH,
4296          .alg.hash = {
4297                       .halg.digestsize = AES_BLOCK_SIZE,
4298                       .halg.base = {
4299                                     .cra_name = "cmac(aes)",
4300                                     .cra_driver_name = "cmac-aes-iproc",
4301                                     .cra_blocksize = AES_BLOCK_SIZE,
4302                                 }
4303                       },
4304          .cipher_info = {
4305                          .alg = CIPHER_ALG_NONE,
4306                          .mode = CIPHER_MODE_NONE,
4307                          },
4308          .auth_info = {
4309                        .alg = HASH_ALG_AES,
4310                        .mode = HASH_MODE_CMAC,
4311                        },
4312          },
4313 };
4314
4315 static int generic_cra_init(struct crypto_tfm *tfm,
4316                             struct iproc_alg_s *cipher_alg)
4317 {
4318         struct spu_hw *spu = &iproc_priv.spu;
4319         struct iproc_ctx_s *ctx = crypto_tfm_ctx(tfm);
4320         unsigned int blocksize = crypto_tfm_alg_blocksize(tfm);
4321
4322         flow_log("%s()\n", __func__);
4323
4324         ctx->alg = cipher_alg;
4325         ctx->cipher = cipher_alg->cipher_info;
4326         ctx->auth = cipher_alg->auth_info;
4327         ctx->auth_first = cipher_alg->auth_first;
4328         ctx->max_payload = spu->spu_ctx_max_payload(ctx->cipher.alg,
4329                                                     ctx->cipher.mode,
4330                                                     blocksize);
4331         ctx->fallback_cipher = NULL;
4332
4333         ctx->enckeylen = 0;
4334         ctx->authkeylen = 0;
4335
4336         atomic_inc(&iproc_priv.stream_count);
4337         atomic_inc(&iproc_priv.session_count);
4338
4339         return 0;
4340 }
4341
4342 static int ablkcipher_cra_init(struct crypto_tfm *tfm)
4343 {
4344         struct crypto_alg *alg = tfm->__crt_alg;
4345         struct iproc_alg_s *cipher_alg;
4346
4347         flow_log("%s()\n", __func__);
4348
4349         tfm->crt_ablkcipher.reqsize = sizeof(struct iproc_reqctx_s);
4350
4351         cipher_alg = container_of(alg, struct iproc_alg_s, alg.crypto);
4352         return generic_cra_init(tfm, cipher_alg);
4353 }
4354
4355 static int ahash_cra_init(struct crypto_tfm *tfm)
4356 {
4357         int err;
4358         struct crypto_alg *alg = tfm->__crt_alg;
4359         struct iproc_alg_s *cipher_alg;
4360
4361         cipher_alg = container_of(__crypto_ahash_alg(alg), struct iproc_alg_s,
4362                                   alg.hash);
4363
4364         err = generic_cra_init(tfm, cipher_alg);
4365         flow_log("%s()\n", __func__);
4366
4367         /*
4368          * export state size has to be < 512 bytes. So don't include msg bufs
4369          * in state size.
4370          */
4371         crypto_ahash_set_reqsize(__crypto_ahash_cast(tfm),
4372                                  sizeof(struct iproc_reqctx_s));
4373
4374         return err;
4375 }
4376
4377 static int aead_cra_init(struct crypto_aead *aead)
4378 {
4379         struct crypto_tfm *tfm = crypto_aead_tfm(aead);
4380         struct iproc_ctx_s *ctx = crypto_tfm_ctx(tfm);
4381         struct crypto_alg *alg = tfm->__crt_alg;
4382         struct aead_alg *aalg = container_of(alg, struct aead_alg, base);
4383         struct iproc_alg_s *cipher_alg = container_of(aalg, struct iproc_alg_s,
4384                                                       alg.aead);
4385
4386         int err = generic_cra_init(tfm, cipher_alg);
4387
4388         flow_log("%s()\n", __func__);
4389
4390         crypto_aead_set_reqsize(aead, sizeof(struct iproc_reqctx_s));
4391         ctx->is_esp = false;
4392         ctx->salt_len = 0;
4393         ctx->salt_offset = 0;
4394
4395         /* random first IV */
4396         get_random_bytes(ctx->iv, MAX_IV_SIZE);
4397         flow_dump("  iv: ", ctx->iv, MAX_IV_SIZE);
4398
4399         if (!err) {
4400                 if (alg->cra_flags & CRYPTO_ALG_NEED_FALLBACK) {
4401                         flow_log("%s() creating fallback cipher\n", __func__);
4402
4403                         ctx->fallback_cipher =
4404                             crypto_alloc_aead(alg->cra_name, 0,
4405                                               CRYPTO_ALG_ASYNC |
4406                                               CRYPTO_ALG_NEED_FALLBACK);
4407                         if (IS_ERR(ctx->fallback_cipher)) {
4408                                 pr_err("%s() Error: failed to allocate fallback for %s\n",
4409                                        __func__, alg->cra_name);
4410                                 return PTR_ERR(ctx->fallback_cipher);
4411                         }
4412                 }
4413         }
4414
4415         return err;
4416 }
4417
4418 static void generic_cra_exit(struct crypto_tfm *tfm)
4419 {
4420         atomic_dec(&iproc_priv.session_count);
4421 }
4422
4423 static void aead_cra_exit(struct crypto_aead *aead)
4424 {
4425         struct crypto_tfm *tfm = crypto_aead_tfm(aead);
4426         struct iproc_ctx_s *ctx = crypto_tfm_ctx(tfm);
4427
4428         generic_cra_exit(tfm);
4429
4430         if (ctx->fallback_cipher) {
4431                 crypto_free_aead(ctx->fallback_cipher);
4432                 ctx->fallback_cipher = NULL;
4433         }
4434 }
4435
4436 /**
4437  * spu_functions_register() - Specify hardware-specific SPU functions based on
4438  * SPU type read from device tree.
4439  * @dev:        device structure
4440  * @spu_type:   SPU hardware generation
4441  * @spu_subtype: SPU hardware version
4442  */
4443 static void spu_functions_register(struct device *dev,
4444                                    enum spu_spu_type spu_type,
4445                                    enum spu_spu_subtype spu_subtype)
4446 {
4447         struct spu_hw *spu = &iproc_priv.spu;
4448
4449         if (spu_type == SPU_TYPE_SPUM) {
4450                 dev_dbg(dev, "Registering SPUM functions");
4451                 spu->spu_dump_msg_hdr = spum_dump_msg_hdr;
4452                 spu->spu_payload_length = spum_payload_length;
4453                 spu->spu_response_hdr_len = spum_response_hdr_len;
4454                 spu->spu_hash_pad_len = spum_hash_pad_len;
4455                 spu->spu_gcm_ccm_pad_len = spum_gcm_ccm_pad_len;
4456                 spu->spu_assoc_resp_len = spum_assoc_resp_len;
4457                 spu->spu_aead_ivlen = spum_aead_ivlen;
4458                 spu->spu_hash_type = spum_hash_type;
4459                 spu->spu_digest_size = spum_digest_size;
4460                 spu->spu_create_request = spum_create_request;
4461                 spu->spu_cipher_req_init = spum_cipher_req_init;
4462                 spu->spu_cipher_req_finish = spum_cipher_req_finish;
4463                 spu->spu_request_pad = spum_request_pad;
4464                 spu->spu_tx_status_len = spum_tx_status_len;
4465                 spu->spu_rx_status_len = spum_rx_status_len;
4466                 spu->spu_status_process = spum_status_process;
4467                 spu->spu_xts_tweak_in_payload = spum_xts_tweak_in_payload;
4468                 spu->spu_ccm_update_iv = spum_ccm_update_iv;
4469                 spu->spu_wordalign_padlen = spum_wordalign_padlen;
4470                 if (spu_subtype == SPU_SUBTYPE_SPUM_NS2)
4471                         spu->spu_ctx_max_payload = spum_ns2_ctx_max_payload;
4472                 else
4473                         spu->spu_ctx_max_payload = spum_nsp_ctx_max_payload;
4474         } else {
4475                 dev_dbg(dev, "Registering SPU2 functions");
4476                 spu->spu_dump_msg_hdr = spu2_dump_msg_hdr;
4477                 spu->spu_ctx_max_payload = spu2_ctx_max_payload;
4478                 spu->spu_payload_length = spu2_payload_length;
4479                 spu->spu_response_hdr_len = spu2_response_hdr_len;
4480                 spu->spu_hash_pad_len = spu2_hash_pad_len;
4481                 spu->spu_gcm_ccm_pad_len = spu2_gcm_ccm_pad_len;
4482                 spu->spu_assoc_resp_len = spu2_assoc_resp_len;
4483                 spu->spu_aead_ivlen = spu2_aead_ivlen;
4484                 spu->spu_hash_type = spu2_hash_type;
4485                 spu->spu_digest_size = spu2_digest_size;
4486                 spu->spu_create_request = spu2_create_request;
4487                 spu->spu_cipher_req_init = spu2_cipher_req_init;
4488                 spu->spu_cipher_req_finish = spu2_cipher_req_finish;
4489                 spu->spu_request_pad = spu2_request_pad;
4490                 spu->spu_tx_status_len = spu2_tx_status_len;
4491                 spu->spu_rx_status_len = spu2_rx_status_len;
4492                 spu->spu_status_process = spu2_status_process;
4493                 spu->spu_xts_tweak_in_payload = spu2_xts_tweak_in_payload;
4494                 spu->spu_ccm_update_iv = spu2_ccm_update_iv;
4495                 spu->spu_wordalign_padlen = spu2_wordalign_padlen;
4496         }
4497 }
4498
4499 /**
4500  * spu_mb_init() - Initialize mailbox client. Request ownership of a mailbox
4501  * channel for the SPU being probed.
4502  * @dev:  SPU driver device structure
4503  *
4504  * Return: 0 if successful
4505  *         < 0 otherwise
4506  */
4507 static int spu_mb_init(struct device *dev)
4508 {
4509         struct mbox_client *mcl = &iproc_priv.mcl;
4510         int err, i;
4511
4512         iproc_priv.mbox = devm_kcalloc(dev, iproc_priv.spu.num_chan,
4513                                   sizeof(struct mbox_chan *), GFP_KERNEL);
4514         if (!iproc_priv.mbox)
4515                 return -ENOMEM;
4516
4517         mcl->dev = dev;
4518         mcl->tx_block = false;
4519         mcl->tx_tout = 0;
4520         mcl->knows_txdone = true;
4521         mcl->rx_callback = spu_rx_callback;
4522         mcl->tx_done = NULL;
4523
4524         for (i = 0; i < iproc_priv.spu.num_chan; i++) {
4525                 iproc_priv.mbox[i] = mbox_request_channel(mcl, i);
4526                 if (IS_ERR(iproc_priv.mbox[i])) {
4527                         err = (int)PTR_ERR(iproc_priv.mbox[i]);
4528                         dev_err(dev,
4529                                 "Mbox channel %d request failed with err %d",
4530                                 i, err);
4531                         iproc_priv.mbox[i] = NULL;
4532                         goto free_channels;
4533                 }
4534         }
4535
4536         return 0;
4537 free_channels:
4538         for (i = 0; i < iproc_priv.spu.num_chan; i++) {
4539                 if (iproc_priv.mbox[i])
4540                         mbox_free_channel(iproc_priv.mbox[i]);
4541         }
4542
4543         return err;
4544 }
4545
4546 static void spu_mb_release(struct platform_device *pdev)
4547 {
4548         int i;
4549
4550         for (i = 0; i < iproc_priv.spu.num_chan; i++)
4551                 mbox_free_channel(iproc_priv.mbox[i]);
4552 }
4553
4554 static void spu_counters_init(void)
4555 {
4556         int i;
4557         int j;
4558
4559         atomic_set(&iproc_priv.session_count, 0);
4560         atomic_set(&iproc_priv.stream_count, 0);
4561         atomic_set(&iproc_priv.next_chan, (int)iproc_priv.spu.num_chan);
4562         atomic64_set(&iproc_priv.bytes_in, 0);
4563         atomic64_set(&iproc_priv.bytes_out, 0);
4564         for (i = 0; i < SPU_OP_NUM; i++) {
4565                 atomic_set(&iproc_priv.op_counts[i], 0);
4566                 atomic_set(&iproc_priv.setkey_cnt[i], 0);
4567         }
4568         for (i = 0; i < CIPHER_ALG_LAST; i++)
4569                 for (j = 0; j < CIPHER_MODE_LAST; j++)
4570                         atomic_set(&iproc_priv.cipher_cnt[i][j], 0);
4571
4572         for (i = 0; i < HASH_ALG_LAST; i++) {
4573                 atomic_set(&iproc_priv.hash_cnt[i], 0);
4574                 atomic_set(&iproc_priv.hmac_cnt[i], 0);
4575         }
4576         for (i = 0; i < AEAD_TYPE_LAST; i++)
4577                 atomic_set(&iproc_priv.aead_cnt[i], 0);
4578
4579         atomic_set(&iproc_priv.mb_no_spc, 0);
4580         atomic_set(&iproc_priv.mb_send_fail, 0);
4581         atomic_set(&iproc_priv.bad_icv, 0);
4582 }
4583
4584 static int spu_register_ablkcipher(struct iproc_alg_s *driver_alg)
4585 {
4586         struct spu_hw *spu = &iproc_priv.spu;
4587         struct crypto_alg *crypto = &driver_alg->alg.crypto;
4588         int err;
4589
4590         /* SPU2 does not support RC4 */
4591         if ((driver_alg->cipher_info.alg == CIPHER_ALG_RC4) &&
4592             (spu->spu_type == SPU_TYPE_SPU2))
4593                 return 0;
4594
4595         crypto->cra_module = THIS_MODULE;
4596         crypto->cra_priority = cipher_pri;
4597         crypto->cra_alignmask = 0;
4598         crypto->cra_ctxsize = sizeof(struct iproc_ctx_s);
4599         INIT_LIST_HEAD(&crypto->cra_list);
4600
4601         crypto->cra_init = ablkcipher_cra_init;
4602         crypto->cra_exit = generic_cra_exit;
4603         crypto->cra_type = &crypto_ablkcipher_type;
4604         crypto->cra_flags = CRYPTO_ALG_TYPE_ABLKCIPHER | CRYPTO_ALG_ASYNC |
4605                                 CRYPTO_ALG_KERN_DRIVER_ONLY;
4606
4607         crypto->cra_ablkcipher.setkey = ablkcipher_setkey;
4608         crypto->cra_ablkcipher.encrypt = ablkcipher_encrypt;
4609         crypto->cra_ablkcipher.decrypt = ablkcipher_decrypt;
4610
4611         err = crypto_register_alg(crypto);
4612         /* Mark alg as having been registered, if successful */
4613         if (err == 0)
4614                 driver_alg->registered = true;
4615         pr_debug("  registered ablkcipher %s\n", crypto->cra_driver_name);
4616         return err;
4617 }
4618
4619 static int spu_register_ahash(struct iproc_alg_s *driver_alg)
4620 {
4621         struct spu_hw *spu = &iproc_priv.spu;
4622         struct ahash_alg *hash = &driver_alg->alg.hash;
4623         int err;
4624
4625         /* AES-XCBC is the only AES hash type currently supported on SPU-M */
4626         if ((driver_alg->auth_info.alg == HASH_ALG_AES) &&
4627             (driver_alg->auth_info.mode != HASH_MODE_XCBC) &&
4628             (spu->spu_type == SPU_TYPE_SPUM))
4629                 return 0;
4630
4631         /* SHA3 algorithm variants are not registered for SPU-M or SPU2. */
4632         if ((driver_alg->auth_info.alg >= HASH_ALG_SHA3_224) &&
4633             (spu->spu_subtype != SPU_SUBTYPE_SPU2_V2))
4634                 return 0;
4635
4636         hash->halg.base.cra_module = THIS_MODULE;
4637         hash->halg.base.cra_priority = hash_pri;
4638         hash->halg.base.cra_alignmask = 0;
4639         hash->halg.base.cra_ctxsize = sizeof(struct iproc_ctx_s);
4640         hash->halg.base.cra_init = ahash_cra_init;
4641         hash->halg.base.cra_exit = generic_cra_exit;
4642         hash->halg.base.cra_flags = CRYPTO_ALG_ASYNC;
4643         hash->halg.statesize = sizeof(struct spu_hash_export_s);
4644
4645         if (driver_alg->auth_info.mode != HASH_MODE_HMAC) {
4646                 hash->init = ahash_init;
4647                 hash->update = ahash_update;
4648                 hash->final = ahash_final;
4649                 hash->finup = ahash_finup;
4650                 hash->digest = ahash_digest;
4651                 if ((driver_alg->auth_info.alg == HASH_ALG_AES) &&
4652                     ((driver_alg->auth_info.mode == HASH_MODE_XCBC) ||
4653                     (driver_alg->auth_info.mode == HASH_MODE_CMAC))) {
4654                         hash->setkey = ahash_setkey;
4655                 }
4656         } else {
4657                 hash->setkey = ahash_hmac_setkey;
4658                 hash->init = ahash_hmac_init;
4659                 hash->update = ahash_hmac_update;
4660                 hash->final = ahash_hmac_final;
4661                 hash->finup = ahash_hmac_finup;
4662                 hash->digest = ahash_hmac_digest;
4663         }
4664         hash->export = ahash_export;
4665         hash->import = ahash_import;
4666
4667         err = crypto_register_ahash(hash);
4668         /* Mark alg as having been registered, if successful */
4669         if (err == 0)
4670                 driver_alg->registered = true;
4671         pr_debug("  registered ahash %s\n",
4672                  hash->halg.base.cra_driver_name);
4673         return err;
4674 }
4675
4676 static int spu_register_aead(struct iproc_alg_s *driver_alg)
4677 {
4678         struct aead_alg *aead = &driver_alg->alg.aead;
4679         int err;
4680
4681         aead->base.cra_module = THIS_MODULE;
4682         aead->base.cra_priority = aead_pri;
4683         aead->base.cra_alignmask = 0;
4684         aead->base.cra_ctxsize = sizeof(struct iproc_ctx_s);
4685         INIT_LIST_HEAD(&aead->base.cra_list);
4686
4687         aead->base.cra_flags |= CRYPTO_ALG_ASYNC;
4688         /* setkey set in alg initialization */
4689         aead->setauthsize = aead_setauthsize;
4690         aead->encrypt = aead_encrypt;
4691         aead->decrypt = aead_decrypt;
4692         aead->init = aead_cra_init;
4693         aead->exit = aead_cra_exit;
4694
4695         err = crypto_register_aead(aead);
4696         /* Mark alg as having been registered, if successful */
4697         if (err == 0)
4698                 driver_alg->registered = true;
4699         pr_debug("  registered aead %s\n", aead->base.cra_driver_name);
4700         return err;
4701 }
4702
4703 /* register crypto algorithms the device supports */
4704 static int spu_algs_register(struct device *dev)
4705 {
4706         int i, j;
4707         int err;
4708
4709         for (i = 0; i < ARRAY_SIZE(driver_algs); i++) {
4710                 switch (driver_algs[i].type) {
4711                 case CRYPTO_ALG_TYPE_ABLKCIPHER:
4712                         err = spu_register_ablkcipher(&driver_algs[i]);
4713                         break;
4714                 case CRYPTO_ALG_TYPE_AHASH:
4715                         err = spu_register_ahash(&driver_algs[i]);
4716                         break;
4717                 case CRYPTO_ALG_TYPE_AEAD:
4718                         err = spu_register_aead(&driver_algs[i]);
4719                         break;
4720                 default:
4721                         dev_err(dev,
4722                                 "iproc-crypto: unknown alg type: %d",
4723                                 driver_algs[i].type);
4724                         err = -EINVAL;
4725                 }
4726
4727                 if (err) {
4728                         dev_err(dev, "alg registration failed with error %d\n",
4729                                 err);
4730                         goto err_algs;
4731                 }
4732         }
4733
4734         return 0;
4735
4736 err_algs:
4737         for (j = 0; j < i; j++) {
4738                 /* Skip any algorithm not registered */
4739                 if (!driver_algs[j].registered)
4740                         continue;
4741                 switch (driver_algs[j].type) {
4742                 case CRYPTO_ALG_TYPE_ABLKCIPHER:
4743                         crypto_unregister_alg(&driver_algs[j].alg.crypto);
4744                         driver_algs[j].registered = false;
4745                         break;
4746                 case CRYPTO_ALG_TYPE_AHASH:
4747                         crypto_unregister_ahash(&driver_algs[j].alg.hash);
4748                         driver_algs[j].registered = false;
4749                         break;
4750                 case CRYPTO_ALG_TYPE_AEAD:
4751                         crypto_unregister_aead(&driver_algs[j].alg.aead);
4752                         driver_algs[j].registered = false;
4753                         break;
4754                 }
4755         }
4756         return err;
4757 }
4758
4759 /* ==================== Kernel Platform API ==================== */
4760
4761 static struct spu_type_subtype spum_ns2_types = {
4762         SPU_TYPE_SPUM, SPU_SUBTYPE_SPUM_NS2
4763 };
4764
4765 static struct spu_type_subtype spum_nsp_types = {
4766         SPU_TYPE_SPUM, SPU_SUBTYPE_SPUM_NSP
4767 };
4768
4769 static struct spu_type_subtype spu2_types = {
4770         SPU_TYPE_SPU2, SPU_SUBTYPE_SPU2_V1
4771 };
4772
4773 static struct spu_type_subtype spu2_v2_types = {
4774         SPU_TYPE_SPU2, SPU_SUBTYPE_SPU2_V2
4775 };
4776
4777 static const struct of_device_id bcm_spu_dt_ids[] = {
4778         {
4779                 .compatible = "brcm,spum-crypto",
4780                 .data = &spum_ns2_types,
4781         },
4782         {
4783                 .compatible = "brcm,spum-nsp-crypto",
4784                 .data = &spum_nsp_types,
4785         },
4786         {
4787                 .compatible = "brcm,spu2-crypto",
4788                 .data = &spu2_types,
4789         },
4790         {
4791                 .compatible = "brcm,spu2-v2-crypto",
4792                 .data = &spu2_v2_types,
4793         },
4794         { /* sentinel */ }
4795 };
4796
4797 MODULE_DEVICE_TABLE(of, bcm_spu_dt_ids);
4798
4799 static int spu_dt_read(struct platform_device *pdev)
4800 {
4801         struct device *dev = &pdev->dev;
4802         struct spu_hw *spu = &iproc_priv.spu;
4803         struct resource *spu_ctrl_regs;
4804         const struct spu_type_subtype *matched_spu_type;
4805         struct device_node *dn = pdev->dev.of_node;
4806         int err, i;
4807
4808         /* Count number of mailbox channels */
4809         spu->num_chan = of_count_phandle_with_args(dn, "mboxes", "#mbox-cells");
4810
4811         matched_spu_type = of_device_get_match_data(dev);
4812         if (!matched_spu_type) {
4813                 dev_err(&pdev->dev, "Failed to match device\n");
4814                 return -ENODEV;
4815         }
4816
4817         spu->spu_type = matched_spu_type->type;
4818         spu->spu_subtype = matched_spu_type->subtype;
4819
4820         i = 0;
4821         for (i = 0; (i < MAX_SPUS) && ((spu_ctrl_regs =
4822                 platform_get_resource(pdev, IORESOURCE_MEM, i)) != NULL); i++) {
4823
4824                 spu->reg_vbase[i] = devm_ioremap_resource(dev, spu_ctrl_regs);
4825                 if (IS_ERR(spu->reg_vbase[i])) {
4826                         err = PTR_ERR(spu->reg_vbase[i]);
4827                         dev_err(&pdev->dev, "Failed to map registers: %d\n",
4828                                 err);
4829                         spu->reg_vbase[i] = NULL;
4830                         return err;
4831                 }
4832         }
4833         spu->num_spu = i;
4834         dev_dbg(dev, "Device has %d SPUs", spu->num_spu);
4835
4836         return 0;
4837 }
4838
4839 int bcm_spu_probe(struct platform_device *pdev)
4840 {
4841         struct device *dev = &pdev->dev;
4842         struct spu_hw *spu = &iproc_priv.spu;
4843         int err = 0;
4844
4845         iproc_priv.pdev  = pdev;
4846         platform_set_drvdata(iproc_priv.pdev,
4847                              &iproc_priv);
4848
4849         err = spu_dt_read(pdev);
4850         if (err < 0)
4851                 goto failure;
4852
4853         err = spu_mb_init(&pdev->dev);
4854         if (err < 0)
4855                 goto failure;
4856
4857         if (spu->spu_type == SPU_TYPE_SPUM)
4858                 iproc_priv.bcm_hdr_len = 8;
4859         else if (spu->spu_type == SPU_TYPE_SPU2)
4860                 iproc_priv.bcm_hdr_len = 0;
4861
4862         spu_functions_register(&pdev->dev, spu->spu_type, spu->spu_subtype);
4863
4864         spu_counters_init();
4865
4866         spu_setup_debugfs();
4867
4868         err = spu_algs_register(dev);
4869         if (err < 0)
4870                 goto fail_reg;
4871
4872         return 0;
4873
4874 fail_reg:
4875         spu_free_debugfs();
4876 failure:
4877         spu_mb_release(pdev);
4878         dev_err(dev, "%s failed with error %d.\n", __func__, err);
4879
4880         return err;
4881 }
4882
4883 int bcm_spu_remove(struct platform_device *pdev)
4884 {
4885         int i;
4886         struct device *dev = &pdev->dev;
4887         char *cdn;
4888
4889         for (i = 0; i < ARRAY_SIZE(driver_algs); i++) {
4890                 /*
4891                  * Not all algorithms were registered, depending on whether
4892                  * hardware is SPU or SPU2.  So here we make sure to skip
4893                  * those algorithms that were not previously registered.
4894                  */
4895                 if (!driver_algs[i].registered)
4896                         continue;
4897
4898                 switch (driver_algs[i].type) {
4899                 case CRYPTO_ALG_TYPE_ABLKCIPHER:
4900                         crypto_unregister_alg(&driver_algs[i].alg.crypto);
4901                         dev_dbg(dev, "  unregistered cipher %s\n",
4902                                 driver_algs[i].alg.crypto.cra_driver_name);
4903                         driver_algs[i].registered = false;
4904                         break;
4905                 case CRYPTO_ALG_TYPE_AHASH:
4906                         crypto_unregister_ahash(&driver_algs[i].alg.hash);
4907                         cdn = driver_algs[i].alg.hash.halg.base.cra_driver_name;
4908                         dev_dbg(dev, "  unregistered hash %s\n", cdn);
4909                         driver_algs[i].registered = false;
4910                         break;
4911                 case CRYPTO_ALG_TYPE_AEAD:
4912                         crypto_unregister_aead(&driver_algs[i].alg.aead);
4913                         dev_dbg(dev, "  unregistered aead %s\n",
4914                                 driver_algs[i].alg.aead.base.cra_driver_name);
4915                         driver_algs[i].registered = false;
4916                         break;
4917                 }
4918         }
4919         spu_free_debugfs();
4920         spu_mb_release(pdev);
4921         return 0;
4922 }
4923
4924 /* ===== Kernel Module API ===== */
4925
4926 static struct platform_driver bcm_spu_pdriver = {
4927         .driver = {
4928                    .name = "brcm-spu-crypto",
4929                    .of_match_table = of_match_ptr(bcm_spu_dt_ids),
4930                    },
4931         .probe = bcm_spu_probe,
4932         .remove = bcm_spu_remove,
4933 };
4934 module_platform_driver(bcm_spu_pdriver);
4935
4936 MODULE_AUTHOR("Rob Rice <rob.rice@broadcom.com>");
4937 MODULE_DESCRIPTION("Broadcom symmetric crypto offload driver");
4938 MODULE_LICENSE("GPL v2");