GNU Linux-libre 4.9.284-gnu1
[releases.git] / drivers / clk / bcm / clk-bcm2835.c
1 /*
2  * Copyright (C) 2010,2015 Broadcom
3  * Copyright (C) 2012 Stephen Warren
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation; either version 2 of the License, or
8  * (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  */
16
17 /**
18  * DOC: BCM2835 CPRMAN (clock manager for the "audio" domain)
19  *
20  * The clock tree on the 2835 has several levels.  There's a root
21  * oscillator running at 19.2Mhz.  After the oscillator there are 5
22  * PLLs, roughly divided as "camera", "ARM", "core", "DSI displays",
23  * and "HDMI displays".  Those 5 PLLs each can divide their output to
24  * produce up to 4 channels.  Finally, there is the level of clocks to
25  * be consumed by other hardware components (like "H264" or "HDMI
26  * state machine"), which divide off of some subset of the PLL
27  * channels.
28  *
29  * All of the clocks in the tree are exposed in the DT, because the DT
30  * may want to make assignments of the final layer of clocks to the
31  * PLL channels, and some components of the hardware will actually
32  * skip layers of the tree (for example, the pixel clock comes
33  * directly from the PLLH PIX channel without using a CM_*CTL clock
34  * generator).
35  */
36
37 #include <linux/clk-provider.h>
38 #include <linux/clkdev.h>
39 #include <linux/clk.h>
40 #include <linux/clk/bcm2835.h>
41 #include <linux/debugfs.h>
42 #include <linux/module.h>
43 #include <linux/of.h>
44 #include <linux/platform_device.h>
45 #include <linux/slab.h>
46 #include <dt-bindings/clock/bcm2835.h>
47
48 #define CM_PASSWORD             0x5a000000
49
50 #define CM_GNRICCTL             0x000
51 #define CM_GNRICDIV             0x004
52 # define CM_DIV_FRAC_BITS       12
53 # define CM_DIV_FRAC_MASK       GENMASK(CM_DIV_FRAC_BITS - 1, 0)
54
55 #define CM_VPUCTL               0x008
56 #define CM_VPUDIV               0x00c
57 #define CM_SYSCTL               0x010
58 #define CM_SYSDIV               0x014
59 #define CM_PERIACTL             0x018
60 #define CM_PERIADIV             0x01c
61 #define CM_PERIICTL             0x020
62 #define CM_PERIIDIV             0x024
63 #define CM_H264CTL              0x028
64 #define CM_H264DIV              0x02c
65 #define CM_ISPCTL               0x030
66 #define CM_ISPDIV               0x034
67 #define CM_V3DCTL               0x038
68 #define CM_V3DDIV               0x03c
69 #define CM_CAM0CTL              0x040
70 #define CM_CAM0DIV              0x044
71 #define CM_CAM1CTL              0x048
72 #define CM_CAM1DIV              0x04c
73 #define CM_CCP2CTL              0x050
74 #define CM_CCP2DIV              0x054
75 #define CM_DSI0ECTL             0x058
76 #define CM_DSI0EDIV             0x05c
77 #define CM_DSI0PCTL             0x060
78 #define CM_DSI0PDIV             0x064
79 #define CM_DPICTL               0x068
80 #define CM_DPIDIV               0x06c
81 #define CM_GP0CTL               0x070
82 #define CM_GP0DIV               0x074
83 #define CM_GP1CTL               0x078
84 #define CM_GP1DIV               0x07c
85 #define CM_GP2CTL               0x080
86 #define CM_GP2DIV               0x084
87 #define CM_HSMCTL               0x088
88 #define CM_HSMDIV               0x08c
89 #define CM_OTPCTL               0x090
90 #define CM_OTPDIV               0x094
91 #define CM_PCMCTL               0x098
92 #define CM_PCMDIV               0x09c
93 #define CM_PWMCTL               0x0a0
94 #define CM_PWMDIV               0x0a4
95 #define CM_SLIMCTL              0x0a8
96 #define CM_SLIMDIV              0x0ac
97 #define CM_SMICTL               0x0b0
98 #define CM_SMIDIV               0x0b4
99 /* no definition for 0x0b8  and 0x0bc */
100 #define CM_TCNTCTL              0x0c0
101 #define CM_TCNTDIV              0x0c4
102 #define CM_TECCTL               0x0c8
103 #define CM_TECDIV               0x0cc
104 #define CM_TD0CTL               0x0d0
105 #define CM_TD0DIV               0x0d4
106 #define CM_TD1CTL               0x0d8
107 #define CM_TD1DIV               0x0dc
108 #define CM_TSENSCTL             0x0e0
109 #define CM_TSENSDIV             0x0e4
110 #define CM_TIMERCTL             0x0e8
111 #define CM_TIMERDIV             0x0ec
112 #define CM_UARTCTL              0x0f0
113 #define CM_UARTDIV              0x0f4
114 #define CM_VECCTL               0x0f8
115 #define CM_VECDIV               0x0fc
116 #define CM_PULSECTL             0x190
117 #define CM_PULSEDIV             0x194
118 #define CM_SDCCTL               0x1a8
119 #define CM_SDCDIV               0x1ac
120 #define CM_ARMCTL               0x1b0
121 #define CM_AVEOCTL              0x1b8
122 #define CM_AVEODIV              0x1bc
123 #define CM_EMMCCTL              0x1c0
124 #define CM_EMMCDIV              0x1c4
125
126 /* General bits for the CM_*CTL regs */
127 # define CM_ENABLE                      BIT(4)
128 # define CM_KILL                        BIT(5)
129 # define CM_GATE_BIT                    6
130 # define CM_GATE                        BIT(CM_GATE_BIT)
131 # define CM_BUSY                        BIT(7)
132 # define CM_BUSYD                       BIT(8)
133 # define CM_FRAC                        BIT(9)
134 # define CM_SRC_SHIFT                   0
135 # define CM_SRC_BITS                    4
136 # define CM_SRC_MASK                    0xf
137 # define CM_SRC_GND                     0
138 # define CM_SRC_OSC                     1
139 # define CM_SRC_TESTDEBUG0              2
140 # define CM_SRC_TESTDEBUG1              3
141 # define CM_SRC_PLLA_CORE               4
142 # define CM_SRC_PLLA_PER                4
143 # define CM_SRC_PLLC_CORE0              5
144 # define CM_SRC_PLLC_PER                5
145 # define CM_SRC_PLLC_CORE1              8
146 # define CM_SRC_PLLD_CORE               6
147 # define CM_SRC_PLLD_PER                6
148 # define CM_SRC_PLLH_AUX                7
149 # define CM_SRC_PLLC_CORE1              8
150 # define CM_SRC_PLLC_CORE2              9
151
152 #define CM_OSCCOUNT             0x100
153
154 #define CM_PLLA                 0x104
155 # define CM_PLL_ANARST                  BIT(8)
156 # define CM_PLLA_HOLDPER                BIT(7)
157 # define CM_PLLA_LOADPER                BIT(6)
158 # define CM_PLLA_HOLDCORE               BIT(5)
159 # define CM_PLLA_LOADCORE               BIT(4)
160 # define CM_PLLA_HOLDCCP2               BIT(3)
161 # define CM_PLLA_LOADCCP2               BIT(2)
162 # define CM_PLLA_HOLDDSI0               BIT(1)
163 # define CM_PLLA_LOADDSI0               BIT(0)
164
165 #define CM_PLLC                 0x108
166 # define CM_PLLC_HOLDPER                BIT(7)
167 # define CM_PLLC_LOADPER                BIT(6)
168 # define CM_PLLC_HOLDCORE2              BIT(5)
169 # define CM_PLLC_LOADCORE2              BIT(4)
170 # define CM_PLLC_HOLDCORE1              BIT(3)
171 # define CM_PLLC_LOADCORE1              BIT(2)
172 # define CM_PLLC_HOLDCORE0              BIT(1)
173 # define CM_PLLC_LOADCORE0              BIT(0)
174
175 #define CM_PLLD                 0x10c
176 # define CM_PLLD_HOLDPER                BIT(7)
177 # define CM_PLLD_LOADPER                BIT(6)
178 # define CM_PLLD_HOLDCORE               BIT(5)
179 # define CM_PLLD_LOADCORE               BIT(4)
180 # define CM_PLLD_HOLDDSI1               BIT(3)
181 # define CM_PLLD_LOADDSI1               BIT(2)
182 # define CM_PLLD_HOLDDSI0               BIT(1)
183 # define CM_PLLD_LOADDSI0               BIT(0)
184
185 #define CM_PLLH                 0x110
186 # define CM_PLLH_LOADRCAL               BIT(2)
187 # define CM_PLLH_LOADAUX                BIT(1)
188 # define CM_PLLH_LOADPIX                BIT(0)
189
190 #define CM_LOCK                 0x114
191 # define CM_LOCK_FLOCKH                 BIT(12)
192 # define CM_LOCK_FLOCKD                 BIT(11)
193 # define CM_LOCK_FLOCKC                 BIT(10)
194 # define CM_LOCK_FLOCKB                 BIT(9)
195 # define CM_LOCK_FLOCKA                 BIT(8)
196
197 #define CM_EVENT                0x118
198 #define CM_DSI1ECTL             0x158
199 #define CM_DSI1EDIV             0x15c
200 #define CM_DSI1PCTL             0x160
201 #define CM_DSI1PDIV             0x164
202 #define CM_DFTCTL               0x168
203 #define CM_DFTDIV               0x16c
204
205 #define CM_PLLB                 0x170
206 # define CM_PLLB_HOLDARM                BIT(1)
207 # define CM_PLLB_LOADARM                BIT(0)
208
209 #define A2W_PLLA_CTRL           0x1100
210 #define A2W_PLLC_CTRL           0x1120
211 #define A2W_PLLD_CTRL           0x1140
212 #define A2W_PLLH_CTRL           0x1160
213 #define A2W_PLLB_CTRL           0x11e0
214 # define A2W_PLL_CTRL_PRST_DISABLE      BIT(17)
215 # define A2W_PLL_CTRL_PWRDN             BIT(16)
216 # define A2W_PLL_CTRL_PDIV_MASK         0x000007000
217 # define A2W_PLL_CTRL_PDIV_SHIFT        12
218 # define A2W_PLL_CTRL_NDIV_MASK         0x0000003ff
219 # define A2W_PLL_CTRL_NDIV_SHIFT        0
220
221 #define A2W_PLLA_ANA0           0x1010
222 #define A2W_PLLC_ANA0           0x1030
223 #define A2W_PLLD_ANA0           0x1050
224 #define A2W_PLLH_ANA0           0x1070
225 #define A2W_PLLB_ANA0           0x10f0
226
227 #define A2W_PLL_KA_SHIFT        7
228 #define A2W_PLL_KA_MASK         GENMASK(9, 7)
229 #define A2W_PLL_KI_SHIFT        19
230 #define A2W_PLL_KI_MASK         GENMASK(21, 19)
231 #define A2W_PLL_KP_SHIFT        15
232 #define A2W_PLL_KP_MASK         GENMASK(18, 15)
233
234 #define A2W_PLLH_KA_SHIFT       19
235 #define A2W_PLLH_KA_MASK        GENMASK(21, 19)
236 #define A2W_PLLH_KI_LOW_SHIFT   22
237 #define A2W_PLLH_KI_LOW_MASK    GENMASK(23, 22)
238 #define A2W_PLLH_KI_HIGH_SHIFT  0
239 #define A2W_PLLH_KI_HIGH_MASK   GENMASK(0, 0)
240 #define A2W_PLLH_KP_SHIFT       1
241 #define A2W_PLLH_KP_MASK        GENMASK(4, 1)
242
243 #define A2W_XOSC_CTRL           0x1190
244 # define A2W_XOSC_CTRL_PLLB_ENABLE      BIT(7)
245 # define A2W_XOSC_CTRL_PLLA_ENABLE      BIT(6)
246 # define A2W_XOSC_CTRL_PLLD_ENABLE      BIT(5)
247 # define A2W_XOSC_CTRL_DDR_ENABLE       BIT(4)
248 # define A2W_XOSC_CTRL_CPR1_ENABLE      BIT(3)
249 # define A2W_XOSC_CTRL_USB_ENABLE       BIT(2)
250 # define A2W_XOSC_CTRL_HDMI_ENABLE      BIT(1)
251 # define A2W_XOSC_CTRL_PLLC_ENABLE      BIT(0)
252
253 #define A2W_PLLA_FRAC           0x1200
254 #define A2W_PLLC_FRAC           0x1220
255 #define A2W_PLLD_FRAC           0x1240
256 #define A2W_PLLH_FRAC           0x1260
257 #define A2W_PLLB_FRAC           0x12e0
258 # define A2W_PLL_FRAC_MASK              ((1 << A2W_PLL_FRAC_BITS) - 1)
259 # define A2W_PLL_FRAC_BITS              20
260
261 #define A2W_PLL_CHANNEL_DISABLE         BIT(8)
262 #define A2W_PLL_DIV_BITS                8
263 #define A2W_PLL_DIV_SHIFT               0
264
265 #define A2W_PLLA_DSI0           0x1300
266 #define A2W_PLLA_CORE           0x1400
267 #define A2W_PLLA_PER            0x1500
268 #define A2W_PLLA_CCP2           0x1600
269
270 #define A2W_PLLC_CORE2          0x1320
271 #define A2W_PLLC_CORE1          0x1420
272 #define A2W_PLLC_PER            0x1520
273 #define A2W_PLLC_CORE0          0x1620
274
275 #define A2W_PLLD_DSI0           0x1340
276 #define A2W_PLLD_CORE           0x1440
277 #define A2W_PLLD_PER            0x1540
278 #define A2W_PLLD_DSI1           0x1640
279
280 #define A2W_PLLH_AUX            0x1360
281 #define A2W_PLLH_RCAL           0x1460
282 #define A2W_PLLH_PIX            0x1560
283 #define A2W_PLLH_STS            0x1660
284
285 #define A2W_PLLH_CTRLR          0x1960
286 #define A2W_PLLH_FRACR          0x1a60
287 #define A2W_PLLH_AUXR           0x1b60
288 #define A2W_PLLH_RCALR          0x1c60
289 #define A2W_PLLH_PIXR           0x1d60
290 #define A2W_PLLH_STSR           0x1e60
291
292 #define A2W_PLLB_ARM            0x13e0
293 #define A2W_PLLB_SP0            0x14e0
294 #define A2W_PLLB_SP1            0x15e0
295 #define A2W_PLLB_SP2            0x16e0
296
297 #define LOCK_TIMEOUT_NS         100000000
298 #define BCM2835_MAX_FB_RATE     1750000000u
299
300 struct bcm2835_cprman {
301         struct device *dev;
302         void __iomem *regs;
303         spinlock_t regs_lock; /* spinlock for all clocks */
304         const char *osc_name;
305
306         /* Must be last */
307         struct clk_hw_onecell_data onecell;
308 };
309
310 static inline void cprman_write(struct bcm2835_cprman *cprman, u32 reg, u32 val)
311 {
312         writel(CM_PASSWORD | val, cprman->regs + reg);
313 }
314
315 static inline u32 cprman_read(struct bcm2835_cprman *cprman, u32 reg)
316 {
317         return readl(cprman->regs + reg);
318 }
319
320 static int bcm2835_debugfs_regset(struct bcm2835_cprman *cprman, u32 base,
321                                   struct debugfs_reg32 *regs, size_t nregs,
322                                   struct dentry *dentry)
323 {
324         struct dentry *regdump;
325         struct debugfs_regset32 *regset;
326
327         regset = devm_kzalloc(cprman->dev, sizeof(*regset), GFP_KERNEL);
328         if (!regset)
329                 return -ENOMEM;
330
331         regset->regs = regs;
332         regset->nregs = nregs;
333         regset->base = cprman->regs + base;
334
335         regdump = debugfs_create_regset32("regdump", S_IRUGO, dentry,
336                                           regset);
337
338         return regdump ? 0 : -ENOMEM;
339 }
340
341 /*
342  * These are fixed clocks. They're probably not all root clocks and it may
343  * be possible to turn them on and off but until this is mapped out better
344  * it's the only way they can be used.
345  */
346 void __init bcm2835_init_clocks(void)
347 {
348         struct clk_hw *hw;
349         int ret;
350
351         hw = clk_hw_register_fixed_rate(NULL, "apb_pclk", NULL, 0, 126000000);
352         if (IS_ERR(hw))
353                 pr_err("apb_pclk not registered\n");
354
355         hw = clk_hw_register_fixed_rate(NULL, "uart0_pclk", NULL, 0, 3000000);
356         if (IS_ERR(hw))
357                 pr_err("uart0_pclk not registered\n");
358         ret = clk_hw_register_clkdev(hw, NULL, "20201000.uart");
359         if (ret)
360                 pr_err("uart0_pclk alias not registered\n");
361
362         hw = clk_hw_register_fixed_rate(NULL, "uart1_pclk", NULL, 0, 125000000);
363         if (IS_ERR(hw))
364                 pr_err("uart1_pclk not registered\n");
365         ret = clk_hw_register_clkdev(hw, NULL, "20215000.uart");
366         if (ret)
367                 pr_err("uart1_pclk alias not registered\n");
368 }
369
370 struct bcm2835_pll_data {
371         const char *name;
372         u32 cm_ctrl_reg;
373         u32 a2w_ctrl_reg;
374         u32 frac_reg;
375         u32 ana_reg_base;
376         u32 reference_enable_mask;
377         /* Bit in CM_LOCK to indicate when the PLL has locked. */
378         u32 lock_mask;
379
380         const struct bcm2835_pll_ana_bits *ana;
381
382         unsigned long min_rate;
383         unsigned long max_rate;
384         /*
385          * Highest rate for the VCO before we have to use the
386          * pre-divide-by-2.
387          */
388         unsigned long max_fb_rate;
389 };
390
391 struct bcm2835_pll_ana_bits {
392         u32 mask0;
393         u32 set0;
394         u32 mask1;
395         u32 set1;
396         u32 mask3;
397         u32 set3;
398         u32 fb_prediv_mask;
399 };
400
401 static const struct bcm2835_pll_ana_bits bcm2835_ana_default = {
402         .mask0 = 0,
403         .set0 = 0,
404         .mask1 = A2W_PLL_KI_MASK | A2W_PLL_KP_MASK,
405         .set1 = (2 << A2W_PLL_KI_SHIFT) | (8 << A2W_PLL_KP_SHIFT),
406         .mask3 = A2W_PLL_KA_MASK,
407         .set3 = (2 << A2W_PLL_KA_SHIFT),
408         .fb_prediv_mask = BIT(14),
409 };
410
411 static const struct bcm2835_pll_ana_bits bcm2835_ana_pllh = {
412         .mask0 = A2W_PLLH_KA_MASK | A2W_PLLH_KI_LOW_MASK,
413         .set0 = (2 << A2W_PLLH_KA_SHIFT) | (2 << A2W_PLLH_KI_LOW_SHIFT),
414         .mask1 = A2W_PLLH_KI_HIGH_MASK | A2W_PLLH_KP_MASK,
415         .set1 = (6 << A2W_PLLH_KP_SHIFT),
416         .mask3 = 0,
417         .set3 = 0,
418         .fb_prediv_mask = BIT(11),
419 };
420
421 struct bcm2835_pll_divider_data {
422         const char *name;
423         const char *source_pll;
424
425         u32 cm_reg;
426         u32 a2w_reg;
427
428         u32 load_mask;
429         u32 hold_mask;
430         u32 fixed_divider;
431 };
432
433 struct bcm2835_clock_data {
434         const char *name;
435
436         const char *const *parents;
437         int num_mux_parents;
438
439         u32 ctl_reg;
440         u32 div_reg;
441
442         /* Number of integer bits in the divider */
443         u32 int_bits;
444         /* Number of fractional bits in the divider */
445         u32 frac_bits;
446
447         u32 flags;
448
449         bool is_vpu_clock;
450         bool is_mash_clock;
451 };
452
453 struct bcm2835_gate_data {
454         const char *name;
455         const char *parent;
456
457         u32 ctl_reg;
458 };
459
460 struct bcm2835_pll {
461         struct clk_hw hw;
462         struct bcm2835_cprman *cprman;
463         const struct bcm2835_pll_data *data;
464 };
465
466 static int bcm2835_pll_is_on(struct clk_hw *hw)
467 {
468         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
469         struct bcm2835_cprman *cprman = pll->cprman;
470         const struct bcm2835_pll_data *data = pll->data;
471
472         return cprman_read(cprman, data->a2w_ctrl_reg) &
473                 A2W_PLL_CTRL_PRST_DISABLE;
474 }
475
476 static void bcm2835_pll_choose_ndiv_and_fdiv(unsigned long rate,
477                                              unsigned long parent_rate,
478                                              u32 *ndiv, u32 *fdiv)
479 {
480         u64 div;
481
482         div = (u64)rate << A2W_PLL_FRAC_BITS;
483         do_div(div, parent_rate);
484
485         *ndiv = div >> A2W_PLL_FRAC_BITS;
486         *fdiv = div & ((1 << A2W_PLL_FRAC_BITS) - 1);
487 }
488
489 static long bcm2835_pll_rate_from_divisors(unsigned long parent_rate,
490                                            u32 ndiv, u32 fdiv, u32 pdiv)
491 {
492         u64 rate;
493
494         if (pdiv == 0)
495                 return 0;
496
497         rate = (u64)parent_rate * ((ndiv << A2W_PLL_FRAC_BITS) + fdiv);
498         do_div(rate, pdiv);
499         return rate >> A2W_PLL_FRAC_BITS;
500 }
501
502 static long bcm2835_pll_round_rate(struct clk_hw *hw, unsigned long rate,
503                                    unsigned long *parent_rate)
504 {
505         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
506         const struct bcm2835_pll_data *data = pll->data;
507         u32 ndiv, fdiv;
508
509         rate = clamp(rate, data->min_rate, data->max_rate);
510
511         bcm2835_pll_choose_ndiv_and_fdiv(rate, *parent_rate, &ndiv, &fdiv);
512
513         return bcm2835_pll_rate_from_divisors(*parent_rate, ndiv, fdiv, 1);
514 }
515
516 static unsigned long bcm2835_pll_get_rate(struct clk_hw *hw,
517                                           unsigned long parent_rate)
518 {
519         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
520         struct bcm2835_cprman *cprman = pll->cprman;
521         const struct bcm2835_pll_data *data = pll->data;
522         u32 a2wctrl = cprman_read(cprman, data->a2w_ctrl_reg);
523         u32 ndiv, pdiv, fdiv;
524         bool using_prediv;
525
526         if (parent_rate == 0)
527                 return 0;
528
529         fdiv = cprman_read(cprman, data->frac_reg) & A2W_PLL_FRAC_MASK;
530         ndiv = (a2wctrl & A2W_PLL_CTRL_NDIV_MASK) >> A2W_PLL_CTRL_NDIV_SHIFT;
531         pdiv = (a2wctrl & A2W_PLL_CTRL_PDIV_MASK) >> A2W_PLL_CTRL_PDIV_SHIFT;
532         using_prediv = cprman_read(cprman, data->ana_reg_base + 4) &
533                 data->ana->fb_prediv_mask;
534
535         if (using_prediv)
536                 ndiv *= 2;
537
538         return bcm2835_pll_rate_from_divisors(parent_rate, ndiv, fdiv, pdiv);
539 }
540
541 static void bcm2835_pll_off(struct clk_hw *hw)
542 {
543         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
544         struct bcm2835_cprman *cprman = pll->cprman;
545         const struct bcm2835_pll_data *data = pll->data;
546
547         spin_lock(&cprman->regs_lock);
548         cprman_write(cprman, data->cm_ctrl_reg, CM_PLL_ANARST);
549         cprman_write(cprman, data->a2w_ctrl_reg,
550                      cprman_read(cprman, data->a2w_ctrl_reg) |
551                      A2W_PLL_CTRL_PWRDN);
552         spin_unlock(&cprman->regs_lock);
553 }
554
555 static int bcm2835_pll_on(struct clk_hw *hw)
556 {
557         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
558         struct bcm2835_cprman *cprman = pll->cprman;
559         const struct bcm2835_pll_data *data = pll->data;
560         ktime_t timeout;
561
562         cprman_write(cprman, data->a2w_ctrl_reg,
563                      cprman_read(cprman, data->a2w_ctrl_reg) &
564                      ~A2W_PLL_CTRL_PWRDN);
565
566         /* Take the PLL out of reset. */
567         spin_lock(&cprman->regs_lock);
568         cprman_write(cprman, data->cm_ctrl_reg,
569                      cprman_read(cprman, data->cm_ctrl_reg) & ~CM_PLL_ANARST);
570         spin_unlock(&cprman->regs_lock);
571
572         /* Wait for the PLL to lock. */
573         timeout = ktime_add_ns(ktime_get(), LOCK_TIMEOUT_NS);
574         while (!(cprman_read(cprman, CM_LOCK) & data->lock_mask)) {
575                 if (ktime_after(ktime_get(), timeout)) {
576                         dev_err(cprman->dev, "%s: couldn't lock PLL\n",
577                                 clk_hw_get_name(hw));
578                         return -ETIMEDOUT;
579                 }
580
581                 cpu_relax();
582         }
583
584         cprman_write(cprman, data->a2w_ctrl_reg,
585                      cprman_read(cprman, data->a2w_ctrl_reg) |
586                      A2W_PLL_CTRL_PRST_DISABLE);
587
588         return 0;
589 }
590
591 static void
592 bcm2835_pll_write_ana(struct bcm2835_cprman *cprman, u32 ana_reg_base, u32 *ana)
593 {
594         int i;
595
596         /*
597          * ANA register setup is done as a series of writes to
598          * ANA3-ANA0, in that order.  This lets us write all 4
599          * registers as a single cycle of the serdes interface (taking
600          * 100 xosc clocks), whereas if we were to update ana0, 1, and
601          * 3 individually through their partial-write registers, each
602          * would be their own serdes cycle.
603          */
604         for (i = 3; i >= 0; i--)
605                 cprman_write(cprman, ana_reg_base + i * 4, ana[i]);
606 }
607
608 static int bcm2835_pll_set_rate(struct clk_hw *hw,
609                                 unsigned long rate, unsigned long parent_rate)
610 {
611         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
612         struct bcm2835_cprman *cprman = pll->cprman;
613         const struct bcm2835_pll_data *data = pll->data;
614         bool was_using_prediv, use_fb_prediv, do_ana_setup_first;
615         u32 ndiv, fdiv, a2w_ctl;
616         u32 ana[4];
617         int i;
618
619         if (rate > data->max_fb_rate) {
620                 use_fb_prediv = true;
621                 rate /= 2;
622         } else {
623                 use_fb_prediv = false;
624         }
625
626         bcm2835_pll_choose_ndiv_and_fdiv(rate, parent_rate, &ndiv, &fdiv);
627
628         for (i = 3; i >= 0; i--)
629                 ana[i] = cprman_read(cprman, data->ana_reg_base + i * 4);
630
631         was_using_prediv = ana[1] & data->ana->fb_prediv_mask;
632
633         ana[0] &= ~data->ana->mask0;
634         ana[0] |= data->ana->set0;
635         ana[1] &= ~data->ana->mask1;
636         ana[1] |= data->ana->set1;
637         ana[3] &= ~data->ana->mask3;
638         ana[3] |= data->ana->set3;
639
640         if (was_using_prediv && !use_fb_prediv) {
641                 ana[1] &= ~data->ana->fb_prediv_mask;
642                 do_ana_setup_first = true;
643         } else if (!was_using_prediv && use_fb_prediv) {
644                 ana[1] |= data->ana->fb_prediv_mask;
645                 do_ana_setup_first = false;
646         } else {
647                 do_ana_setup_first = true;
648         }
649
650         /* Unmask the reference clock from the oscillator. */
651         spin_lock(&cprman->regs_lock);
652         cprman_write(cprman, A2W_XOSC_CTRL,
653                      cprman_read(cprman, A2W_XOSC_CTRL) |
654                      data->reference_enable_mask);
655         spin_unlock(&cprman->regs_lock);
656
657         if (do_ana_setup_first)
658                 bcm2835_pll_write_ana(cprman, data->ana_reg_base, ana);
659
660         /* Set the PLL multiplier from the oscillator. */
661         cprman_write(cprman, data->frac_reg, fdiv);
662
663         a2w_ctl = cprman_read(cprman, data->a2w_ctrl_reg);
664         a2w_ctl &= ~A2W_PLL_CTRL_NDIV_MASK;
665         a2w_ctl |= ndiv << A2W_PLL_CTRL_NDIV_SHIFT;
666         a2w_ctl &= ~A2W_PLL_CTRL_PDIV_MASK;
667         a2w_ctl |= 1 << A2W_PLL_CTRL_PDIV_SHIFT;
668         cprman_write(cprman, data->a2w_ctrl_reg, a2w_ctl);
669
670         if (!do_ana_setup_first)
671                 bcm2835_pll_write_ana(cprman, data->ana_reg_base, ana);
672
673         return 0;
674 }
675
676 static int bcm2835_pll_debug_init(struct clk_hw *hw,
677                                   struct dentry *dentry)
678 {
679         struct bcm2835_pll *pll = container_of(hw, struct bcm2835_pll, hw);
680         struct bcm2835_cprman *cprman = pll->cprman;
681         const struct bcm2835_pll_data *data = pll->data;
682         struct debugfs_reg32 *regs;
683
684         regs = devm_kzalloc(cprman->dev, 7 * sizeof(*regs), GFP_KERNEL);
685         if (!regs)
686                 return -ENOMEM;
687
688         regs[0].name = "cm_ctrl";
689         regs[0].offset = data->cm_ctrl_reg;
690         regs[1].name = "a2w_ctrl";
691         regs[1].offset = data->a2w_ctrl_reg;
692         regs[2].name = "frac";
693         regs[2].offset = data->frac_reg;
694         regs[3].name = "ana0";
695         regs[3].offset = data->ana_reg_base + 0 * 4;
696         regs[4].name = "ana1";
697         regs[4].offset = data->ana_reg_base + 1 * 4;
698         regs[5].name = "ana2";
699         regs[5].offset = data->ana_reg_base + 2 * 4;
700         regs[6].name = "ana3";
701         regs[6].offset = data->ana_reg_base + 3 * 4;
702
703         return bcm2835_debugfs_regset(cprman, 0, regs, 7, dentry);
704 }
705
706 static const struct clk_ops bcm2835_pll_clk_ops = {
707         .is_prepared = bcm2835_pll_is_on,
708         .prepare = bcm2835_pll_on,
709         .unprepare = bcm2835_pll_off,
710         .recalc_rate = bcm2835_pll_get_rate,
711         .set_rate = bcm2835_pll_set_rate,
712         .round_rate = bcm2835_pll_round_rate,
713         .debug_init = bcm2835_pll_debug_init,
714 };
715
716 struct bcm2835_pll_divider {
717         struct clk_divider div;
718         struct bcm2835_cprman *cprman;
719         const struct bcm2835_pll_divider_data *data;
720 };
721
722 static struct bcm2835_pll_divider *
723 bcm2835_pll_divider_from_hw(struct clk_hw *hw)
724 {
725         return container_of(hw, struct bcm2835_pll_divider, div.hw);
726 }
727
728 static int bcm2835_pll_divider_is_on(struct clk_hw *hw)
729 {
730         struct bcm2835_pll_divider *divider = bcm2835_pll_divider_from_hw(hw);
731         struct bcm2835_cprman *cprman = divider->cprman;
732         const struct bcm2835_pll_divider_data *data = divider->data;
733
734         return !(cprman_read(cprman, data->a2w_reg) & A2W_PLL_CHANNEL_DISABLE);
735 }
736
737 static long bcm2835_pll_divider_round_rate(struct clk_hw *hw,
738                                            unsigned long rate,
739                                            unsigned long *parent_rate)
740 {
741         return clk_divider_ops.round_rate(hw, rate, parent_rate);
742 }
743
744 static unsigned long bcm2835_pll_divider_get_rate(struct clk_hw *hw,
745                                                   unsigned long parent_rate)
746 {
747         return clk_divider_ops.recalc_rate(hw, parent_rate);
748 }
749
750 static void bcm2835_pll_divider_off(struct clk_hw *hw)
751 {
752         struct bcm2835_pll_divider *divider = bcm2835_pll_divider_from_hw(hw);
753         struct bcm2835_cprman *cprman = divider->cprman;
754         const struct bcm2835_pll_divider_data *data = divider->data;
755
756         spin_lock(&cprman->regs_lock);
757         cprman_write(cprman, data->cm_reg,
758                      (cprman_read(cprman, data->cm_reg) &
759                       ~data->load_mask) | data->hold_mask);
760         cprman_write(cprman, data->a2w_reg,
761                      cprman_read(cprman, data->a2w_reg) |
762                      A2W_PLL_CHANNEL_DISABLE);
763         spin_unlock(&cprman->regs_lock);
764 }
765
766 static int bcm2835_pll_divider_on(struct clk_hw *hw)
767 {
768         struct bcm2835_pll_divider *divider = bcm2835_pll_divider_from_hw(hw);
769         struct bcm2835_cprman *cprman = divider->cprman;
770         const struct bcm2835_pll_divider_data *data = divider->data;
771
772         spin_lock(&cprman->regs_lock);
773         cprman_write(cprman, data->a2w_reg,
774                      cprman_read(cprman, data->a2w_reg) &
775                      ~A2W_PLL_CHANNEL_DISABLE);
776
777         cprman_write(cprman, data->cm_reg,
778                      cprman_read(cprman, data->cm_reg) & ~data->hold_mask);
779         spin_unlock(&cprman->regs_lock);
780
781         return 0;
782 }
783
784 static int bcm2835_pll_divider_set_rate(struct clk_hw *hw,
785                                         unsigned long rate,
786                                         unsigned long parent_rate)
787 {
788         struct bcm2835_pll_divider *divider = bcm2835_pll_divider_from_hw(hw);
789         struct bcm2835_cprman *cprman = divider->cprman;
790         const struct bcm2835_pll_divider_data *data = divider->data;
791         u32 cm, div, max_div = 1 << A2W_PLL_DIV_BITS;
792
793         div = DIV_ROUND_UP_ULL(parent_rate, rate);
794
795         div = min(div, max_div);
796         if (div == max_div)
797                 div = 0;
798
799         cprman_write(cprman, data->a2w_reg, div);
800         cm = cprman_read(cprman, data->cm_reg);
801         cprman_write(cprman, data->cm_reg, cm | data->load_mask);
802         cprman_write(cprman, data->cm_reg, cm & ~data->load_mask);
803
804         return 0;
805 }
806
807 static int bcm2835_pll_divider_debug_init(struct clk_hw *hw,
808                                           struct dentry *dentry)
809 {
810         struct bcm2835_pll_divider *divider = bcm2835_pll_divider_from_hw(hw);
811         struct bcm2835_cprman *cprman = divider->cprman;
812         const struct bcm2835_pll_divider_data *data = divider->data;
813         struct debugfs_reg32 *regs;
814
815         regs = devm_kzalloc(cprman->dev, 7 * sizeof(*regs), GFP_KERNEL);
816         if (!regs)
817                 return -ENOMEM;
818
819         regs[0].name = "cm";
820         regs[0].offset = data->cm_reg;
821         regs[1].name = "a2w";
822         regs[1].offset = data->a2w_reg;
823
824         return bcm2835_debugfs_regset(cprman, 0, regs, 2, dentry);
825 }
826
827 static const struct clk_ops bcm2835_pll_divider_clk_ops = {
828         .is_prepared = bcm2835_pll_divider_is_on,
829         .prepare = bcm2835_pll_divider_on,
830         .unprepare = bcm2835_pll_divider_off,
831         .recalc_rate = bcm2835_pll_divider_get_rate,
832         .set_rate = bcm2835_pll_divider_set_rate,
833         .round_rate = bcm2835_pll_divider_round_rate,
834         .debug_init = bcm2835_pll_divider_debug_init,
835 };
836
837 /*
838  * The CM dividers do fixed-point division, so we can't use the
839  * generic integer divider code like the PLL dividers do (and we can't
840  * fake it by having some fixed shifts preceding it in the clock tree,
841  * because we'd run out of bits in a 32-bit unsigned long).
842  */
843 struct bcm2835_clock {
844         struct clk_hw hw;
845         struct bcm2835_cprman *cprman;
846         const struct bcm2835_clock_data *data;
847 };
848
849 static struct bcm2835_clock *bcm2835_clock_from_hw(struct clk_hw *hw)
850 {
851         return container_of(hw, struct bcm2835_clock, hw);
852 }
853
854 static int bcm2835_clock_is_on(struct clk_hw *hw)
855 {
856         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
857         struct bcm2835_cprman *cprman = clock->cprman;
858         const struct bcm2835_clock_data *data = clock->data;
859
860         return (cprman_read(cprman, data->ctl_reg) & CM_ENABLE) != 0;
861 }
862
863 static u32 bcm2835_clock_choose_div(struct clk_hw *hw,
864                                     unsigned long rate,
865                                     unsigned long parent_rate,
866                                     bool round_up)
867 {
868         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
869         const struct bcm2835_clock_data *data = clock->data;
870         u32 unused_frac_mask =
871                 GENMASK(CM_DIV_FRAC_BITS - data->frac_bits, 0) >> 1;
872         u64 temp = (u64)parent_rate << CM_DIV_FRAC_BITS;
873         u64 rem;
874         u32 div, mindiv, maxdiv;
875
876         rem = do_div(temp, rate);
877         div = temp;
878
879         /* Round up and mask off the unused bits */
880         if (round_up && ((div & unused_frac_mask) != 0 || rem != 0))
881                 div += unused_frac_mask + 1;
882         div &= ~unused_frac_mask;
883
884         /* different clamping limits apply for a mash clock */
885         if (data->is_mash_clock) {
886                 /* clamp to min divider of 2 */
887                 mindiv = 2 << CM_DIV_FRAC_BITS;
888                 /* clamp to the highest possible integer divider */
889                 maxdiv = (BIT(data->int_bits) - 1) << CM_DIV_FRAC_BITS;
890         } else {
891                 /* clamp to min divider of 1 */
892                 mindiv = 1 << CM_DIV_FRAC_BITS;
893                 /* clamp to the highest possible fractional divider */
894                 maxdiv = GENMASK(data->int_bits + CM_DIV_FRAC_BITS - 1,
895                                  CM_DIV_FRAC_BITS - data->frac_bits);
896         }
897
898         /* apply the clamping  limits */
899         div = max_t(u32, div, mindiv);
900         div = min_t(u32, div, maxdiv);
901
902         return div;
903 }
904
905 static long bcm2835_clock_rate_from_divisor(struct bcm2835_clock *clock,
906                                             unsigned long parent_rate,
907                                             u32 div)
908 {
909         const struct bcm2835_clock_data *data = clock->data;
910         u64 temp;
911
912         /*
913          * The divisor is a 12.12 fixed point field, but only some of
914          * the bits are populated in any given clock.
915          */
916         div >>= CM_DIV_FRAC_BITS - data->frac_bits;
917         div &= (1 << (data->int_bits + data->frac_bits)) - 1;
918
919         if (div == 0)
920                 return 0;
921
922         temp = (u64)parent_rate << data->frac_bits;
923
924         do_div(temp, div);
925
926         return temp;
927 }
928
929 static unsigned long bcm2835_clock_get_rate(struct clk_hw *hw,
930                                             unsigned long parent_rate)
931 {
932         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
933         struct bcm2835_cprman *cprman = clock->cprman;
934         const struct bcm2835_clock_data *data = clock->data;
935         u32 div = cprman_read(cprman, data->div_reg);
936
937         return bcm2835_clock_rate_from_divisor(clock, parent_rate, div);
938 }
939
940 static void bcm2835_clock_wait_busy(struct bcm2835_clock *clock)
941 {
942         struct bcm2835_cprman *cprman = clock->cprman;
943         const struct bcm2835_clock_data *data = clock->data;
944         ktime_t timeout = ktime_add_ns(ktime_get(), LOCK_TIMEOUT_NS);
945
946         while (cprman_read(cprman, data->ctl_reg) & CM_BUSY) {
947                 if (ktime_after(ktime_get(), timeout)) {
948                         dev_err(cprman->dev, "%s: couldn't lock PLL\n",
949                                 clk_hw_get_name(&clock->hw));
950                         return;
951                 }
952                 cpu_relax();
953         }
954 }
955
956 static void bcm2835_clock_off(struct clk_hw *hw)
957 {
958         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
959         struct bcm2835_cprman *cprman = clock->cprman;
960         const struct bcm2835_clock_data *data = clock->data;
961
962         spin_lock(&cprman->regs_lock);
963         cprman_write(cprman, data->ctl_reg,
964                      cprman_read(cprman, data->ctl_reg) & ~CM_ENABLE);
965         spin_unlock(&cprman->regs_lock);
966
967         /* BUSY will remain high until the divider completes its cycle. */
968         bcm2835_clock_wait_busy(clock);
969 }
970
971 static int bcm2835_clock_on(struct clk_hw *hw)
972 {
973         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
974         struct bcm2835_cprman *cprman = clock->cprman;
975         const struct bcm2835_clock_data *data = clock->data;
976
977         spin_lock(&cprman->regs_lock);
978         cprman_write(cprman, data->ctl_reg,
979                      cprman_read(cprman, data->ctl_reg) |
980                      CM_ENABLE |
981                      CM_GATE);
982         spin_unlock(&cprman->regs_lock);
983
984         return 0;
985 }
986
987 static int bcm2835_clock_set_rate(struct clk_hw *hw,
988                                   unsigned long rate, unsigned long parent_rate)
989 {
990         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
991         struct bcm2835_cprman *cprman = clock->cprman;
992         const struct bcm2835_clock_data *data = clock->data;
993         u32 div = bcm2835_clock_choose_div(hw, rate, parent_rate, false);
994         u32 ctl;
995
996         spin_lock(&cprman->regs_lock);
997
998         /*
999          * Setting up frac support
1000          *
1001          * In principle it is recommended to stop/start the clock first,
1002          * but as we set CLK_SET_RATE_GATE during registration of the
1003          * clock this requirement should be take care of by the
1004          * clk-framework.
1005          */
1006         ctl = cprman_read(cprman, data->ctl_reg) & ~CM_FRAC;
1007         ctl |= (div & CM_DIV_FRAC_MASK) ? CM_FRAC : 0;
1008         cprman_write(cprman, data->ctl_reg, ctl);
1009
1010         cprman_write(cprman, data->div_reg, div);
1011
1012         spin_unlock(&cprman->regs_lock);
1013
1014         return 0;
1015 }
1016
1017 static bool
1018 bcm2835_clk_is_pllc(struct clk_hw *hw)
1019 {
1020         if (!hw)
1021                 return false;
1022
1023         return strncmp(clk_hw_get_name(hw), "pllc", 4) == 0;
1024 }
1025
1026 static int bcm2835_clock_determine_rate(struct clk_hw *hw,
1027                                         struct clk_rate_request *req)
1028 {
1029         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
1030         struct clk_hw *parent, *best_parent = NULL;
1031         bool current_parent_is_pllc;
1032         unsigned long rate, best_rate = 0;
1033         unsigned long prate, best_prate = 0;
1034         size_t i;
1035         u32 div;
1036
1037         current_parent_is_pllc = bcm2835_clk_is_pllc(clk_hw_get_parent(hw));
1038
1039         /*
1040          * Select parent clock that results in the closest but lower rate
1041          */
1042         for (i = 0; i < clk_hw_get_num_parents(hw); ++i) {
1043                 parent = clk_hw_get_parent_by_index(hw, i);
1044                 if (!parent)
1045                         continue;
1046
1047                 /*
1048                  * Don't choose a PLLC-derived clock as our parent
1049                  * unless it had been manually set that way.  PLLC's
1050                  * frequency gets adjusted by the firmware due to
1051                  * over-temp or under-voltage conditions, without
1052                  * prior notification to our clock consumer.
1053                  */
1054                 if (bcm2835_clk_is_pllc(parent) && !current_parent_is_pllc)
1055                         continue;
1056
1057                 prate = clk_hw_get_rate(parent);
1058                 div = bcm2835_clock_choose_div(hw, req->rate, prate, true);
1059                 rate = bcm2835_clock_rate_from_divisor(clock, prate, div);
1060                 if (rate > best_rate && rate <= req->rate) {
1061                         best_parent = parent;
1062                         best_prate = prate;
1063                         best_rate = rate;
1064                 }
1065         }
1066
1067         if (!best_parent)
1068                 return -EINVAL;
1069
1070         req->best_parent_hw = best_parent;
1071         req->best_parent_rate = best_prate;
1072
1073         req->rate = best_rate;
1074
1075         return 0;
1076 }
1077
1078 static int bcm2835_clock_set_parent(struct clk_hw *hw, u8 index)
1079 {
1080         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
1081         struct bcm2835_cprman *cprman = clock->cprman;
1082         const struct bcm2835_clock_data *data = clock->data;
1083         u8 src = (index << CM_SRC_SHIFT) & CM_SRC_MASK;
1084
1085         cprman_write(cprman, data->ctl_reg, src);
1086         return 0;
1087 }
1088
1089 static u8 bcm2835_clock_get_parent(struct clk_hw *hw)
1090 {
1091         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
1092         struct bcm2835_cprman *cprman = clock->cprman;
1093         const struct bcm2835_clock_data *data = clock->data;
1094         u32 src = cprman_read(cprman, data->ctl_reg);
1095
1096         return (src & CM_SRC_MASK) >> CM_SRC_SHIFT;
1097 }
1098
1099 static struct debugfs_reg32 bcm2835_debugfs_clock_reg32[] = {
1100         {
1101                 .name = "ctl",
1102                 .offset = 0,
1103         },
1104         {
1105                 .name = "div",
1106                 .offset = 4,
1107         },
1108 };
1109
1110 static int bcm2835_clock_debug_init(struct clk_hw *hw,
1111                                     struct dentry *dentry)
1112 {
1113         struct bcm2835_clock *clock = bcm2835_clock_from_hw(hw);
1114         struct bcm2835_cprman *cprman = clock->cprman;
1115         const struct bcm2835_clock_data *data = clock->data;
1116
1117         return bcm2835_debugfs_regset(
1118                 cprman, data->ctl_reg,
1119                 bcm2835_debugfs_clock_reg32,
1120                 ARRAY_SIZE(bcm2835_debugfs_clock_reg32),
1121                 dentry);
1122 }
1123
1124 static const struct clk_ops bcm2835_clock_clk_ops = {
1125         .is_prepared = bcm2835_clock_is_on,
1126         .prepare = bcm2835_clock_on,
1127         .unprepare = bcm2835_clock_off,
1128         .recalc_rate = bcm2835_clock_get_rate,
1129         .set_rate = bcm2835_clock_set_rate,
1130         .determine_rate = bcm2835_clock_determine_rate,
1131         .set_parent = bcm2835_clock_set_parent,
1132         .get_parent = bcm2835_clock_get_parent,
1133         .debug_init = bcm2835_clock_debug_init,
1134 };
1135
1136 static int bcm2835_vpu_clock_is_on(struct clk_hw *hw)
1137 {
1138         return true;
1139 }
1140
1141 /*
1142  * The VPU clock can never be disabled (it doesn't have an ENABLE
1143  * bit), so it gets its own set of clock ops.
1144  */
1145 static const struct clk_ops bcm2835_vpu_clock_clk_ops = {
1146         .is_prepared = bcm2835_vpu_clock_is_on,
1147         .recalc_rate = bcm2835_clock_get_rate,
1148         .set_rate = bcm2835_clock_set_rate,
1149         .determine_rate = bcm2835_clock_determine_rate,
1150         .set_parent = bcm2835_clock_set_parent,
1151         .get_parent = bcm2835_clock_get_parent,
1152         .debug_init = bcm2835_clock_debug_init,
1153 };
1154
1155 static struct clk_hw *bcm2835_register_pll(struct bcm2835_cprman *cprman,
1156                                            const struct bcm2835_pll_data *data)
1157 {
1158         struct bcm2835_pll *pll;
1159         struct clk_init_data init;
1160         int ret;
1161
1162         memset(&init, 0, sizeof(init));
1163
1164         /* All of the PLLs derive from the external oscillator. */
1165         init.parent_names = &cprman->osc_name;
1166         init.num_parents = 1;
1167         init.name = data->name;
1168         init.ops = &bcm2835_pll_clk_ops;
1169         init.flags = CLK_IGNORE_UNUSED;
1170
1171         pll = kzalloc(sizeof(*pll), GFP_KERNEL);
1172         if (!pll)
1173                 return NULL;
1174
1175         pll->cprman = cprman;
1176         pll->data = data;
1177         pll->hw.init = &init;
1178
1179         ret = devm_clk_hw_register(cprman->dev, &pll->hw);
1180         if (ret) {
1181                 kfree(pll);
1182                 return NULL;
1183         }
1184         return &pll->hw;
1185 }
1186
1187 static struct clk_hw *
1188 bcm2835_register_pll_divider(struct bcm2835_cprman *cprman,
1189                              const struct bcm2835_pll_divider_data *data)
1190 {
1191         struct bcm2835_pll_divider *divider;
1192         struct clk_init_data init;
1193         const char *divider_name;
1194         int ret;
1195
1196         if (data->fixed_divider != 1) {
1197                 divider_name = devm_kasprintf(cprman->dev, GFP_KERNEL,
1198                                               "%s_prediv", data->name);
1199                 if (!divider_name)
1200                         return NULL;
1201         } else {
1202                 divider_name = data->name;
1203         }
1204
1205         memset(&init, 0, sizeof(init));
1206
1207         init.parent_names = &data->source_pll;
1208         init.num_parents = 1;
1209         init.name = divider_name;
1210         init.ops = &bcm2835_pll_divider_clk_ops;
1211         init.flags = CLK_SET_RATE_PARENT | CLK_IGNORE_UNUSED;
1212
1213         divider = devm_kzalloc(cprman->dev, sizeof(*divider), GFP_KERNEL);
1214         if (!divider)
1215                 return NULL;
1216
1217         divider->div.reg = cprman->regs + data->a2w_reg;
1218         divider->div.shift = A2W_PLL_DIV_SHIFT;
1219         divider->div.width = A2W_PLL_DIV_BITS;
1220         divider->div.flags = CLK_DIVIDER_MAX_AT_ZERO;
1221         divider->div.lock = &cprman->regs_lock;
1222         divider->div.hw.init = &init;
1223         divider->div.table = NULL;
1224
1225         divider->cprman = cprman;
1226         divider->data = data;
1227
1228         ret = devm_clk_hw_register(cprman->dev, &divider->div.hw);
1229         if (ret)
1230                 return ERR_PTR(ret);
1231
1232         /*
1233          * PLLH's channels have a fixed divide by 10 afterwards, which
1234          * is what our consumers are actually using.
1235          */
1236         if (data->fixed_divider != 1) {
1237                 return clk_hw_register_fixed_factor(cprman->dev, data->name,
1238                                                     divider_name,
1239                                                     CLK_SET_RATE_PARENT,
1240                                                     1,
1241                                                     data->fixed_divider);
1242         }
1243
1244         return &divider->div.hw;
1245 }
1246
1247 static struct clk_hw *bcm2835_register_clock(struct bcm2835_cprman *cprman,
1248                                           const struct bcm2835_clock_data *data)
1249 {
1250         struct bcm2835_clock *clock;
1251         struct clk_init_data init;
1252         const char *parents[1 << CM_SRC_BITS];
1253         size_t i;
1254         int ret;
1255
1256         /*
1257          * Replace our "xosc" references with the oscillator's
1258          * actual name.
1259          */
1260         for (i = 0; i < data->num_mux_parents; i++) {
1261                 if (strcmp(data->parents[i], "xosc") == 0)
1262                         parents[i] = cprman->osc_name;
1263                 else
1264                         parents[i] = data->parents[i];
1265         }
1266
1267         memset(&init, 0, sizeof(init));
1268         init.parent_names = parents;
1269         init.num_parents = data->num_mux_parents;
1270         init.name = data->name;
1271         init.flags = data->flags | CLK_IGNORE_UNUSED;
1272
1273         if (data->is_vpu_clock) {
1274                 init.ops = &bcm2835_vpu_clock_clk_ops;
1275         } else {
1276                 init.ops = &bcm2835_clock_clk_ops;
1277                 init.flags |= CLK_SET_RATE_GATE | CLK_SET_PARENT_GATE;
1278
1279                 /* If the clock wasn't actually enabled at boot, it's not
1280                  * critical.
1281                  */
1282                 if (!(cprman_read(cprman, data->ctl_reg) & CM_ENABLE))
1283                         init.flags &= ~CLK_IS_CRITICAL;
1284         }
1285
1286         clock = devm_kzalloc(cprman->dev, sizeof(*clock), GFP_KERNEL);
1287         if (!clock)
1288                 return NULL;
1289
1290         clock->cprman = cprman;
1291         clock->data = data;
1292         clock->hw.init = &init;
1293
1294         ret = devm_clk_hw_register(cprman->dev, &clock->hw);
1295         if (ret)
1296                 return ERR_PTR(ret);
1297         return &clock->hw;
1298 }
1299
1300 static struct clk_hw *bcm2835_register_gate(struct bcm2835_cprman *cprman,
1301                                          const struct bcm2835_gate_data *data)
1302 {
1303         return clk_hw_register_gate(cprman->dev, data->name, data->parent,
1304                                     CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE,
1305                                     cprman->regs + data->ctl_reg,
1306                                     CM_GATE_BIT, 0, &cprman->regs_lock);
1307 }
1308
1309 typedef struct clk_hw *(*bcm2835_clk_register)(struct bcm2835_cprman *cprman,
1310                                                const void *data);
1311 struct bcm2835_clk_desc {
1312         bcm2835_clk_register clk_register;
1313         const void *data;
1314 };
1315
1316 /* assignment helper macros for different clock types */
1317 #define _REGISTER(f, ...) { .clk_register = (bcm2835_clk_register)f, \
1318                             .data = __VA_ARGS__ }
1319 #define REGISTER_PLL(...)       _REGISTER(&bcm2835_register_pll,        \
1320                                           &(struct bcm2835_pll_data)    \
1321                                           {__VA_ARGS__})
1322 #define REGISTER_PLL_DIV(...)   _REGISTER(&bcm2835_register_pll_divider, \
1323                                           &(struct bcm2835_pll_divider_data) \
1324                                           {__VA_ARGS__})
1325 #define REGISTER_CLK(...)       _REGISTER(&bcm2835_register_clock,      \
1326                                           &(struct bcm2835_clock_data)  \
1327                                           {__VA_ARGS__})
1328 #define REGISTER_GATE(...)      _REGISTER(&bcm2835_register_gate,       \
1329                                           &(struct bcm2835_gate_data)   \
1330                                           {__VA_ARGS__})
1331
1332 /* parent mux arrays plus helper macros */
1333
1334 /* main oscillator parent mux */
1335 static const char *const bcm2835_clock_osc_parents[] = {
1336         "gnd",
1337         "xosc",
1338         "testdebug0",
1339         "testdebug1"
1340 };
1341
1342 #define REGISTER_OSC_CLK(...)   REGISTER_CLK(                           \
1343         .num_mux_parents = ARRAY_SIZE(bcm2835_clock_osc_parents),       \
1344         .parents = bcm2835_clock_osc_parents,                           \
1345         __VA_ARGS__)
1346
1347 /* main peripherial parent mux */
1348 static const char *const bcm2835_clock_per_parents[] = {
1349         "gnd",
1350         "xosc",
1351         "testdebug0",
1352         "testdebug1",
1353         "plla_per",
1354         "pllc_per",
1355         "plld_per",
1356         "pllh_aux",
1357 };
1358
1359 #define REGISTER_PER_CLK(...)   REGISTER_CLK(                           \
1360         .num_mux_parents = ARRAY_SIZE(bcm2835_clock_per_parents),       \
1361         .parents = bcm2835_clock_per_parents,                           \
1362         __VA_ARGS__)
1363
1364 /* main vpu parent mux */
1365 static const char *const bcm2835_clock_vpu_parents[] = {
1366         "gnd",
1367         "xosc",
1368         "testdebug0",
1369         "testdebug1",
1370         "plla_core",
1371         "pllc_core0",
1372         "plld_core",
1373         "pllh_aux",
1374         "pllc_core1",
1375         "pllc_core2",
1376 };
1377
1378 #define REGISTER_VPU_CLK(...)   REGISTER_CLK(                           \
1379         .num_mux_parents = ARRAY_SIZE(bcm2835_clock_vpu_parents),       \
1380         .parents = bcm2835_clock_vpu_parents,                           \
1381         __VA_ARGS__)
1382
1383 /*
1384  * the real definition of all the pll, pll_dividers and clocks
1385  * these make use of the above REGISTER_* macros
1386  */
1387 static const struct bcm2835_clk_desc clk_desc_array[] = {
1388         /* the PLL + PLL dividers */
1389
1390         /*
1391          * PLLA is the auxiliary PLL, used to drive the CCP2
1392          * (Compact Camera Port 2) transmitter clock.
1393          *
1394          * It is in the PX LDO power domain, which is on when the
1395          * AUDIO domain is on.
1396          */
1397         [BCM2835_PLLA]          = REGISTER_PLL(
1398                 .name = "plla",
1399                 .cm_ctrl_reg = CM_PLLA,
1400                 .a2w_ctrl_reg = A2W_PLLA_CTRL,
1401                 .frac_reg = A2W_PLLA_FRAC,
1402                 .ana_reg_base = A2W_PLLA_ANA0,
1403                 .reference_enable_mask = A2W_XOSC_CTRL_PLLA_ENABLE,
1404                 .lock_mask = CM_LOCK_FLOCKA,
1405
1406                 .ana = &bcm2835_ana_default,
1407
1408                 .min_rate = 600000000u,
1409                 .max_rate = 2400000000u,
1410                 .max_fb_rate = BCM2835_MAX_FB_RATE),
1411         [BCM2835_PLLA_CORE]     = REGISTER_PLL_DIV(
1412                 .name = "plla_core",
1413                 .source_pll = "plla",
1414                 .cm_reg = CM_PLLA,
1415                 .a2w_reg = A2W_PLLA_CORE,
1416                 .load_mask = CM_PLLA_LOADCORE,
1417                 .hold_mask = CM_PLLA_HOLDCORE,
1418                 .fixed_divider = 1),
1419         [BCM2835_PLLA_PER]      = REGISTER_PLL_DIV(
1420                 .name = "plla_per",
1421                 .source_pll = "plla",
1422                 .cm_reg = CM_PLLA,
1423                 .a2w_reg = A2W_PLLA_PER,
1424                 .load_mask = CM_PLLA_LOADPER,
1425                 .hold_mask = CM_PLLA_HOLDPER,
1426                 .fixed_divider = 1),
1427         [BCM2835_PLLA_DSI0]     = REGISTER_PLL_DIV(
1428                 .name = "plla_dsi0",
1429                 .source_pll = "plla",
1430                 .cm_reg = CM_PLLA,
1431                 .a2w_reg = A2W_PLLA_DSI0,
1432                 .load_mask = CM_PLLA_LOADDSI0,
1433                 .hold_mask = CM_PLLA_HOLDDSI0,
1434                 .fixed_divider = 1),
1435         [BCM2835_PLLA_CCP2]     = REGISTER_PLL_DIV(
1436                 .name = "plla_ccp2",
1437                 .source_pll = "plla",
1438                 .cm_reg = CM_PLLA,
1439                 .a2w_reg = A2W_PLLA_CCP2,
1440                 .load_mask = CM_PLLA_LOADCCP2,
1441                 .hold_mask = CM_PLLA_HOLDCCP2,
1442                 .fixed_divider = 1),
1443
1444         /* PLLB is used for the ARM's clock. */
1445         [BCM2835_PLLB]          = REGISTER_PLL(
1446                 .name = "pllb",
1447                 .cm_ctrl_reg = CM_PLLB,
1448                 .a2w_ctrl_reg = A2W_PLLB_CTRL,
1449                 .frac_reg = A2W_PLLB_FRAC,
1450                 .ana_reg_base = A2W_PLLB_ANA0,
1451                 .reference_enable_mask = A2W_XOSC_CTRL_PLLB_ENABLE,
1452                 .lock_mask = CM_LOCK_FLOCKB,
1453
1454                 .ana = &bcm2835_ana_default,
1455
1456                 .min_rate = 600000000u,
1457                 .max_rate = 3000000000u,
1458                 .max_fb_rate = BCM2835_MAX_FB_RATE),
1459         [BCM2835_PLLB_ARM]      = REGISTER_PLL_DIV(
1460                 .name = "pllb_arm",
1461                 .source_pll = "pllb",
1462                 .cm_reg = CM_PLLB,
1463                 .a2w_reg = A2W_PLLB_ARM,
1464                 .load_mask = CM_PLLB_LOADARM,
1465                 .hold_mask = CM_PLLB_HOLDARM,
1466                 .fixed_divider = 1),
1467
1468         /*
1469          * PLLC is the core PLL, used to drive the core VPU clock.
1470          *
1471          * It is in the PX LDO power domain, which is on when the
1472          * AUDIO domain is on.
1473          */
1474         [BCM2835_PLLC]          = REGISTER_PLL(
1475                 .name = "pllc",
1476                 .cm_ctrl_reg = CM_PLLC,
1477                 .a2w_ctrl_reg = A2W_PLLC_CTRL,
1478                 .frac_reg = A2W_PLLC_FRAC,
1479                 .ana_reg_base = A2W_PLLC_ANA0,
1480                 .reference_enable_mask = A2W_XOSC_CTRL_PLLC_ENABLE,
1481                 .lock_mask = CM_LOCK_FLOCKC,
1482
1483                 .ana = &bcm2835_ana_default,
1484
1485                 .min_rate = 600000000u,
1486                 .max_rate = 3000000000u,
1487                 .max_fb_rate = BCM2835_MAX_FB_RATE),
1488         [BCM2835_PLLC_CORE0]    = REGISTER_PLL_DIV(
1489                 .name = "pllc_core0",
1490                 .source_pll = "pllc",
1491                 .cm_reg = CM_PLLC,
1492                 .a2w_reg = A2W_PLLC_CORE0,
1493                 .load_mask = CM_PLLC_LOADCORE0,
1494                 .hold_mask = CM_PLLC_HOLDCORE0,
1495                 .fixed_divider = 1),
1496         [BCM2835_PLLC_CORE1]    = REGISTER_PLL_DIV(
1497                 .name = "pllc_core1",
1498                 .source_pll = "pllc",
1499                 .cm_reg = CM_PLLC,
1500                 .a2w_reg = A2W_PLLC_CORE1,
1501                 .load_mask = CM_PLLC_LOADCORE1,
1502                 .hold_mask = CM_PLLC_HOLDCORE1,
1503                 .fixed_divider = 1),
1504         [BCM2835_PLLC_CORE2]    = REGISTER_PLL_DIV(
1505                 .name = "pllc_core2",
1506                 .source_pll = "pllc",
1507                 .cm_reg = CM_PLLC,
1508                 .a2w_reg = A2W_PLLC_CORE2,
1509                 .load_mask = CM_PLLC_LOADCORE2,
1510                 .hold_mask = CM_PLLC_HOLDCORE2,
1511                 .fixed_divider = 1),
1512         [BCM2835_PLLC_PER]      = REGISTER_PLL_DIV(
1513                 .name = "pllc_per",
1514                 .source_pll = "pllc",
1515                 .cm_reg = CM_PLLC,
1516                 .a2w_reg = A2W_PLLC_PER,
1517                 .load_mask = CM_PLLC_LOADPER,
1518                 .hold_mask = CM_PLLC_HOLDPER,
1519                 .fixed_divider = 1),
1520
1521         /*
1522          * PLLD is the display PLL, used to drive DSI display panels.
1523          *
1524          * It is in the PX LDO power domain, which is on when the
1525          * AUDIO domain is on.
1526          */
1527         [BCM2835_PLLD]          = REGISTER_PLL(
1528                 .name = "plld",
1529                 .cm_ctrl_reg = CM_PLLD,
1530                 .a2w_ctrl_reg = A2W_PLLD_CTRL,
1531                 .frac_reg = A2W_PLLD_FRAC,
1532                 .ana_reg_base = A2W_PLLD_ANA0,
1533                 .reference_enable_mask = A2W_XOSC_CTRL_DDR_ENABLE,
1534                 .lock_mask = CM_LOCK_FLOCKD,
1535
1536                 .ana = &bcm2835_ana_default,
1537
1538                 .min_rate = 600000000u,
1539                 .max_rate = 2400000000u,
1540                 .max_fb_rate = BCM2835_MAX_FB_RATE),
1541         [BCM2835_PLLD_CORE]     = REGISTER_PLL_DIV(
1542                 .name = "plld_core",
1543                 .source_pll = "plld",
1544                 .cm_reg = CM_PLLD,
1545                 .a2w_reg = A2W_PLLD_CORE,
1546                 .load_mask = CM_PLLD_LOADCORE,
1547                 .hold_mask = CM_PLLD_HOLDCORE,
1548                 .fixed_divider = 1),
1549         [BCM2835_PLLD_PER]      = REGISTER_PLL_DIV(
1550                 .name = "plld_per",
1551                 .source_pll = "plld",
1552                 .cm_reg = CM_PLLD,
1553                 .a2w_reg = A2W_PLLD_PER,
1554                 .load_mask = CM_PLLD_LOADPER,
1555                 .hold_mask = CM_PLLD_HOLDPER,
1556                 .fixed_divider = 1),
1557         [BCM2835_PLLD_DSI0]     = REGISTER_PLL_DIV(
1558                 .name = "plld_dsi0",
1559                 .source_pll = "plld",
1560                 .cm_reg = CM_PLLD,
1561                 .a2w_reg = A2W_PLLD_DSI0,
1562                 .load_mask = CM_PLLD_LOADDSI0,
1563                 .hold_mask = CM_PLLD_HOLDDSI0,
1564                 .fixed_divider = 1),
1565         [BCM2835_PLLD_DSI1]     = REGISTER_PLL_DIV(
1566                 .name = "plld_dsi1",
1567                 .source_pll = "plld",
1568                 .cm_reg = CM_PLLD,
1569                 .a2w_reg = A2W_PLLD_DSI1,
1570                 .load_mask = CM_PLLD_LOADDSI1,
1571                 .hold_mask = CM_PLLD_HOLDDSI1,
1572                 .fixed_divider = 1),
1573
1574         /*
1575          * PLLH is used to supply the pixel clock or the AUX clock for the
1576          * TV encoder.
1577          *
1578          * It is in the HDMI power domain.
1579          */
1580         [BCM2835_PLLH]          = REGISTER_PLL(
1581                 "pllh",
1582                 .cm_ctrl_reg = CM_PLLH,
1583                 .a2w_ctrl_reg = A2W_PLLH_CTRL,
1584                 .frac_reg = A2W_PLLH_FRAC,
1585                 .ana_reg_base = A2W_PLLH_ANA0,
1586                 .reference_enable_mask = A2W_XOSC_CTRL_PLLC_ENABLE,
1587                 .lock_mask = CM_LOCK_FLOCKH,
1588
1589                 .ana = &bcm2835_ana_pllh,
1590
1591                 .min_rate = 600000000u,
1592                 .max_rate = 3000000000u,
1593                 .max_fb_rate = BCM2835_MAX_FB_RATE),
1594         [BCM2835_PLLH_RCAL]     = REGISTER_PLL_DIV(
1595                 .name = "pllh_rcal",
1596                 .source_pll = "pllh",
1597                 .cm_reg = CM_PLLH,
1598                 .a2w_reg = A2W_PLLH_RCAL,
1599                 .load_mask = CM_PLLH_LOADRCAL,
1600                 .hold_mask = 0,
1601                 .fixed_divider = 10),
1602         [BCM2835_PLLH_AUX]      = REGISTER_PLL_DIV(
1603                 .name = "pllh_aux",
1604                 .source_pll = "pllh",
1605                 .cm_reg = CM_PLLH,
1606                 .a2w_reg = A2W_PLLH_AUX,
1607                 .load_mask = CM_PLLH_LOADAUX,
1608                 .hold_mask = 0,
1609                 .fixed_divider = 1),
1610         [BCM2835_PLLH_PIX]      = REGISTER_PLL_DIV(
1611                 .name = "pllh_pix",
1612                 .source_pll = "pllh",
1613                 .cm_reg = CM_PLLH,
1614                 .a2w_reg = A2W_PLLH_PIX,
1615                 .load_mask = CM_PLLH_LOADPIX,
1616                 .hold_mask = 0,
1617                 .fixed_divider = 10),
1618
1619         /* the clocks */
1620
1621         /* clocks with oscillator parent mux */
1622
1623         /* One Time Programmable Memory clock.  Maximum 10Mhz. */
1624         [BCM2835_CLOCK_OTP]     = REGISTER_OSC_CLK(
1625                 .name = "otp",
1626                 .ctl_reg = CM_OTPCTL,
1627                 .div_reg = CM_OTPDIV,
1628                 .int_bits = 4,
1629                 .frac_bits = 0),
1630         /*
1631          * Used for a 1Mhz clock for the system clocksource, and also used
1632          * bythe watchdog timer and the camera pulse generator.
1633          */
1634         [BCM2835_CLOCK_TIMER]   = REGISTER_OSC_CLK(
1635                 .name = "timer",
1636                 .ctl_reg = CM_TIMERCTL,
1637                 .div_reg = CM_TIMERDIV,
1638                 .int_bits = 6,
1639                 .frac_bits = 12),
1640         /*
1641          * Clock for the temperature sensor.
1642          * Generally run at 2Mhz, max 5Mhz.
1643          */
1644         [BCM2835_CLOCK_TSENS]   = REGISTER_OSC_CLK(
1645                 .name = "tsens",
1646                 .ctl_reg = CM_TSENSCTL,
1647                 .div_reg = CM_TSENSDIV,
1648                 .int_bits = 5,
1649                 .frac_bits = 0),
1650         [BCM2835_CLOCK_TEC]     = REGISTER_OSC_CLK(
1651                 .name = "tec",
1652                 .ctl_reg = CM_TECCTL,
1653                 .div_reg = CM_TECDIV,
1654                 .int_bits = 6,
1655                 .frac_bits = 0),
1656
1657         /* clocks with vpu parent mux */
1658         [BCM2835_CLOCK_H264]    = REGISTER_VPU_CLK(
1659                 .name = "h264",
1660                 .ctl_reg = CM_H264CTL,
1661                 .div_reg = CM_H264DIV,
1662                 .int_bits = 4,
1663                 .frac_bits = 8),
1664         [BCM2835_CLOCK_ISP]     = REGISTER_VPU_CLK(
1665                 .name = "isp",
1666                 .ctl_reg = CM_ISPCTL,
1667                 .div_reg = CM_ISPDIV,
1668                 .int_bits = 4,
1669                 .frac_bits = 8),
1670
1671         /*
1672          * Secondary SDRAM clock.  Used for low-voltage modes when the PLL
1673          * in the SDRAM controller can't be used.
1674          */
1675         [BCM2835_CLOCK_SDRAM]   = REGISTER_VPU_CLK(
1676                 .name = "sdram",
1677                 .ctl_reg = CM_SDCCTL,
1678                 .div_reg = CM_SDCDIV,
1679                 .int_bits = 6,
1680                 .frac_bits = 0),
1681         [BCM2835_CLOCK_V3D]     = REGISTER_VPU_CLK(
1682                 .name = "v3d",
1683                 .ctl_reg = CM_V3DCTL,
1684                 .div_reg = CM_V3DDIV,
1685                 .int_bits = 4,
1686                 .frac_bits = 8),
1687         /*
1688          * VPU clock.  This doesn't have an enable bit, since it drives
1689          * the bus for everything else, and is special so it doesn't need
1690          * to be gated for rate changes.  It is also known as "clk_audio"
1691          * in various hardware documentation.
1692          */
1693         [BCM2835_CLOCK_VPU]     = REGISTER_VPU_CLK(
1694                 .name = "vpu",
1695                 .ctl_reg = CM_VPUCTL,
1696                 .div_reg = CM_VPUDIV,
1697                 .int_bits = 12,
1698                 .frac_bits = 8,
1699                 .flags = CLK_IS_CRITICAL,
1700                 .is_vpu_clock = true),
1701
1702         /* clocks with per parent mux */
1703         [BCM2835_CLOCK_AVEO]    = REGISTER_PER_CLK(
1704                 .name = "aveo",
1705                 .ctl_reg = CM_AVEOCTL,
1706                 .div_reg = CM_AVEODIV,
1707                 .int_bits = 4,
1708                 .frac_bits = 0),
1709         [BCM2835_CLOCK_CAM0]    = REGISTER_PER_CLK(
1710                 .name = "cam0",
1711                 .ctl_reg = CM_CAM0CTL,
1712                 .div_reg = CM_CAM0DIV,
1713                 .int_bits = 4,
1714                 .frac_bits = 8),
1715         [BCM2835_CLOCK_CAM1]    = REGISTER_PER_CLK(
1716                 .name = "cam1",
1717                 .ctl_reg = CM_CAM1CTL,
1718                 .div_reg = CM_CAM1DIV,
1719                 .int_bits = 4,
1720                 .frac_bits = 8),
1721         [BCM2835_CLOCK_DFT]     = REGISTER_PER_CLK(
1722                 .name = "dft",
1723                 .ctl_reg = CM_DFTCTL,
1724                 .div_reg = CM_DFTDIV,
1725                 .int_bits = 5,
1726                 .frac_bits = 0),
1727         [BCM2835_CLOCK_DPI]     = REGISTER_PER_CLK(
1728                 .name = "dpi",
1729                 .ctl_reg = CM_DPICTL,
1730                 .div_reg = CM_DPIDIV,
1731                 .int_bits = 4,
1732                 .frac_bits = 8),
1733
1734         /* Arasan EMMC clock */
1735         [BCM2835_CLOCK_EMMC]    = REGISTER_PER_CLK(
1736                 .name = "emmc",
1737                 .ctl_reg = CM_EMMCCTL,
1738                 .div_reg = CM_EMMCDIV,
1739                 .int_bits = 4,
1740                 .frac_bits = 8),
1741
1742         /* General purpose (GPIO) clocks */
1743         [BCM2835_CLOCK_GP0]     = REGISTER_PER_CLK(
1744                 .name = "gp0",
1745                 .ctl_reg = CM_GP0CTL,
1746                 .div_reg = CM_GP0DIV,
1747                 .int_bits = 12,
1748                 .frac_bits = 12,
1749                 .is_mash_clock = true),
1750         [BCM2835_CLOCK_GP1]     = REGISTER_PER_CLK(
1751                 .name = "gp1",
1752                 .ctl_reg = CM_GP1CTL,
1753                 .div_reg = CM_GP1DIV,
1754                 .int_bits = 12,
1755                 .frac_bits = 12,
1756                 .flags = CLK_IS_CRITICAL,
1757                 .is_mash_clock = true),
1758         [BCM2835_CLOCK_GP2]     = REGISTER_PER_CLK(
1759                 .name = "gp2",
1760                 .ctl_reg = CM_GP2CTL,
1761                 .div_reg = CM_GP2DIV,
1762                 .int_bits = 12,
1763                 .frac_bits = 12,
1764                 .flags = CLK_IS_CRITICAL),
1765
1766         /* HDMI state machine */
1767         [BCM2835_CLOCK_HSM]     = REGISTER_PER_CLK(
1768                 .name = "hsm",
1769                 .ctl_reg = CM_HSMCTL,
1770                 .div_reg = CM_HSMDIV,
1771                 .int_bits = 4,
1772                 .frac_bits = 8),
1773         [BCM2835_CLOCK_PCM]     = REGISTER_PER_CLK(
1774                 .name = "pcm",
1775                 .ctl_reg = CM_PCMCTL,
1776                 .div_reg = CM_PCMDIV,
1777                 .int_bits = 12,
1778                 .frac_bits = 12,
1779                 .is_mash_clock = true),
1780         [BCM2835_CLOCK_PWM]     = REGISTER_PER_CLK(
1781                 .name = "pwm",
1782                 .ctl_reg = CM_PWMCTL,
1783                 .div_reg = CM_PWMDIV,
1784                 .int_bits = 12,
1785                 .frac_bits = 12,
1786                 .is_mash_clock = true),
1787         [BCM2835_CLOCK_SLIM]    = REGISTER_PER_CLK(
1788                 .name = "slim",
1789                 .ctl_reg = CM_SLIMCTL,
1790                 .div_reg = CM_SLIMDIV,
1791                 .int_bits = 12,
1792                 .frac_bits = 12,
1793                 .is_mash_clock = true),
1794         [BCM2835_CLOCK_SMI]     = REGISTER_PER_CLK(
1795                 .name = "smi",
1796                 .ctl_reg = CM_SMICTL,
1797                 .div_reg = CM_SMIDIV,
1798                 .int_bits = 4,
1799                 .frac_bits = 8),
1800         [BCM2835_CLOCK_UART]    = REGISTER_PER_CLK(
1801                 .name = "uart",
1802                 .ctl_reg = CM_UARTCTL,
1803                 .div_reg = CM_UARTDIV,
1804                 .int_bits = 10,
1805                 .frac_bits = 12),
1806
1807         /* TV encoder clock.  Only operating frequency is 108Mhz.  */
1808         [BCM2835_CLOCK_VEC]     = REGISTER_PER_CLK(
1809                 .name = "vec",
1810                 .ctl_reg = CM_VECCTL,
1811                 .div_reg = CM_VECDIV,
1812                 .int_bits = 4,
1813                 .frac_bits = 0),
1814
1815         /* dsi clocks */
1816         [BCM2835_CLOCK_DSI0E]   = REGISTER_PER_CLK(
1817                 .name = "dsi0e",
1818                 .ctl_reg = CM_DSI0ECTL,
1819                 .div_reg = CM_DSI0EDIV,
1820                 .int_bits = 4,
1821                 .frac_bits = 8),
1822         [BCM2835_CLOCK_DSI1E]   = REGISTER_PER_CLK(
1823                 .name = "dsi1e",
1824                 .ctl_reg = CM_DSI1ECTL,
1825                 .div_reg = CM_DSI1EDIV,
1826                 .int_bits = 4,
1827                 .frac_bits = 8),
1828
1829         /* the gates */
1830
1831         /*
1832          * CM_PERIICTL (and CM_PERIACTL, CM_SYSCTL and CM_VPUCTL if
1833          * you have the debug bit set in the power manager, which we
1834          * don't bother exposing) are individual gates off of the
1835          * non-stop vpu clock.
1836          */
1837         [BCM2835_CLOCK_PERI_IMAGE] = REGISTER_GATE(
1838                 .name = "peri_image",
1839                 .parent = "vpu",
1840                 .ctl_reg = CM_PERIICTL),
1841 };
1842
1843 /*
1844  * Permanently take a reference on the parent of the SDRAM clock.
1845  *
1846  * While the SDRAM is being driven by its dedicated PLL most of the
1847  * time, there is a little loop running in the firmware that
1848  * periodically switches the SDRAM to using our CM clock to do PVT
1849  * recalibration, with the assumption that the previously configured
1850  * SDRAM parent is still enabled and running.
1851  */
1852 static int bcm2835_mark_sdc_parent_critical(struct clk *sdc)
1853 {
1854         struct clk *parent = clk_get_parent(sdc);
1855
1856         if (IS_ERR(parent))
1857                 return PTR_ERR(parent);
1858
1859         return clk_prepare_enable(parent);
1860 }
1861
1862 static int bcm2835_clk_probe(struct platform_device *pdev)
1863 {
1864         struct device *dev = &pdev->dev;
1865         struct clk_hw **hws;
1866         struct bcm2835_cprman *cprman;
1867         struct resource *res;
1868         const struct bcm2835_clk_desc *desc;
1869         const size_t asize = ARRAY_SIZE(clk_desc_array);
1870         size_t i;
1871         int ret;
1872
1873         cprman = devm_kzalloc(dev, sizeof(*cprman) +
1874                               sizeof(*cprman->onecell.hws) * asize,
1875                               GFP_KERNEL);
1876         if (!cprman)
1877                 return -ENOMEM;
1878
1879         spin_lock_init(&cprman->regs_lock);
1880         cprman->dev = dev;
1881         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
1882         cprman->regs = devm_ioremap_resource(dev, res);
1883         if (IS_ERR(cprman->regs))
1884                 return PTR_ERR(cprman->regs);
1885
1886         cprman->osc_name = of_clk_get_parent_name(dev->of_node, 0);
1887         if (!cprman->osc_name)
1888                 return -ENODEV;
1889
1890         platform_set_drvdata(pdev, cprman);
1891
1892         cprman->onecell.num = asize;
1893         hws = cprman->onecell.hws;
1894
1895         for (i = 0; i < asize; i++) {
1896                 desc = &clk_desc_array[i];
1897                 if (desc->clk_register && desc->data)
1898                         hws[i] = desc->clk_register(cprman, desc->data);
1899         }
1900
1901         ret = bcm2835_mark_sdc_parent_critical(hws[BCM2835_CLOCK_SDRAM]->clk);
1902         if (ret)
1903                 return ret;
1904
1905         return of_clk_add_hw_provider(dev->of_node, of_clk_hw_onecell_get,
1906                                       &cprman->onecell);
1907 }
1908
1909 static const struct of_device_id bcm2835_clk_of_match[] = {
1910         { .compatible = "brcm,bcm2835-cprman", },
1911         {}
1912 };
1913 MODULE_DEVICE_TABLE(of, bcm2835_clk_of_match);
1914
1915 static struct platform_driver bcm2835_clk_driver = {
1916         .driver = {
1917                 .name = "bcm2835-clk",
1918                 .of_match_table = bcm2835_clk_of_match,
1919         },
1920         .probe          = bcm2835_clk_probe,
1921 };
1922
1923 builtin_platform_driver(bcm2835_clk_driver);
1924
1925 MODULE_AUTHOR("Eric Anholt <eric@anholt.net>");
1926 MODULE_DESCRIPTION("BCM2835 clock driver");
1927 MODULE_LICENSE("GPL v2");