GNU Linux-libre 4.14.332-gnu1
[releases.git] / arch / x86 / include / asm / pci_x86.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  *      Low-Level PCI Access for i386 machines.
4  *
5  *      (c) 1999 Martin Mares <mj@ucw.cz>
6  */
7
8 #include <linux/ioport.h>
9
10 #undef DEBUG
11
12 #ifdef DEBUG
13 #define DBG(fmt, ...) printk(fmt, ##__VA_ARGS__)
14 #else
15 #define DBG(fmt, ...)                           \
16 do {                                            \
17         if (0)                                  \
18                 printk(fmt, ##__VA_ARGS__);     \
19 } while (0)
20 #endif
21
22 #define PCI_PROBE_BIOS          0x0001
23 #define PCI_PROBE_CONF1         0x0002
24 #define PCI_PROBE_CONF2         0x0004
25 #define PCI_PROBE_MMCONF        0x0008
26 #define PCI_PROBE_MASK          0x000f
27 #define PCI_PROBE_NOEARLY       0x0010
28
29 #define PCI_NO_CHECKS           0x0400
30 #define PCI_USE_PIRQ_MASK       0x0800
31 #define PCI_ASSIGN_ROMS         0x1000
32 #define PCI_BIOS_IRQ_SCAN       0x2000
33 #define PCI_ASSIGN_ALL_BUSSES   0x4000
34 #define PCI_CAN_SKIP_ISA_ALIGN  0x8000
35 #define PCI_USE__CRS            0x10000
36 #define PCI_CHECK_ENABLE_AMD_MMCONF     0x20000
37 #define PCI_HAS_IO_ECS          0x40000
38 #define PCI_NOASSIGN_ROMS       0x80000
39 #define PCI_ROOT_NO_CRS         0x100000
40 #define PCI_NOASSIGN_BARS       0x200000
41
42 extern unsigned int pci_probe;
43 extern unsigned long pirq_table_addr;
44
45 enum pci_bf_sort_state {
46         pci_bf_sort_default,
47         pci_force_nobf,
48         pci_force_bf,
49         pci_dmi_bf,
50 };
51
52 /* pci-i386.c */
53
54 void pcibios_resource_survey(void);
55 void pcibios_set_cache_line_size(void);
56
57 /* pci-pc.c */
58
59 extern int pcibios_last_bus;
60 extern struct pci_ops pci_root_ops;
61
62 void pcibios_scan_specific_bus(int busn);
63
64 /* pci-irq.c */
65
66 struct irq_info {
67         u8 bus, devfn;                  /* Bus, device and function */
68         struct {
69                 u8 link;                /* IRQ line ID, chipset dependent,
70                                            0 = not routed */
71                 u16 bitmap;             /* Available IRQs */
72         } __attribute__((packed)) irq[4];
73         u8 slot;                        /* Slot number, 0=onboard */
74         u8 rfu;
75 } __attribute__((packed));
76
77 struct irq_routing_table {
78         u32 signature;                  /* PIRQ_SIGNATURE should be here */
79         u16 version;                    /* PIRQ_VERSION */
80         u16 size;                       /* Table size in bytes */
81         u8 rtr_bus, rtr_devfn;          /* Where the interrupt router lies */
82         u16 exclusive_irqs;             /* IRQs devoted exclusively to
83                                            PCI usage */
84         u16 rtr_vendor, rtr_device;     /* Vendor and device ID of
85                                            interrupt router */
86         u32 miniport_data;              /* Crap */
87         u8 rfu[11];
88         u8 checksum;                    /* Modulo 256 checksum must give 0 */
89         struct irq_info slots[0];
90 } __attribute__((packed));
91
92 extern unsigned int pcibios_irq_mask;
93
94 extern raw_spinlock_t pci_config_lock;
95
96 extern int (*pcibios_enable_irq)(struct pci_dev *dev);
97 extern void (*pcibios_disable_irq)(struct pci_dev *dev);
98
99 extern bool mp_should_keep_irq(struct device *dev);
100
101 struct pci_raw_ops {
102         int (*read)(unsigned int domain, unsigned int bus, unsigned int devfn,
103                                                 int reg, int len, u32 *val);
104         int (*write)(unsigned int domain, unsigned int bus, unsigned int devfn,
105                                                 int reg, int len, u32 val);
106 };
107
108 extern const struct pci_raw_ops *raw_pci_ops;
109 extern const struct pci_raw_ops *raw_pci_ext_ops;
110
111 extern const struct pci_raw_ops pci_mmcfg;
112 extern const struct pci_raw_ops pci_direct_conf1;
113 extern bool port_cf9_safe;
114
115 /* arch_initcall level */
116 extern int pci_direct_probe(void);
117 extern void pci_direct_init(int type);
118 extern void pci_pcbios_init(void);
119 extern void __init dmi_check_pciprobe(void);
120 extern void __init dmi_check_skip_isa_align(void);
121
122 /* some common used subsys_initcalls */
123 extern int __init pci_acpi_init(void);
124 extern void __init pcibios_irq_init(void);
125 extern int __init pcibios_init(void);
126 extern int pci_legacy_init(void);
127 extern void pcibios_fixup_irqs(void);
128
129 /* pci-mmconfig.c */
130
131 /* "PCI MMCONFIG %04x [bus %02x-%02x]" */
132 #define PCI_MMCFG_RESOURCE_NAME_LEN (22 + 4 + 2 + 2)
133
134 struct pci_mmcfg_region {
135         struct list_head list;
136         struct resource res;
137         u64 address;
138         char __iomem *virt;
139         u16 segment;
140         u8 start_bus;
141         u8 end_bus;
142         char name[PCI_MMCFG_RESOURCE_NAME_LEN];
143 };
144
145 extern int __init pci_mmcfg_arch_init(void);
146 extern void __init pci_mmcfg_arch_free(void);
147 extern int pci_mmcfg_arch_map(struct pci_mmcfg_region *cfg);
148 extern void pci_mmcfg_arch_unmap(struct pci_mmcfg_region *cfg);
149 extern int pci_mmconfig_insert(struct device *dev, u16 seg, u8 start, u8 end,
150                                phys_addr_t addr);
151 extern int pci_mmconfig_delete(u16 seg, u8 start, u8 end);
152 extern struct pci_mmcfg_region *pci_mmconfig_lookup(int segment, int bus);
153
154 extern struct list_head pci_mmcfg_list;
155
156 #define PCI_MMCFG_BUS_OFFSET(bus)      ((bus) << 20)
157
158 /*
159  * On AMD Fam10h CPUs, all PCI MMIO configuration space accesses must use
160  * %eax.  No other source or target registers may be used.  The following
161  * mmio_config_* accessors enforce this.  See "BIOS and Kernel Developer's
162  * Guide (BKDG) For AMD Family 10h Processors", rev. 3.48, sec 2.11.1,
163  * "MMIO Configuration Coding Requirements".
164  */
165 static inline unsigned char mmio_config_readb(void __iomem *pos)
166 {
167         u8 val;
168         asm volatile("movb (%1),%%al" : "=a" (val) : "r" (pos));
169         return val;
170 }
171
172 static inline unsigned short mmio_config_readw(void __iomem *pos)
173 {
174         u16 val;
175         asm volatile("movw (%1),%%ax" : "=a" (val) : "r" (pos));
176         return val;
177 }
178
179 static inline unsigned int mmio_config_readl(void __iomem *pos)
180 {
181         u32 val;
182         asm volatile("movl (%1),%%eax" : "=a" (val) : "r" (pos));
183         return val;
184 }
185
186 static inline void mmio_config_writeb(void __iomem *pos, u8 val)
187 {
188         asm volatile("movb %%al,(%1)" : : "a" (val), "r" (pos) : "memory");
189 }
190
191 static inline void mmio_config_writew(void __iomem *pos, u16 val)
192 {
193         asm volatile("movw %%ax,(%1)" : : "a" (val), "r" (pos) : "memory");
194 }
195
196 static inline void mmio_config_writel(void __iomem *pos, u32 val)
197 {
198         asm volatile("movl %%eax,(%1)" : : "a" (val), "r" (pos) : "memory");
199 }
200
201 #ifdef CONFIG_PCI
202 # ifdef CONFIG_ACPI
203 #  define x86_default_pci_init          pci_acpi_init
204 # else
205 #  define x86_default_pci_init          pci_legacy_init
206 # endif
207 # define x86_default_pci_init_irq       pcibios_irq_init
208 # define x86_default_pci_fixup_irqs     pcibios_fixup_irqs
209 #else
210 # define x86_default_pci_init           NULL
211 # define x86_default_pci_init_irq       NULL
212 # define x86_default_pci_fixup_irqs     NULL
213 #endif