GNU Linux-libre 4.19.207-gnu1
[releases.git] / arch / x86 / include / asm / apic.h
1 #ifndef _ASM_X86_APIC_H
2 #define _ASM_X86_APIC_H
3
4 #include <linux/cpumask.h>
5
6 #include <asm/alternative.h>
7 #include <asm/cpufeature.h>
8 #include <asm/apicdef.h>
9 #include <linux/atomic.h>
10 #include <asm/fixmap.h>
11 #include <asm/mpspec.h>
12 #include <asm/msr.h>
13 #include <asm/hardirq.h>
14
15 #define ARCH_APICTIMER_STOPS_ON_C3      1
16
17 /*
18  * Debugging macros
19  */
20 #define APIC_QUIET   0
21 #define APIC_VERBOSE 1
22 #define APIC_DEBUG   2
23
24 /* Macros for apic_extnmi which controls external NMI masking */
25 #define APIC_EXTNMI_BSP         0 /* Default */
26 #define APIC_EXTNMI_ALL         1
27 #define APIC_EXTNMI_NONE        2
28
29 /*
30  * Define the default level of output to be very little
31  * This can be turned up by using apic=verbose for more
32  * information and apic=debug for _lots_ of information.
33  * apic_verbosity is defined in apic.c
34  */
35 #define apic_printk(v, s, a...) do {       \
36                 if ((v) <= apic_verbosity) \
37                         printk(s, ##a);    \
38         } while (0)
39
40
41 #if defined(CONFIG_X86_LOCAL_APIC) && defined(CONFIG_X86_32)
42 extern void generic_apic_probe(void);
43 #else
44 static inline void generic_apic_probe(void)
45 {
46 }
47 #endif
48
49 #ifdef CONFIG_X86_LOCAL_APIC
50
51 extern int apic_verbosity;
52 extern int local_apic_timer_c2_ok;
53
54 extern int disable_apic;
55 extern unsigned int lapic_timer_frequency;
56
57 extern enum apic_intr_mode_id apic_intr_mode;
58 enum apic_intr_mode_id {
59         APIC_PIC,
60         APIC_VIRTUAL_WIRE,
61         APIC_VIRTUAL_WIRE_NO_CONFIG,
62         APIC_SYMMETRIC_IO,
63         APIC_SYMMETRIC_IO_NO_ROUTING
64 };
65
66 #ifdef CONFIG_SMP
67 extern void __inquire_remote_apic(int apicid);
68 #else /* CONFIG_SMP */
69 static inline void __inquire_remote_apic(int apicid)
70 {
71 }
72 #endif /* CONFIG_SMP */
73
74 static inline void default_inquire_remote_apic(int apicid)
75 {
76         if (apic_verbosity >= APIC_DEBUG)
77                 __inquire_remote_apic(apicid);
78 }
79
80 /*
81  * With 82489DX we can't rely on apic feature bit
82  * retrieved via cpuid but still have to deal with
83  * such an apic chip so we assume that SMP configuration
84  * is found from MP table (64bit case uses ACPI mostly
85  * which set smp presence flag as well so we are safe
86  * to use this helper too).
87  */
88 static inline bool apic_from_smp_config(void)
89 {
90         return smp_found_config && !disable_apic;
91 }
92
93 /*
94  * Basic functions accessing APICs.
95  */
96 #ifdef CONFIG_PARAVIRT
97 #include <asm/paravirt.h>
98 #endif
99
100 extern int setup_profiling_timer(unsigned int);
101
102 static inline void native_apic_mem_write(u32 reg, u32 v)
103 {
104         volatile u32 *addr = (volatile u32 *)(APIC_BASE + reg);
105
106         alternative_io("movl %0, %P1", "xchgl %0, %P1", X86_BUG_11AP,
107                        ASM_OUTPUT2("=r" (v), "=m" (*addr)),
108                        ASM_OUTPUT2("0" (v), "m" (*addr)));
109 }
110
111 static inline u32 native_apic_mem_read(u32 reg)
112 {
113         return *((volatile u32 *)(APIC_BASE + reg));
114 }
115
116 extern void native_apic_wait_icr_idle(void);
117 extern u32 native_safe_apic_wait_icr_idle(void);
118 extern void native_apic_icr_write(u32 low, u32 id);
119 extern u64 native_apic_icr_read(void);
120
121 static inline bool apic_is_x2apic_enabled(void)
122 {
123         u64 msr;
124
125         if (rdmsrl_safe(MSR_IA32_APICBASE, &msr))
126                 return false;
127         return msr & X2APIC_ENABLE;
128 }
129
130 extern void enable_IR_x2apic(void);
131
132 extern int get_physical_broadcast(void);
133
134 extern int lapic_get_maxlvt(void);
135 extern void clear_local_APIC(void);
136 extern void disconnect_bsp_APIC(int virt_wire_setup);
137 extern void disable_local_APIC(void);
138 extern void lapic_shutdown(void);
139 extern void sync_Arb_IDs(void);
140 extern void init_bsp_APIC(void);
141 extern void apic_intr_mode_init(void);
142 extern void init_apic_mappings(void);
143 void register_lapic_address(unsigned long address);
144 extern void setup_boot_APIC_clock(void);
145 extern void setup_secondary_APIC_clock(void);
146 extern void lapic_update_tsc_freq(void);
147
148 #ifdef CONFIG_X86_64
149 static inline int apic_force_enable(unsigned long addr)
150 {
151         return -1;
152 }
153 #else
154 extern int apic_force_enable(unsigned long addr);
155 #endif
156
157 extern void apic_bsp_setup(bool upmode);
158 extern void apic_ap_setup(void);
159
160 /*
161  * On 32bit this is mach-xxx local
162  */
163 #ifdef CONFIG_X86_64
164 extern int apic_is_clustered_box(void);
165 #else
166 static inline int apic_is_clustered_box(void)
167 {
168         return 0;
169 }
170 #endif
171
172 extern int setup_APIC_eilvt(u8 lvt_off, u8 vector, u8 msg_type, u8 mask);
173 extern void lapic_assign_system_vectors(void);
174 extern void lapic_assign_legacy_vector(unsigned int isairq, bool replace);
175 extern void lapic_update_legacy_vectors(void);
176 extern void lapic_online(void);
177 extern void lapic_offline(void);
178
179 #else /* !CONFIG_X86_LOCAL_APIC */
180 static inline void lapic_shutdown(void) { }
181 #define local_apic_timer_c2_ok          1
182 static inline void init_apic_mappings(void) { }
183 static inline void disable_local_APIC(void) { }
184 # define setup_boot_APIC_clock x86_init_noop
185 # define setup_secondary_APIC_clock x86_init_noop
186 static inline void lapic_update_tsc_freq(void) { }
187 static inline void init_bsp_APIC(void) { }
188 static inline void apic_intr_mode_init(void) { }
189 static inline void lapic_assign_system_vectors(void) { }
190 static inline void lapic_assign_legacy_vector(unsigned int i, bool r) { }
191 #endif /* !CONFIG_X86_LOCAL_APIC */
192
193 #ifdef CONFIG_X86_X2APIC
194 static inline void native_apic_msr_write(u32 reg, u32 v)
195 {
196         if (reg == APIC_DFR || reg == APIC_ID || reg == APIC_LDR ||
197             reg == APIC_LVR)
198                 return;
199
200         wrmsr(APIC_BASE_MSR + (reg >> 4), v, 0);
201 }
202
203 static inline void native_apic_msr_eoi_write(u32 reg, u32 v)
204 {
205         __wrmsr(APIC_BASE_MSR + (APIC_EOI >> 4), APIC_EOI_ACK, 0);
206 }
207
208 static inline u32 native_apic_msr_read(u32 reg)
209 {
210         u64 msr;
211
212         if (reg == APIC_DFR)
213                 return -1;
214
215         rdmsrl(APIC_BASE_MSR + (reg >> 4), msr);
216         return (u32)msr;
217 }
218
219 static inline void native_x2apic_wait_icr_idle(void)
220 {
221         /* no need to wait for icr idle in x2apic */
222         return;
223 }
224
225 static inline u32 native_safe_x2apic_wait_icr_idle(void)
226 {
227         /* no need to wait for icr idle in x2apic */
228         return 0;
229 }
230
231 static inline void native_x2apic_icr_write(u32 low, u32 id)
232 {
233         wrmsrl(APIC_BASE_MSR + (APIC_ICR >> 4), ((__u64) id) << 32 | low);
234 }
235
236 static inline u64 native_x2apic_icr_read(void)
237 {
238         unsigned long val;
239
240         rdmsrl(APIC_BASE_MSR + (APIC_ICR >> 4), val);
241         return val;
242 }
243
244 extern int x2apic_mode;
245 extern int x2apic_phys;
246 extern void __init x2apic_set_max_apicid(u32 apicid);
247 extern void __init check_x2apic(void);
248 extern void x2apic_setup(void);
249 static inline int x2apic_enabled(void)
250 {
251         return boot_cpu_has(X86_FEATURE_X2APIC) && apic_is_x2apic_enabled();
252 }
253
254 #define x2apic_supported()      (boot_cpu_has(X86_FEATURE_X2APIC))
255 #else /* !CONFIG_X86_X2APIC */
256 static inline void check_x2apic(void) { }
257 static inline void x2apic_setup(void) { }
258 static inline int x2apic_enabled(void) { return 0; }
259
260 #define x2apic_mode             (0)
261 #define x2apic_supported()      (0)
262 #endif /* !CONFIG_X86_X2APIC */
263
264 struct irq_data;
265
266 /*
267  * Copyright 2004 James Cleverdon, IBM.
268  * Subject to the GNU Public License, v.2
269  *
270  * Generic APIC sub-arch data struct.
271  *
272  * Hacked for x86-64 by James Cleverdon from i386 architecture code by
273  * Martin Bligh, Andi Kleen, James Bottomley, John Stultz, and
274  * James Cleverdon.
275  */
276 struct apic {
277         /* Hotpath functions first */
278         void    (*eoi_write)(u32 reg, u32 v);
279         void    (*native_eoi_write)(u32 reg, u32 v);
280         void    (*write)(u32 reg, u32 v);
281         u32     (*read)(u32 reg);
282
283         /* IPI related functions */
284         void    (*wait_icr_idle)(void);
285         u32     (*safe_wait_icr_idle)(void);
286
287         void    (*send_IPI)(int cpu, int vector);
288         void    (*send_IPI_mask)(const struct cpumask *mask, int vector);
289         void    (*send_IPI_mask_allbutself)(const struct cpumask *msk, int vec);
290         void    (*send_IPI_allbutself)(int vector);
291         void    (*send_IPI_all)(int vector);
292         void    (*send_IPI_self)(int vector);
293
294         /* dest_logical is used by the IPI functions */
295         u32     dest_logical;
296         u32     disable_esr;
297         u32     irq_delivery_mode;
298         u32     irq_dest_mode;
299
300         u32     (*calc_dest_apicid)(unsigned int cpu);
301
302         /* ICR related functions */
303         u64     (*icr_read)(void);
304         void    (*icr_write)(u32 low, u32 high);
305
306         /* Probe, setup and smpboot functions */
307         int     (*probe)(void);
308         int     (*acpi_madt_oem_check)(char *oem_id, char *oem_table_id);
309         int     (*apic_id_valid)(u32 apicid);
310         int     (*apic_id_registered)(void);
311
312         bool    (*check_apicid_used)(physid_mask_t *map, int apicid);
313         void    (*init_apic_ldr)(void);
314         void    (*ioapic_phys_id_map)(physid_mask_t *phys_map, physid_mask_t *retmap);
315         void    (*setup_apic_routing)(void);
316         int     (*cpu_present_to_apicid)(int mps_cpu);
317         void    (*apicid_to_cpu_present)(int phys_apicid, physid_mask_t *retmap);
318         int     (*check_phys_apicid_present)(int phys_apicid);
319         int     (*phys_pkg_id)(int cpuid_apic, int index_msb);
320
321         u32     (*get_apic_id)(unsigned long x);
322         u32     (*set_apic_id)(unsigned int id);
323
324         /* wakeup_secondary_cpu */
325         int     (*wakeup_secondary_cpu)(int apicid, unsigned long start_eip);
326
327         void    (*inquire_remote_apic)(int apicid);
328
329 #ifdef CONFIG_X86_32
330         /*
331          * Called very early during boot from get_smp_config().  It should
332          * return the logical apicid.  x86_[bios]_cpu_to_apicid is
333          * initialized before this function is called.
334          *
335          * If logical apicid can't be determined that early, the function
336          * may return BAD_APICID.  Logical apicid will be configured after
337          * init_apic_ldr() while bringing up CPUs.  Note that NUMA affinity
338          * won't be applied properly during early boot in this case.
339          */
340         int (*x86_32_early_logical_apicid)(int cpu);
341 #endif
342         char    *name;
343 };
344
345 /*
346  * Pointer to the local APIC driver in use on this system (there's
347  * always just one such driver in use - the kernel decides via an
348  * early probing process which one it picks - and then sticks to it):
349  */
350 extern struct apic *apic;
351
352 /*
353  * APIC drivers are probed based on how they are listed in the .apicdrivers
354  * section. So the order is important and enforced by the ordering
355  * of different apic driver files in the Makefile.
356  *
357  * For the files having two apic drivers, we use apic_drivers()
358  * to enforce the order with in them.
359  */
360 #define apic_driver(sym)                                        \
361         static const struct apic *__apicdrivers_##sym __used            \
362         __aligned(sizeof(struct apic *))                        \
363         __section(.apicdrivers) = { &sym }
364
365 #define apic_drivers(sym1, sym2)                                        \
366         static struct apic *__apicdrivers_##sym1##sym2[2] __used        \
367         __aligned(sizeof(struct apic *))                                \
368         __section(.apicdrivers) = { &sym1, &sym2 }
369
370 extern struct apic *__apicdrivers[], *__apicdrivers_end[];
371
372 /*
373  * APIC functionality to boot other CPUs - only used on SMP:
374  */
375 #ifdef CONFIG_SMP
376 extern int wakeup_secondary_cpu_via_nmi(int apicid, unsigned long start_eip);
377 extern int lapic_can_unplug_cpu(void);
378 #endif
379
380 #ifdef CONFIG_X86_LOCAL_APIC
381
382 static inline u32 apic_read(u32 reg)
383 {
384         return apic->read(reg);
385 }
386
387 static inline void apic_write(u32 reg, u32 val)
388 {
389         apic->write(reg, val);
390 }
391
392 static inline void apic_eoi(void)
393 {
394         apic->eoi_write(APIC_EOI, APIC_EOI_ACK);
395 }
396
397 static inline u64 apic_icr_read(void)
398 {
399         return apic->icr_read();
400 }
401
402 static inline void apic_icr_write(u32 low, u32 high)
403 {
404         apic->icr_write(low, high);
405 }
406
407 static inline void apic_wait_icr_idle(void)
408 {
409         apic->wait_icr_idle();
410 }
411
412 static inline u32 safe_apic_wait_icr_idle(void)
413 {
414         return apic->safe_wait_icr_idle();
415 }
416
417 extern void __init apic_set_eoi_write(void (*eoi_write)(u32 reg, u32 v));
418
419 #else /* CONFIG_X86_LOCAL_APIC */
420
421 static inline u32 apic_read(u32 reg) { return 0; }
422 static inline void apic_write(u32 reg, u32 val) { }
423 static inline void apic_eoi(void) { }
424 static inline u64 apic_icr_read(void) { return 0; }
425 static inline void apic_icr_write(u32 low, u32 high) { }
426 static inline void apic_wait_icr_idle(void) { }
427 static inline u32 safe_apic_wait_icr_idle(void) { return 0; }
428 static inline void apic_set_eoi_write(void (*eoi_write)(u32 reg, u32 v)) {}
429
430 #endif /* CONFIG_X86_LOCAL_APIC */
431
432 extern void apic_ack_irq(struct irq_data *data);
433
434 static inline void ack_APIC_irq(void)
435 {
436         /*
437          * ack_APIC_irq() actually gets compiled as a single instruction
438          * ... yummie.
439          */
440         apic_eoi();
441 }
442
443
444 static inline bool lapic_vector_set_in_irr(unsigned int vector)
445 {
446         u32 irr = apic_read(APIC_IRR + (vector / 32 * 0x10));
447
448         return !!(irr & (1U << (vector % 32)));
449 }
450
451 static inline unsigned default_get_apic_id(unsigned long x)
452 {
453         unsigned int ver = GET_APIC_VERSION(apic_read(APIC_LVR));
454
455         if (APIC_XAPIC(ver) || boot_cpu_has(X86_FEATURE_EXTD_APICID))
456                 return (x >> 24) & 0xFF;
457         else
458                 return (x >> 24) & 0x0F;
459 }
460
461 /*
462  * Warm reset vector position:
463  */
464 #define TRAMPOLINE_PHYS_LOW             0x467
465 #define TRAMPOLINE_PHYS_HIGH            0x469
466
467 #ifdef CONFIG_X86_64
468 extern void apic_send_IPI_self(int vector);
469
470 DECLARE_PER_CPU(int, x2apic_extra_bits);
471 #endif
472
473 extern void generic_bigsmp_probe(void);
474
475 #ifdef CONFIG_X86_LOCAL_APIC
476
477 #include <asm/smp.h>
478
479 #define APIC_DFR_VALUE  (APIC_DFR_FLAT)
480
481 DECLARE_EARLY_PER_CPU_READ_MOSTLY(u16, x86_bios_cpu_apicid);
482
483 extern struct apic apic_noop;
484
485 static inline unsigned int read_apic_id(void)
486 {
487         unsigned int reg = apic_read(APIC_ID);
488
489         return apic->get_apic_id(reg);
490 }
491
492 extern int default_apic_id_valid(u32 apicid);
493 extern int default_acpi_madt_oem_check(char *, char *);
494 extern void default_setup_apic_routing(void);
495
496 extern u32 apic_default_calc_apicid(unsigned int cpu);
497 extern u32 apic_flat_calc_apicid(unsigned int cpu);
498
499 extern bool default_check_apicid_used(physid_mask_t *map, int apicid);
500 extern void default_ioapic_phys_id_map(physid_mask_t *phys_map, physid_mask_t *retmap);
501 extern int default_cpu_present_to_apicid(int mps_cpu);
502 extern int default_check_phys_apicid_present(int phys_apicid);
503
504 #endif /* CONFIG_X86_LOCAL_APIC */
505
506 #ifdef CONFIG_SMP
507 bool apic_id_is_primary_thread(unsigned int id);
508 #else
509 static inline bool apic_id_is_primary_thread(unsigned int id) { return false; }
510 #endif
511
512 extern void irq_enter(void);
513 extern void irq_exit(void);
514
515 static inline void entering_irq(void)
516 {
517         irq_enter();
518         kvm_set_cpu_l1tf_flush_l1d();
519 }
520
521 static inline void entering_ack_irq(void)
522 {
523         entering_irq();
524         ack_APIC_irq();
525 }
526
527 static inline void ipi_entering_ack_irq(void)
528 {
529         irq_enter();
530         ack_APIC_irq();
531         kvm_set_cpu_l1tf_flush_l1d();
532 }
533
534 static inline void exiting_irq(void)
535 {
536         irq_exit();
537 }
538
539 static inline void exiting_ack_irq(void)
540 {
541         ack_APIC_irq();
542         irq_exit();
543 }
544
545 extern void ioapic_zap_locks(void);
546
547 #endif /* _ASM_X86_APIC_H */