GNU Linux-libre 6.5.10-gnu
[releases.git] / arch / powerpc / kernel / pci-common.c
1 // SPDX-License-Identifier: GPL-2.0-or-later
2 /*
3  * Contains common pci routines for ALL ppc platform
4  * (based on pci_32.c and pci_64.c)
5  *
6  * Port for PPC64 David Engebretsen, IBM Corp.
7  * Contains common pci routines for ppc64 platform, pSeries and iSeries brands.
8  *
9  * Copyright (C) 2003 Anton Blanchard <anton@au.ibm.com>, IBM
10  *   Rework, based on alpha PCI code.
11  *
12  * Common pmac/prep/chrp pci routines. -- Cort
13  */
14
15 #include <linux/kernel.h>
16 #include <linux/pci.h>
17 #include <linux/string.h>
18 #include <linux/init.h>
19 #include <linux/delay.h>
20 #include <linux/export.h>
21 #include <linux/of_address.h>
22 #include <linux/of_pci.h>
23 #include <linux/mm.h>
24 #include <linux/shmem_fs.h>
25 #include <linux/list.h>
26 #include <linux/syscalls.h>
27 #include <linux/irq.h>
28 #include <linux/vmalloc.h>
29 #include <linux/slab.h>
30 #include <linux/vgaarb.h>
31 #include <linux/numa.h>
32 #include <linux/msi.h>
33 #include <linux/irqdomain.h>
34
35 #include <asm/processor.h>
36 #include <asm/io.h>
37 #include <asm/pci-bridge.h>
38 #include <asm/byteorder.h>
39 #include <asm/machdep.h>
40 #include <asm/ppc-pci.h>
41 #include <asm/eeh.h>
42 #include <asm/setup.h>
43
44 #include "../../../drivers/pci/pci.h"
45
46 /* hose_spinlock protects accesses to the phb_bitmap. */
47 static DEFINE_SPINLOCK(hose_spinlock);
48 LIST_HEAD(hose_list);
49
50 /* For dynamic PHB numbering on get_phb_number(): max number of PHBs. */
51 #define MAX_PHBS 0x10000
52
53 /*
54  * For dynamic PHB numbering: used/free PHBs tracking bitmap.
55  * Accesses to this bitmap should be protected by hose_spinlock.
56  */
57 static DECLARE_BITMAP(phb_bitmap, MAX_PHBS);
58
59 /* ISA Memory physical address */
60 resource_size_t isa_mem_base;
61 EXPORT_SYMBOL(isa_mem_base);
62
63
64 static const struct dma_map_ops *pci_dma_ops;
65
66 void __init set_pci_dma_ops(const struct dma_map_ops *dma_ops)
67 {
68         pci_dma_ops = dma_ops;
69 }
70
71 static int get_phb_number(struct device_node *dn)
72 {
73         int ret, phb_id = -1;
74         u64 prop;
75
76         /*
77          * Try fixed PHB numbering first, by checking archs and reading
78          * the respective device-tree properties. Firstly, try reading
79          * standard "linux,pci-domain", then try reading "ibm,opal-phbid"
80          * (only present in powernv OPAL environment), then try device-tree
81          * alias and as the last try to use lower bits of "reg" property.
82          */
83         ret = of_get_pci_domain_nr(dn);
84         if (ret >= 0) {
85                 prop = ret;
86                 ret = 0;
87         }
88         if (ret)
89                 ret = of_property_read_u64(dn, "ibm,opal-phbid", &prop);
90
91         if (ret) {
92                 ret = of_alias_get_id(dn, "pci");
93                 if (ret >= 0) {
94                         prop = ret;
95                         ret = 0;
96                 }
97         }
98         if (ret) {
99                 u32 prop_32;
100                 ret = of_property_read_u32_index(dn, "reg", 1, &prop_32);
101                 prop = prop_32;
102         }
103
104         if (!ret)
105                 phb_id = (int)(prop & (MAX_PHBS - 1));
106
107         spin_lock(&hose_spinlock);
108
109         /* We need to be sure to not use the same PHB number twice. */
110         if ((phb_id >= 0) && !test_and_set_bit(phb_id, phb_bitmap))
111                 goto out_unlock;
112
113         /* If everything fails then fallback to dynamic PHB numbering. */
114         phb_id = find_first_zero_bit(phb_bitmap, MAX_PHBS);
115         BUG_ON(phb_id >= MAX_PHBS);
116         set_bit(phb_id, phb_bitmap);
117
118 out_unlock:
119         spin_unlock(&hose_spinlock);
120
121         return phb_id;
122 }
123
124 struct pci_controller *pcibios_alloc_controller(struct device_node *dev)
125 {
126         struct pci_controller *phb;
127
128         phb = zalloc_maybe_bootmem(sizeof(struct pci_controller), GFP_KERNEL);
129         if (phb == NULL)
130                 return NULL;
131
132         phb->global_number = get_phb_number(dev);
133
134         spin_lock(&hose_spinlock);
135         list_add_tail(&phb->list_node, &hose_list);
136         spin_unlock(&hose_spinlock);
137
138         phb->dn = of_node_get(dev);
139         phb->is_dynamic = slab_is_available();
140 #ifdef CONFIG_PPC64
141         if (dev) {
142                 int nid = of_node_to_nid(dev);
143
144                 if (nid < 0 || !node_online(nid))
145                         nid = NUMA_NO_NODE;
146
147                 PHB_SET_NODE(phb, nid);
148         }
149 #endif
150         return phb;
151 }
152 EXPORT_SYMBOL_GPL(pcibios_alloc_controller);
153
154 void pcibios_free_controller(struct pci_controller *phb)
155 {
156         spin_lock(&hose_spinlock);
157
158         /* Clear bit of phb_bitmap to allow reuse of this PHB number. */
159         if (phb->global_number < MAX_PHBS)
160                 clear_bit(phb->global_number, phb_bitmap);
161         of_node_put(phb->dn);
162         list_del(&phb->list_node);
163         spin_unlock(&hose_spinlock);
164
165         if (phb->is_dynamic)
166                 kfree(phb);
167 }
168 EXPORT_SYMBOL_GPL(pcibios_free_controller);
169
170 /*
171  * This function is used to call pcibios_free_controller()
172  * in a deferred manner: a callback from the PCI subsystem.
173  *
174  * _*DO NOT*_ call pcibios_free_controller() explicitly if
175  * this is used (or it may access an invalid *phb pointer).
176  *
177  * The callback occurs when all references to the root bus
178  * are dropped (e.g., child buses/devices and their users).
179  *
180  * It's called as .release_fn() of 'struct pci_host_bridge'
181  * which is associated with the 'struct pci_controller.bus'
182  * (root bus) - it expects .release_data to hold a pointer
183  * to 'struct pci_controller'.
184  *
185  * In order to use it, register .release_fn()/release_data
186  * like this:
187  *
188  * pci_set_host_bridge_release(bridge,
189  *                             pcibios_free_controller_deferred
190  *                             (void *) phb);
191  *
192  * e.g. in the pcibios_root_bridge_prepare() callback from
193  * pci_create_root_bus().
194  */
195 void pcibios_free_controller_deferred(struct pci_host_bridge *bridge)
196 {
197         struct pci_controller *phb = (struct pci_controller *)
198                                          bridge->release_data;
199
200         pr_debug("domain %d, dynamic %d\n", phb->global_number, phb->is_dynamic);
201
202         pcibios_free_controller(phb);
203 }
204 EXPORT_SYMBOL_GPL(pcibios_free_controller_deferred);
205
206 /*
207  * The function is used to return the minimal alignment
208  * for memory or I/O windows of the associated P2P bridge.
209  * By default, 4KiB alignment for I/O windows and 1MiB for
210  * memory windows.
211  */
212 resource_size_t pcibios_window_alignment(struct pci_bus *bus,
213                                          unsigned long type)
214 {
215         struct pci_controller *phb = pci_bus_to_host(bus);
216
217         if (phb->controller_ops.window_alignment)
218                 return phb->controller_ops.window_alignment(bus, type);
219
220         /*
221          * PCI core will figure out the default
222          * alignment: 4KiB for I/O and 1MiB for
223          * memory window.
224          */
225         return 1;
226 }
227
228 void pcibios_setup_bridge(struct pci_bus *bus, unsigned long type)
229 {
230         struct pci_controller *hose = pci_bus_to_host(bus);
231
232         if (hose->controller_ops.setup_bridge)
233                 hose->controller_ops.setup_bridge(bus, type);
234 }
235
236 void pcibios_reset_secondary_bus(struct pci_dev *dev)
237 {
238         struct pci_controller *phb = pci_bus_to_host(dev->bus);
239
240         if (phb->controller_ops.reset_secondary_bus) {
241                 phb->controller_ops.reset_secondary_bus(dev);
242                 return;
243         }
244
245         pci_reset_secondary_bus(dev);
246 }
247
248 resource_size_t pcibios_default_alignment(void)
249 {
250         if (ppc_md.pcibios_default_alignment)
251                 return ppc_md.pcibios_default_alignment();
252
253         return 0;
254 }
255
256 #ifdef CONFIG_PCI_IOV
257 resource_size_t pcibios_iov_resource_alignment(struct pci_dev *pdev, int resno)
258 {
259         if (ppc_md.pcibios_iov_resource_alignment)
260                 return ppc_md.pcibios_iov_resource_alignment(pdev, resno);
261
262         return pci_iov_resource_size(pdev, resno);
263 }
264
265 int pcibios_sriov_enable(struct pci_dev *pdev, u16 num_vfs)
266 {
267         if (ppc_md.pcibios_sriov_enable)
268                 return ppc_md.pcibios_sriov_enable(pdev, num_vfs);
269
270         return 0;
271 }
272
273 int pcibios_sriov_disable(struct pci_dev *pdev)
274 {
275         if (ppc_md.pcibios_sriov_disable)
276                 return ppc_md.pcibios_sriov_disable(pdev);
277
278         return 0;
279 }
280
281 #endif /* CONFIG_PCI_IOV */
282
283 static resource_size_t pcibios_io_size(const struct pci_controller *hose)
284 {
285 #ifdef CONFIG_PPC64
286         return hose->pci_io_size;
287 #else
288         return resource_size(&hose->io_resource);
289 #endif
290 }
291
292 int pcibios_vaddr_is_ioport(void __iomem *address)
293 {
294         int ret = 0;
295         struct pci_controller *hose;
296         resource_size_t size;
297
298         spin_lock(&hose_spinlock);
299         list_for_each_entry(hose, &hose_list, list_node) {
300                 size = pcibios_io_size(hose);
301                 if (address >= hose->io_base_virt &&
302                     address < (hose->io_base_virt + size)) {
303                         ret = 1;
304                         break;
305                 }
306         }
307         spin_unlock(&hose_spinlock);
308         return ret;
309 }
310
311 unsigned long pci_address_to_pio(phys_addr_t address)
312 {
313         struct pci_controller *hose;
314         resource_size_t size;
315         unsigned long ret = ~0;
316
317         spin_lock(&hose_spinlock);
318         list_for_each_entry(hose, &hose_list, list_node) {
319                 size = pcibios_io_size(hose);
320                 if (address >= hose->io_base_phys &&
321                     address < (hose->io_base_phys + size)) {
322                         unsigned long base =
323                                 (unsigned long)hose->io_base_virt - _IO_BASE;
324                         ret = base + (address - hose->io_base_phys);
325                         break;
326                 }
327         }
328         spin_unlock(&hose_spinlock);
329
330         return ret;
331 }
332 EXPORT_SYMBOL_GPL(pci_address_to_pio);
333
334 /*
335  * Return the domain number for this bus.
336  */
337 int pci_domain_nr(struct pci_bus *bus)
338 {
339         struct pci_controller *hose = pci_bus_to_host(bus);
340
341         return hose->global_number;
342 }
343 EXPORT_SYMBOL(pci_domain_nr);
344
345 /* This routine is meant to be used early during boot, when the
346  * PCI bus numbers have not yet been assigned, and you need to
347  * issue PCI config cycles to an OF device.
348  * It could also be used to "fix" RTAS config cycles if you want
349  * to set pci_assign_all_buses to 1 and still use RTAS for PCI
350  * config cycles.
351  */
352 struct pci_controller* pci_find_hose_for_OF_device(struct device_node* node)
353 {
354         while(node) {
355                 struct pci_controller *hose, *tmp;
356                 list_for_each_entry_safe(hose, tmp, &hose_list, list_node)
357                         if (hose->dn == node)
358                                 return hose;
359                 node = node->parent;
360         }
361         return NULL;
362 }
363
364 struct pci_controller *pci_find_controller_for_domain(int domain_nr)
365 {
366         struct pci_controller *hose;
367
368         list_for_each_entry(hose, &hose_list, list_node)
369                 if (hose->global_number == domain_nr)
370                         return hose;
371
372         return NULL;
373 }
374
375 struct pci_intx_virq {
376         int virq;
377         struct kref kref;
378         struct list_head list_node;
379 };
380
381 static LIST_HEAD(intx_list);
382 static DEFINE_MUTEX(intx_mutex);
383
384 static void ppc_pci_intx_release(struct kref *kref)
385 {
386         struct pci_intx_virq *vi = container_of(kref, struct pci_intx_virq, kref);
387
388         list_del(&vi->list_node);
389         irq_dispose_mapping(vi->virq);
390         kfree(vi);
391 }
392
393 static int ppc_pci_unmap_irq_line(struct notifier_block *nb,
394                                unsigned long action, void *data)
395 {
396         struct pci_dev *pdev = to_pci_dev(data);
397
398         if (action == BUS_NOTIFY_DEL_DEVICE) {
399                 struct pci_intx_virq *vi;
400
401                 mutex_lock(&intx_mutex);
402                 list_for_each_entry(vi, &intx_list, list_node) {
403                         if (vi->virq == pdev->irq) {
404                                 kref_put(&vi->kref, ppc_pci_intx_release);
405                                 break;
406                         }
407                 }
408                 mutex_unlock(&intx_mutex);
409         }
410
411         return NOTIFY_DONE;
412 }
413
414 static struct notifier_block ppc_pci_unmap_irq_notifier = {
415         .notifier_call = ppc_pci_unmap_irq_line,
416 };
417
418 static int ppc_pci_register_irq_notifier(void)
419 {
420         return bus_register_notifier(&pci_bus_type, &ppc_pci_unmap_irq_notifier);
421 }
422 arch_initcall(ppc_pci_register_irq_notifier);
423
424 /*
425  * Reads the interrupt pin to determine if interrupt is use by card.
426  * If the interrupt is used, then gets the interrupt line from the
427  * openfirmware and sets it in the pci_dev and pci_config line.
428  */
429 static int pci_read_irq_line(struct pci_dev *pci_dev)
430 {
431         int virq;
432         struct pci_intx_virq *vi, *vitmp;
433
434         /* Preallocate vi as rewind is complex if this fails after mapping */
435         vi = kzalloc(sizeof(struct pci_intx_virq), GFP_KERNEL);
436         if (!vi)
437                 return -1;
438
439         pr_debug("PCI: Try to map irq for %s...\n", pci_name(pci_dev));
440
441         /* Try to get a mapping from the device-tree */
442         virq = of_irq_parse_and_map_pci(pci_dev, 0, 0);
443         if (virq <= 0) {
444                 u8 line, pin;
445
446                 /* If that fails, lets fallback to what is in the config
447                  * space and map that through the default controller. We
448                  * also set the type to level low since that's what PCI
449                  * interrupts are. If your platform does differently, then
450                  * either provide a proper interrupt tree or don't use this
451                  * function.
452                  */
453                 if (pci_read_config_byte(pci_dev, PCI_INTERRUPT_PIN, &pin))
454                         goto error_exit;
455                 if (pin == 0)
456                         goto error_exit;
457                 if (pci_read_config_byte(pci_dev, PCI_INTERRUPT_LINE, &line) ||
458                     line == 0xff || line == 0) {
459                         goto error_exit;
460                 }
461                 pr_debug(" No map ! Using line %d (pin %d) from PCI config\n",
462                          line, pin);
463
464                 virq = irq_create_mapping(NULL, line);
465                 if (virq)
466                         irq_set_irq_type(virq, IRQ_TYPE_LEVEL_LOW);
467         }
468
469         if (!virq) {
470                 pr_debug(" Failed to map !\n");
471                 goto error_exit;
472         }
473
474         pr_debug(" Mapped to linux irq %d\n", virq);
475
476         pci_dev->irq = virq;
477
478         mutex_lock(&intx_mutex);
479         list_for_each_entry(vitmp, &intx_list, list_node) {
480                 if (vitmp->virq == virq) {
481                         kref_get(&vitmp->kref);
482                         kfree(vi);
483                         vi = NULL;
484                         break;
485                 }
486         }
487         if (vi) {
488                 vi->virq = virq;
489                 kref_init(&vi->kref);
490                 list_add_tail(&vi->list_node, &intx_list);
491         }
492         mutex_unlock(&intx_mutex);
493
494         return 0;
495 error_exit:
496         kfree(vi);
497         return -1;
498 }
499
500 /*
501  * Platform support for /proc/bus/pci/X/Y mmap()s.
502  *  -- paulus.
503  */
504 int pci_iobar_pfn(struct pci_dev *pdev, int bar, struct vm_area_struct *vma)
505 {
506         struct pci_controller *hose = pci_bus_to_host(pdev->bus);
507         resource_size_t ioaddr = pci_resource_start(pdev, bar);
508
509         if (!hose)
510                 return -EINVAL;
511
512         /* Convert to an offset within this PCI controller */
513         ioaddr -= (unsigned long)hose->io_base_virt - _IO_BASE;
514
515         vma->vm_pgoff += (ioaddr + hose->io_base_phys) >> PAGE_SHIFT;
516         return 0;
517 }
518
519 /*
520  * This one is used by /dev/mem and fbdev who have no clue about the
521  * PCI device, it tries to find the PCI device first and calls the
522  * above routine
523  */
524 pgprot_t pci_phys_mem_access_prot(struct file *file,
525                                   unsigned long pfn,
526                                   unsigned long size,
527                                   pgprot_t prot)
528 {
529         struct pci_dev *pdev = NULL;
530         struct resource *found = NULL;
531         resource_size_t offset = ((resource_size_t)pfn) << PAGE_SHIFT;
532         int i;
533
534         if (page_is_ram(pfn))
535                 return prot;
536
537         prot = pgprot_noncached(prot);
538         for_each_pci_dev(pdev) {
539                 for (i = 0; i <= PCI_ROM_RESOURCE; i++) {
540                         struct resource *rp = &pdev->resource[i];
541                         int flags = rp->flags;
542
543                         /* Active and same type? */
544                         if ((flags & IORESOURCE_MEM) == 0)
545                                 continue;
546                         /* In the range of this resource? */
547                         if (offset < (rp->start & PAGE_MASK) ||
548                             offset > rp->end)
549                                 continue;
550                         found = rp;
551                         break;
552                 }
553                 if (found)
554                         break;
555         }
556         if (found) {
557                 if (found->flags & IORESOURCE_PREFETCH)
558                         prot = pgprot_noncached_wc(prot);
559                 pci_dev_put(pdev);
560         }
561
562         pr_debug("PCI: Non-PCI map for %llx, prot: %lx\n",
563                  (unsigned long long)offset, pgprot_val(prot));
564
565         return prot;
566 }
567
568 /* This provides legacy IO read access on a bus */
569 int pci_legacy_read(struct pci_bus *bus, loff_t port, u32 *val, size_t size)
570 {
571         unsigned long offset;
572         struct pci_controller *hose = pci_bus_to_host(bus);
573         struct resource *rp = &hose->io_resource;
574         void __iomem *addr;
575
576         /* Check if port can be supported by that bus. We only check
577          * the ranges of the PHB though, not the bus itself as the rules
578          * for forwarding legacy cycles down bridges are not our problem
579          * here. So if the host bridge supports it, we do it.
580          */
581         offset = (unsigned long)hose->io_base_virt - _IO_BASE;
582         offset += port;
583
584         if (!(rp->flags & IORESOURCE_IO))
585                 return -ENXIO;
586         if (offset < rp->start || (offset + size) > rp->end)
587                 return -ENXIO;
588         addr = hose->io_base_virt + port;
589
590         switch(size) {
591         case 1:
592                 *((u8 *)val) = in_8(addr);
593                 return 1;
594         case 2:
595                 if (port & 1)
596                         return -EINVAL;
597                 *((u16 *)val) = in_le16(addr);
598                 return 2;
599         case 4:
600                 if (port & 3)
601                         return -EINVAL;
602                 *((u32 *)val) = in_le32(addr);
603                 return 4;
604         }
605         return -EINVAL;
606 }
607
608 /* This provides legacy IO write access on a bus */
609 int pci_legacy_write(struct pci_bus *bus, loff_t port, u32 val, size_t size)
610 {
611         unsigned long offset;
612         struct pci_controller *hose = pci_bus_to_host(bus);
613         struct resource *rp = &hose->io_resource;
614         void __iomem *addr;
615
616         /* Check if port can be supported by that bus. We only check
617          * the ranges of the PHB though, not the bus itself as the rules
618          * for forwarding legacy cycles down bridges are not our problem
619          * here. So if the host bridge supports it, we do it.
620          */
621         offset = (unsigned long)hose->io_base_virt - _IO_BASE;
622         offset += port;
623
624         if (!(rp->flags & IORESOURCE_IO))
625                 return -ENXIO;
626         if (offset < rp->start || (offset + size) > rp->end)
627                 return -ENXIO;
628         addr = hose->io_base_virt + port;
629
630         /* WARNING: The generic code is idiotic. It gets passed a pointer
631          * to what can be a 1, 2 or 4 byte quantity and always reads that
632          * as a u32, which means that we have to correct the location of
633          * the data read within those 32 bits for size 1 and 2
634          */
635         switch(size) {
636         case 1:
637                 out_8(addr, val >> 24);
638                 return 1;
639         case 2:
640                 if (port & 1)
641                         return -EINVAL;
642                 out_le16(addr, val >> 16);
643                 return 2;
644         case 4:
645                 if (port & 3)
646                         return -EINVAL;
647                 out_le32(addr, val);
648                 return 4;
649         }
650         return -EINVAL;
651 }
652
653 /* This provides legacy IO or memory mmap access on a bus */
654 int pci_mmap_legacy_page_range(struct pci_bus *bus,
655                                struct vm_area_struct *vma,
656                                enum pci_mmap_state mmap_state)
657 {
658         struct pci_controller *hose = pci_bus_to_host(bus);
659         resource_size_t offset =
660                 ((resource_size_t)vma->vm_pgoff) << PAGE_SHIFT;
661         resource_size_t size = vma->vm_end - vma->vm_start;
662         struct resource *rp;
663
664         pr_debug("pci_mmap_legacy_page_range(%04x:%02x, %s @%llx..%llx)\n",
665                  pci_domain_nr(bus), bus->number,
666                  mmap_state == pci_mmap_mem ? "MEM" : "IO",
667                  (unsigned long long)offset,
668                  (unsigned long long)(offset + size - 1));
669
670         if (mmap_state == pci_mmap_mem) {
671                 /* Hack alert !
672                  *
673                  * Because X is lame and can fail starting if it gets an error trying
674                  * to mmap legacy_mem (instead of just moving on without legacy memory
675                  * access) we fake it here by giving it anonymous memory, effectively
676                  * behaving just like /dev/zero
677                  */
678                 if ((offset + size) > hose->isa_mem_size) {
679                         printk(KERN_DEBUG
680                                "Process %s (pid:%d) mapped non-existing PCI legacy memory for 0%04x:%02x\n",
681                                current->comm, current->pid, pci_domain_nr(bus), bus->number);
682                         if (vma->vm_flags & VM_SHARED)
683                                 return shmem_zero_setup(vma);
684                         return 0;
685                 }
686                 offset += hose->isa_mem_phys;
687         } else {
688                 unsigned long io_offset = (unsigned long)hose->io_base_virt - _IO_BASE;
689                 unsigned long roffset = offset + io_offset;
690                 rp = &hose->io_resource;
691                 if (!(rp->flags & IORESOURCE_IO))
692                         return -ENXIO;
693                 if (roffset < rp->start || (roffset + size) > rp->end)
694                         return -ENXIO;
695                 offset += hose->io_base_phys;
696         }
697         pr_debug(" -> mapping phys %llx\n", (unsigned long long)offset);
698
699         vma->vm_pgoff = offset >> PAGE_SHIFT;
700         vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
701         return remap_pfn_range(vma, vma->vm_start, vma->vm_pgoff,
702                                vma->vm_end - vma->vm_start,
703                                vma->vm_page_prot);
704 }
705
706 void pci_resource_to_user(const struct pci_dev *dev, int bar,
707                           const struct resource *rsrc,
708                           resource_size_t *start, resource_size_t *end)
709 {
710         struct pci_bus_region region;
711
712         if (rsrc->flags & IORESOURCE_IO) {
713                 pcibios_resource_to_bus(dev->bus, &region,
714                                         (struct resource *) rsrc);
715                 *start = region.start;
716                 *end = region.end;
717                 return;
718         }
719
720         /* We pass a CPU physical address to userland for MMIO instead of a
721          * BAR value because X is lame and expects to be able to use that
722          * to pass to /dev/mem!
723          *
724          * That means we may have 64-bit values where some apps only expect
725          * 32 (like X itself since it thinks only Sparc has 64-bit MMIO).
726          */
727         *start = rsrc->start;
728         *end = rsrc->end;
729 }
730
731 /**
732  * pci_process_bridge_OF_ranges - Parse PCI bridge resources from device tree
733  * @hose: newly allocated pci_controller to be setup
734  * @dev: device node of the host bridge
735  * @primary: set if primary bus (32 bits only, soon to be deprecated)
736  *
737  * This function will parse the "ranges" property of a PCI host bridge device
738  * node and setup the resource mapping of a pci controller based on its
739  * content.
740  *
741  * Life would be boring if it wasn't for a few issues that we have to deal
742  * with here:
743  *
744  *   - We can only cope with one IO space range and up to 3 Memory space
745  *     ranges. However, some machines (thanks Apple !) tend to split their
746  *     space into lots of small contiguous ranges. So we have to coalesce.
747  *
748  *   - Some busses have IO space not starting at 0, which causes trouble with
749  *     the way we do our IO resource renumbering. The code somewhat deals with
750  *     it for 64 bits but I would expect problems on 32 bits.
751  *
752  *   - Some 32 bits platforms such as 4xx can have physical space larger than
753  *     32 bits so we need to use 64 bits values for the parsing
754  */
755 void pci_process_bridge_OF_ranges(struct pci_controller *hose,
756                                   struct device_node *dev, int primary)
757 {
758         int memno = 0;
759         struct resource *res;
760         struct of_pci_range range;
761         struct of_pci_range_parser parser;
762
763         printk(KERN_INFO "PCI host bridge %pOF %s ranges:\n",
764                dev, primary ? "(primary)" : "");
765
766         /* Check for ranges property */
767         if (of_pci_range_parser_init(&parser, dev))
768                 return;
769
770         /* Parse it */
771         for_each_of_pci_range(&parser, &range) {
772                 /* If we failed translation or got a zero-sized region
773                  * (some FW try to feed us with non sensical zero sized regions
774                  * such as power3 which look like some kind of attempt at exposing
775                  * the VGA memory hole)
776                  */
777                 if (range.cpu_addr == OF_BAD_ADDR || range.size == 0)
778                         continue;
779
780                 /* Act based on address space type */
781                 res = NULL;
782                 switch (range.flags & IORESOURCE_TYPE_BITS) {
783                 case IORESOURCE_IO:
784                         printk(KERN_INFO
785                                "  IO 0x%016llx..0x%016llx -> 0x%016llx\n",
786                                range.cpu_addr, range.cpu_addr + range.size - 1,
787                                range.pci_addr);
788
789                         /* We support only one IO range */
790                         if (hose->pci_io_size) {
791                                 printk(KERN_INFO
792                                        " \\--> Skipped (too many) !\n");
793                                 continue;
794                         }
795 #ifdef CONFIG_PPC32
796                         /* On 32 bits, limit I/O space to 16MB */
797                         if (range.size > 0x01000000)
798                                 range.size = 0x01000000;
799
800                         /* 32 bits needs to map IOs here */
801                         hose->io_base_virt = ioremap(range.cpu_addr,
802                                                 range.size);
803
804                         /* Expect trouble if pci_addr is not 0 */
805                         if (primary)
806                                 isa_io_base =
807                                         (unsigned long)hose->io_base_virt;
808 #endif /* CONFIG_PPC32 */
809                         /* pci_io_size and io_base_phys always represent IO
810                          * space starting at 0 so we factor in pci_addr
811                          */
812                         hose->pci_io_size = range.pci_addr + range.size;
813                         hose->io_base_phys = range.cpu_addr - range.pci_addr;
814
815                         /* Build resource */
816                         res = &hose->io_resource;
817                         range.cpu_addr = range.pci_addr;
818                         break;
819                 case IORESOURCE_MEM:
820                         printk(KERN_INFO
821                                " MEM 0x%016llx..0x%016llx -> 0x%016llx %s\n",
822                                range.cpu_addr, range.cpu_addr + range.size - 1,
823                                range.pci_addr,
824                                (range.flags & IORESOURCE_PREFETCH) ?
825                                "Prefetch" : "");
826
827                         /* We support only 3 memory ranges */
828                         if (memno >= 3) {
829                                 printk(KERN_INFO
830                                        " \\--> Skipped (too many) !\n");
831                                 continue;
832                         }
833                         /* Handles ISA memory hole space here */
834                         if (range.pci_addr == 0) {
835                                 if (primary || isa_mem_base == 0)
836                                         isa_mem_base = range.cpu_addr;
837                                 hose->isa_mem_phys = range.cpu_addr;
838                                 hose->isa_mem_size = range.size;
839                         }
840
841                         /* Build resource */
842                         hose->mem_offset[memno] = range.cpu_addr -
843                                                         range.pci_addr;
844                         res = &hose->mem_resources[memno++];
845                         break;
846                 }
847                 if (res != NULL) {
848                         res->name = dev->full_name;
849                         res->flags = range.flags;
850                         res->start = range.cpu_addr;
851                         res->end = range.cpu_addr + range.size - 1;
852                         res->parent = res->child = res->sibling = NULL;
853                 }
854         }
855 }
856
857 /* Decide whether to display the domain number in /proc */
858 int pci_proc_domain(struct pci_bus *bus)
859 {
860         struct pci_controller *hose = pci_bus_to_host(bus);
861
862         if (!pci_has_flag(PCI_ENABLE_PROC_DOMAINS))
863                 return 0;
864         if (pci_has_flag(PCI_COMPAT_DOMAIN_0))
865                 return hose->global_number != 0;
866         return 1;
867 }
868
869 int pcibios_root_bridge_prepare(struct pci_host_bridge *bridge)
870 {
871         if (ppc_md.pcibios_root_bridge_prepare)
872                 return ppc_md.pcibios_root_bridge_prepare(bridge);
873
874         return 0;
875 }
876
877 /* This header fixup will do the resource fixup for all devices as they are
878  * probed, but not for bridge ranges
879  */
880 static void pcibios_fixup_resources(struct pci_dev *dev)
881 {
882         struct pci_controller *hose = pci_bus_to_host(dev->bus);
883         struct resource *res;
884         int i;
885
886         if (!hose) {
887                 printk(KERN_ERR "No host bridge for PCI dev %s !\n",
888                        pci_name(dev));
889                 return;
890         }
891
892         if (dev->is_virtfn)
893                 return;
894
895         pci_dev_for_each_resource(dev, res, i) {
896                 struct pci_bus_region reg;
897
898                 if (!res->flags)
899                         continue;
900
901                 /* If we're going to re-assign everything, we mark all resources
902                  * as unset (and 0-base them). In addition, we mark BARs starting
903                  * at 0 as unset as well, except if PCI_PROBE_ONLY is also set
904                  * since in that case, we don't want to re-assign anything
905                  */
906                 pcibios_resource_to_bus(dev->bus, &reg, res);
907                 if (pci_has_flag(PCI_REASSIGN_ALL_RSRC) ||
908                     (reg.start == 0 && !pci_has_flag(PCI_PROBE_ONLY))) {
909                         /* Only print message if not re-assigning */
910                         if (!pci_has_flag(PCI_REASSIGN_ALL_RSRC))
911                                 pr_debug("PCI:%s Resource %d %pR is unassigned\n",
912                                          pci_name(dev), i, res);
913                         res->end -= res->start;
914                         res->start = 0;
915                         res->flags |= IORESOURCE_UNSET;
916                         continue;
917                 }
918
919                 pr_debug("PCI:%s Resource %d %pR\n", pci_name(dev), i, res);
920         }
921
922         /* Call machine specific resource fixup */
923         if (ppc_md.pcibios_fixup_resources)
924                 ppc_md.pcibios_fixup_resources(dev);
925 }
926 DECLARE_PCI_FIXUP_HEADER(PCI_ANY_ID, PCI_ANY_ID, pcibios_fixup_resources);
927
928 /* This function tries to figure out if a bridge resource has been initialized
929  * by the firmware or not. It doesn't have to be absolutely bullet proof, but
930  * things go more smoothly when it gets it right. It should covers cases such
931  * as Apple "closed" bridge resources and bare-metal pSeries unassigned bridges
932  */
933 static int pcibios_uninitialized_bridge_resource(struct pci_bus *bus,
934                                                  struct resource *res)
935 {
936         struct pci_controller *hose = pci_bus_to_host(bus);
937         struct pci_dev *dev = bus->self;
938         resource_size_t offset;
939         struct pci_bus_region region;
940         u16 command;
941         int i;
942
943         /* We don't do anything if PCI_PROBE_ONLY is set */
944         if (pci_has_flag(PCI_PROBE_ONLY))
945                 return 0;
946
947         /* Job is a bit different between memory and IO */
948         if (res->flags & IORESOURCE_MEM) {
949                 pcibios_resource_to_bus(dev->bus, &region, res);
950
951                 /* If the BAR is non-0 then it's probably been initialized */
952                 if (region.start != 0)
953                         return 0;
954
955                 /* The BAR is 0, let's check if memory decoding is enabled on
956                  * the bridge. If not, we consider it unassigned
957                  */
958                 pci_read_config_word(dev, PCI_COMMAND, &command);
959                 if ((command & PCI_COMMAND_MEMORY) == 0)
960                         return 1;
961
962                 /* Memory decoding is enabled and the BAR is 0. If any of the bridge
963                  * resources covers that starting address (0 then it's good enough for
964                  * us for memory space)
965                  */
966                 for (i = 0; i < 3; i++) {
967                         if ((hose->mem_resources[i].flags & IORESOURCE_MEM) &&
968                             hose->mem_resources[i].start == hose->mem_offset[i])
969                                 return 0;
970                 }
971
972                 /* Well, it starts at 0 and we know it will collide so we may as
973                  * well consider it as unassigned. That covers the Apple case.
974                  */
975                 return 1;
976         } else {
977                 /* If the BAR is non-0, then we consider it assigned */
978                 offset = (unsigned long)hose->io_base_virt - _IO_BASE;
979                 if (((res->start - offset) & 0xfffffffful) != 0)
980                         return 0;
981
982                 /* Here, we are a bit different than memory as typically IO space
983                  * starting at low addresses -is- valid. What we do instead if that
984                  * we consider as unassigned anything that doesn't have IO enabled
985                  * in the PCI command register, and that's it.
986                  */
987                 pci_read_config_word(dev, PCI_COMMAND, &command);
988                 if (command & PCI_COMMAND_IO)
989                         return 0;
990
991                 /* It's starting at 0 and IO is disabled in the bridge, consider
992                  * it unassigned
993                  */
994                 return 1;
995         }
996 }
997
998 /* Fixup resources of a PCI<->PCI bridge */
999 static void pcibios_fixup_bridge(struct pci_bus *bus)
1000 {
1001         struct resource *res;
1002         int i;
1003
1004         struct pci_dev *dev = bus->self;
1005
1006         pci_bus_for_each_resource(bus, res, i) {
1007                 if (!res || !res->flags)
1008                         continue;
1009                 if (i >= 3 && bus->self->transparent)
1010                         continue;
1011
1012                 /* If we're going to reassign everything, we can
1013                  * shrink the P2P resource to have size as being
1014                  * of 0 in order to save space.
1015                  */
1016                 if (pci_has_flag(PCI_REASSIGN_ALL_RSRC)) {
1017                         res->flags |= IORESOURCE_UNSET;
1018                         res->start = 0;
1019                         res->end = -1;
1020                         continue;
1021                 }
1022
1023                 pr_debug("PCI:%s Bus rsrc %d %pR\n", pci_name(dev), i, res);
1024
1025                 /* Try to detect uninitialized P2P bridge resources,
1026                  * and clear them out so they get re-assigned later
1027                  */
1028                 if (pcibios_uninitialized_bridge_resource(bus, res)) {
1029                         res->flags = 0;
1030                         pr_debug("PCI:%s            (unassigned)\n", pci_name(dev));
1031                 }
1032         }
1033 }
1034
1035 void pcibios_setup_bus_self(struct pci_bus *bus)
1036 {
1037         struct pci_controller *phb;
1038
1039         /* Fix up the bus resources for P2P bridges */
1040         if (bus->self != NULL)
1041                 pcibios_fixup_bridge(bus);
1042
1043         /* Platform specific bus fixups. This is currently only used
1044          * by fsl_pci and I'm hoping to get rid of it at some point
1045          */
1046         if (ppc_md.pcibios_fixup_bus)
1047                 ppc_md.pcibios_fixup_bus(bus);
1048
1049         /* Setup bus DMA mappings */
1050         phb = pci_bus_to_host(bus);
1051         if (phb->controller_ops.dma_bus_setup)
1052                 phb->controller_ops.dma_bus_setup(bus);
1053 }
1054
1055 void pcibios_bus_add_device(struct pci_dev *dev)
1056 {
1057         struct pci_controller *phb;
1058         /* Fixup NUMA node as it may not be setup yet by the generic
1059          * code and is needed by the DMA init
1060          */
1061         set_dev_node(&dev->dev, pcibus_to_node(dev->bus));
1062
1063         /* Hook up default DMA ops */
1064         set_dma_ops(&dev->dev, pci_dma_ops);
1065         dev->dev.archdata.dma_offset = PCI_DRAM_OFFSET;
1066
1067         /* Additional platform DMA/iommu setup */
1068         phb = pci_bus_to_host(dev->bus);
1069         if (phb->controller_ops.dma_dev_setup)
1070                 phb->controller_ops.dma_dev_setup(dev);
1071
1072         /* Read default IRQs and fixup if necessary */
1073         pci_read_irq_line(dev);
1074         if (ppc_md.pci_irq_fixup)
1075                 ppc_md.pci_irq_fixup(dev);
1076
1077         if (ppc_md.pcibios_bus_add_device)
1078                 ppc_md.pcibios_bus_add_device(dev);
1079 }
1080
1081 int pcibios_device_add(struct pci_dev *dev)
1082 {
1083         struct irq_domain *d;
1084
1085 #ifdef CONFIG_PCI_IOV
1086         if (ppc_md.pcibios_fixup_sriov)
1087                 ppc_md.pcibios_fixup_sriov(dev);
1088 #endif /* CONFIG_PCI_IOV */
1089
1090         d = dev_get_msi_domain(&dev->bus->dev);
1091         if (d)
1092                 dev_set_msi_domain(&dev->dev, d);
1093         return 0;
1094 }
1095
1096 void pcibios_set_master(struct pci_dev *dev)
1097 {
1098         /* No special bus mastering setup handling */
1099 }
1100
1101 void pcibios_fixup_bus(struct pci_bus *bus)
1102 {
1103         /* When called from the generic PCI probe, read PCI<->PCI bridge
1104          * bases. This is -not- called when generating the PCI tree from
1105          * the OF device-tree.
1106          */
1107         pci_read_bridge_bases(bus);
1108
1109         /* Now fixup the bus */
1110         pcibios_setup_bus_self(bus);
1111 }
1112 EXPORT_SYMBOL(pcibios_fixup_bus);
1113
1114 static int skip_isa_ioresource_align(struct pci_dev *dev)
1115 {
1116         if (pci_has_flag(PCI_CAN_SKIP_ISA_ALIGN) &&
1117             !(dev->bus->bridge_ctl & PCI_BRIDGE_CTL_ISA))
1118                 return 1;
1119         return 0;
1120 }
1121
1122 /*
1123  * We need to avoid collisions with `mirrored' VGA ports
1124  * and other strange ISA hardware, so we always want the
1125  * addresses to be allocated in the 0x000-0x0ff region
1126  * modulo 0x400.
1127  *
1128  * Why? Because some silly external IO cards only decode
1129  * the low 10 bits of the IO address. The 0x00-0xff region
1130  * is reserved for motherboard devices that decode all 16
1131  * bits, so it's ok to allocate at, say, 0x2800-0x28ff,
1132  * but we want to try to avoid allocating at 0x2900-0x2bff
1133  * which might have be mirrored at 0x0100-0x03ff..
1134  */
1135 resource_size_t pcibios_align_resource(void *data, const struct resource *res,
1136                                 resource_size_t size, resource_size_t align)
1137 {
1138         struct pci_dev *dev = data;
1139         resource_size_t start = res->start;
1140
1141         if (res->flags & IORESOURCE_IO) {
1142                 if (skip_isa_ioresource_align(dev))
1143                         return start;
1144                 if (start & 0x300)
1145                         start = (start + 0x3ff) & ~0x3ff;
1146         }
1147
1148         return start;
1149 }
1150 EXPORT_SYMBOL(pcibios_align_resource);
1151
1152 /*
1153  * Reparent resource children of pr that conflict with res
1154  * under res, and make res replace those children.
1155  */
1156 static int reparent_resources(struct resource *parent,
1157                                      struct resource *res)
1158 {
1159         struct resource *p, **pp;
1160         struct resource **firstpp = NULL;
1161
1162         for (pp = &parent->child; (p = *pp) != NULL; pp = &p->sibling) {
1163                 if (p->end < res->start)
1164                         continue;
1165                 if (res->end < p->start)
1166                         break;
1167                 if (p->start < res->start || p->end > res->end)
1168                         return -1;      /* not completely contained */
1169                 if (firstpp == NULL)
1170                         firstpp = pp;
1171         }
1172         if (firstpp == NULL)
1173                 return -1;      /* didn't find any conflicting entries? */
1174         res->parent = parent;
1175         res->child = *firstpp;
1176         res->sibling = *pp;
1177         *firstpp = res;
1178         *pp = NULL;
1179         for (p = res->child; p != NULL; p = p->sibling) {
1180                 p->parent = res;
1181                 pr_debug("PCI: Reparented %s %pR under %s\n",
1182                          p->name, p, res->name);
1183         }
1184         return 0;
1185 }
1186
1187 /*
1188  *  Handle resources of PCI devices.  If the world were perfect, we could
1189  *  just allocate all the resource regions and do nothing more.  It isn't.
1190  *  On the other hand, we cannot just re-allocate all devices, as it would
1191  *  require us to know lots of host bridge internals.  So we attempt to
1192  *  keep as much of the original configuration as possible, but tweak it
1193  *  when it's found to be wrong.
1194  *
1195  *  Known BIOS problems we have to work around:
1196  *      - I/O or memory regions not configured
1197  *      - regions configured, but not enabled in the command register
1198  *      - bogus I/O addresses above 64K used
1199  *      - expansion ROMs left enabled (this may sound harmless, but given
1200  *        the fact the PCI specs explicitly allow address decoders to be
1201  *        shared between expansion ROMs and other resource regions, it's
1202  *        at least dangerous)
1203  *
1204  *  Our solution:
1205  *      (1) Allocate resources for all buses behind PCI-to-PCI bridges.
1206  *          This gives us fixed barriers on where we can allocate.
1207  *      (2) Allocate resources for all enabled devices.  If there is
1208  *          a collision, just mark the resource as unallocated. Also
1209  *          disable expansion ROMs during this step.
1210  *      (3) Try to allocate resources for disabled devices.  If the
1211  *          resources were assigned correctly, everything goes well,
1212  *          if they weren't, they won't disturb allocation of other
1213  *          resources.
1214  *      (4) Assign new addresses to resources which were either
1215  *          not configured at all or misconfigured.  If explicitly
1216  *          requested by the user, configure expansion ROM address
1217  *          as well.
1218  */
1219
1220 static void pcibios_allocate_bus_resources(struct pci_bus *bus)
1221 {
1222         struct pci_bus *b;
1223         int i;
1224         struct resource *res, *pr;
1225
1226         pr_debug("PCI: Allocating bus resources for %04x:%02x...\n",
1227                  pci_domain_nr(bus), bus->number);
1228
1229         pci_bus_for_each_resource(bus, res, i) {
1230                 if (!res || !res->flags || res->start > res->end || res->parent)
1231                         continue;
1232
1233                 /* If the resource was left unset at this point, we clear it */
1234                 if (res->flags & IORESOURCE_UNSET)
1235                         goto clear_resource;
1236
1237                 if (bus->parent == NULL)
1238                         pr = (res->flags & IORESOURCE_IO) ?
1239                                 &ioport_resource : &iomem_resource;
1240                 else {
1241                         pr = pci_find_parent_resource(bus->self, res);
1242                         if (pr == res) {
1243                                 /* this happens when the generic PCI
1244                                  * code (wrongly) decides that this
1245                                  * bridge is transparent  -- paulus
1246                                  */
1247                                 continue;
1248                         }
1249                 }
1250
1251                 pr_debug("PCI: %s (bus %d) bridge rsrc %d: %pR, parent %p (%s)\n",
1252                          bus->self ? pci_name(bus->self) : "PHB", bus->number,
1253                          i, res, pr, (pr && pr->name) ? pr->name : "nil");
1254
1255                 if (pr && !(pr->flags & IORESOURCE_UNSET)) {
1256                         struct pci_dev *dev = bus->self;
1257
1258                         if (request_resource(pr, res) == 0)
1259                                 continue;
1260                         /*
1261                          * Must be a conflict with an existing entry.
1262                          * Move that entry (or entries) under the
1263                          * bridge resource and try again.
1264                          */
1265                         if (reparent_resources(pr, res) == 0)
1266                                 continue;
1267
1268                         if (dev && i < PCI_BRIDGE_RESOURCE_NUM &&
1269                             pci_claim_bridge_resource(dev,
1270                                                 i + PCI_BRIDGE_RESOURCES) == 0)
1271                                 continue;
1272                 }
1273                 pr_warn("PCI: Cannot allocate resource region %d of PCI bridge %d, will remap\n",
1274                         i, bus->number);
1275         clear_resource:
1276                 /* The resource might be figured out when doing
1277                  * reassignment based on the resources required
1278                  * by the downstream PCI devices. Here we set
1279                  * the size of the resource to be 0 in order to
1280                  * save more space.
1281                  */
1282                 res->start = 0;
1283                 res->end = -1;
1284                 res->flags = 0;
1285         }
1286
1287         list_for_each_entry(b, &bus->children, node)
1288                 pcibios_allocate_bus_resources(b);
1289 }
1290
1291 static inline void alloc_resource(struct pci_dev *dev, int idx)
1292 {
1293         struct resource *pr, *r = &dev->resource[idx];
1294
1295         pr_debug("PCI: Allocating %s: Resource %d: %pR\n",
1296                  pci_name(dev), idx, r);
1297
1298         pr = pci_find_parent_resource(dev, r);
1299         if (!pr || (pr->flags & IORESOURCE_UNSET) ||
1300             request_resource(pr, r) < 0) {
1301                 printk(KERN_WARNING "PCI: Cannot allocate resource region %d"
1302                        " of device %s, will remap\n", idx, pci_name(dev));
1303                 if (pr)
1304                         pr_debug("PCI:  parent is %p: %pR\n", pr, pr);
1305                 /* We'll assign a new address later */
1306                 r->flags |= IORESOURCE_UNSET;
1307                 r->end -= r->start;
1308                 r->start = 0;
1309         }
1310 }
1311
1312 static void __init pcibios_allocate_resources(int pass)
1313 {
1314         struct pci_dev *dev = NULL;
1315         int idx, disabled;
1316         u16 command;
1317         struct resource *r;
1318
1319         for_each_pci_dev(dev) {
1320                 pci_read_config_word(dev, PCI_COMMAND, &command);
1321                 for (idx = 0; idx <= PCI_ROM_RESOURCE; idx++) {
1322                         r = &dev->resource[idx];
1323                         if (r->parent)          /* Already allocated */
1324                                 continue;
1325                         if (!r->flags || (r->flags & IORESOURCE_UNSET))
1326                                 continue;       /* Not assigned at all */
1327                         /* We only allocate ROMs on pass 1 just in case they
1328                          * have been screwed up by firmware
1329                          */
1330                         if (idx == PCI_ROM_RESOURCE )
1331                                 disabled = 1;
1332                         if (r->flags & IORESOURCE_IO)
1333                                 disabled = !(command & PCI_COMMAND_IO);
1334                         else
1335                                 disabled = !(command & PCI_COMMAND_MEMORY);
1336                         if (pass == disabled)
1337                                 alloc_resource(dev, idx);
1338                 }
1339                 if (pass)
1340                         continue;
1341                 r = &dev->resource[PCI_ROM_RESOURCE];
1342                 if (r->flags) {
1343                         /* Turn the ROM off, leave the resource region,
1344                          * but keep it unregistered.
1345                          */
1346                         u32 reg;
1347                         pci_read_config_dword(dev, dev->rom_base_reg, &reg);
1348                         if (reg & PCI_ROM_ADDRESS_ENABLE) {
1349                                 pr_debug("PCI: Switching off ROM of %s\n",
1350                                          pci_name(dev));
1351                                 r->flags &= ~IORESOURCE_ROM_ENABLE;
1352                                 pci_write_config_dword(dev, dev->rom_base_reg,
1353                                                        reg & ~PCI_ROM_ADDRESS_ENABLE);
1354                         }
1355                 }
1356         }
1357 }
1358
1359 static void __init pcibios_reserve_legacy_regions(struct pci_bus *bus)
1360 {
1361         struct pci_controller *hose = pci_bus_to_host(bus);
1362         resource_size_t offset;
1363         struct resource *res, *pres;
1364         int i;
1365
1366         pr_debug("Reserving legacy ranges for domain %04x\n", pci_domain_nr(bus));
1367
1368         /* Check for IO */
1369         if (!(hose->io_resource.flags & IORESOURCE_IO))
1370                 goto no_io;
1371         offset = (unsigned long)hose->io_base_virt - _IO_BASE;
1372         res = kzalloc(sizeof(struct resource), GFP_KERNEL);
1373         BUG_ON(res == NULL);
1374         res->name = "Legacy IO";
1375         res->flags = IORESOURCE_IO;
1376         res->start = offset;
1377         res->end = (offset + 0xfff) & 0xfffffffful;
1378         pr_debug("Candidate legacy IO: %pR\n", res);
1379         if (request_resource(&hose->io_resource, res)) {
1380                 printk(KERN_DEBUG
1381                        "PCI %04x:%02x Cannot reserve Legacy IO %pR\n",
1382                        pci_domain_nr(bus), bus->number, res);
1383                 kfree(res);
1384         }
1385
1386  no_io:
1387         /* Check for memory */
1388         for (i = 0; i < 3; i++) {
1389                 pres = &hose->mem_resources[i];
1390                 offset = hose->mem_offset[i];
1391                 if (!(pres->flags & IORESOURCE_MEM))
1392                         continue;
1393                 pr_debug("hose mem res: %pR\n", pres);
1394                 if ((pres->start - offset) <= 0xa0000 &&
1395                     (pres->end - offset) >= 0xbffff)
1396                         break;
1397         }
1398         if (i >= 3)
1399                 return;
1400         res = kzalloc(sizeof(struct resource), GFP_KERNEL);
1401         BUG_ON(res == NULL);
1402         res->name = "Legacy VGA memory";
1403         res->flags = IORESOURCE_MEM;
1404         res->start = 0xa0000 + offset;
1405         res->end = 0xbffff + offset;
1406         pr_debug("Candidate VGA memory: %pR\n", res);
1407         if (request_resource(pres, res)) {
1408                 printk(KERN_DEBUG
1409                        "PCI %04x:%02x Cannot reserve VGA memory %pR\n",
1410                        pci_domain_nr(bus), bus->number, res);
1411                 kfree(res);
1412         }
1413 }
1414
1415 void __init pcibios_resource_survey(void)
1416 {
1417         struct pci_bus *b;
1418
1419         /* Allocate and assign resources */
1420         list_for_each_entry(b, &pci_root_buses, node)
1421                 pcibios_allocate_bus_resources(b);
1422         if (!pci_has_flag(PCI_REASSIGN_ALL_RSRC)) {
1423                 pcibios_allocate_resources(0);
1424                 pcibios_allocate_resources(1);
1425         }
1426
1427         /* Before we start assigning unassigned resource, we try to reserve
1428          * the low IO area and the VGA memory area if they intersect the
1429          * bus available resources to avoid allocating things on top of them
1430          */
1431         if (!pci_has_flag(PCI_PROBE_ONLY)) {
1432                 list_for_each_entry(b, &pci_root_buses, node)
1433                         pcibios_reserve_legacy_regions(b);
1434         }
1435
1436         /* Now, if the platform didn't decide to blindly trust the firmware,
1437          * we proceed to assigning things that were left unassigned
1438          */
1439         if (!pci_has_flag(PCI_PROBE_ONLY)) {
1440                 pr_debug("PCI: Assigning unassigned resources...\n");
1441                 pci_assign_unassigned_resources();
1442         }
1443 }
1444
1445 /* This is used by the PCI hotplug driver to allocate resource
1446  * of newly plugged busses. We can try to consolidate with the
1447  * rest of the code later, for now, keep it as-is as our main
1448  * resource allocation function doesn't deal with sub-trees yet.
1449  */
1450 void pcibios_claim_one_bus(struct pci_bus *bus)
1451 {
1452         struct pci_dev *dev;
1453         struct pci_bus *child_bus;
1454
1455         list_for_each_entry(dev, &bus->devices, bus_list) {
1456                 struct resource *r;
1457                 int i;
1458
1459                 pci_dev_for_each_resource(dev, r, i) {
1460                         if (r->parent || !r->start || !r->flags)
1461                                 continue;
1462
1463                         pr_debug("PCI: Claiming %s: Resource %d: %pR\n",
1464                                  pci_name(dev), i, r);
1465
1466                         if (pci_claim_resource(dev, i) == 0)
1467                                 continue;
1468
1469                         pci_claim_bridge_resource(dev, i);
1470                 }
1471         }
1472
1473         list_for_each_entry(child_bus, &bus->children, node)
1474                 pcibios_claim_one_bus(child_bus);
1475 }
1476 EXPORT_SYMBOL_GPL(pcibios_claim_one_bus);
1477
1478
1479 /* pcibios_finish_adding_to_bus
1480  *
1481  * This is to be called by the hotplug code after devices have been
1482  * added to a bus, this include calling it for a PHB that is just
1483  * being added
1484  */
1485 void pcibios_finish_adding_to_bus(struct pci_bus *bus)
1486 {
1487         pr_debug("PCI: Finishing adding to hotplug bus %04x:%02x\n",
1488                  pci_domain_nr(bus), bus->number);
1489
1490         /* Allocate bus and devices resources */
1491         pcibios_allocate_bus_resources(bus);
1492         pcibios_claim_one_bus(bus);
1493         if (!pci_has_flag(PCI_PROBE_ONLY)) {
1494                 if (bus->self)
1495                         pci_assign_unassigned_bridge_resources(bus->self);
1496                 else
1497                         pci_assign_unassigned_bus_resources(bus);
1498         }
1499
1500         /* Add new devices to global lists.  Register in proc, sysfs. */
1501         pci_bus_add_devices(bus);
1502 }
1503 EXPORT_SYMBOL_GPL(pcibios_finish_adding_to_bus);
1504
1505 int pcibios_enable_device(struct pci_dev *dev, int mask)
1506 {
1507         struct pci_controller *phb = pci_bus_to_host(dev->bus);
1508
1509         if (phb->controller_ops.enable_device_hook)
1510                 if (!phb->controller_ops.enable_device_hook(dev))
1511                         return -EINVAL;
1512
1513         return pci_enable_resources(dev, mask);
1514 }
1515
1516 void pcibios_disable_device(struct pci_dev *dev)
1517 {
1518         struct pci_controller *phb = pci_bus_to_host(dev->bus);
1519
1520         if (phb->controller_ops.disable_device)
1521                 phb->controller_ops.disable_device(dev);
1522 }
1523
1524 resource_size_t pcibios_io_space_offset(struct pci_controller *hose)
1525 {
1526         return (unsigned long) hose->io_base_virt - _IO_BASE;
1527 }
1528
1529 static void pcibios_setup_phb_resources(struct pci_controller *hose,
1530                                         struct list_head *resources)
1531 {
1532         struct resource *res;
1533         resource_size_t offset;
1534         int i;
1535
1536         /* Hookup PHB IO resource */
1537         res = &hose->io_resource;
1538
1539         if (!res->flags) {
1540                 pr_debug("PCI: I/O resource not set for host"
1541                          " bridge %pOF (domain %d)\n",
1542                          hose->dn, hose->global_number);
1543         } else {
1544                 offset = pcibios_io_space_offset(hose);
1545
1546                 pr_debug("PCI: PHB IO resource    = %pR off 0x%08llx\n",
1547                          res, (unsigned long long)offset);
1548                 pci_add_resource_offset(resources, res, offset);
1549         }
1550
1551         /* Hookup PHB Memory resources */
1552         for (i = 0; i < 3; ++i) {
1553                 res = &hose->mem_resources[i];
1554                 if (!res->flags)
1555                         continue;
1556
1557                 offset = hose->mem_offset[i];
1558                 pr_debug("PCI: PHB MEM resource %d = %pR off 0x%08llx\n", i,
1559                          res, (unsigned long long)offset);
1560
1561                 pci_add_resource_offset(resources, res, offset);
1562         }
1563 }
1564
1565 /*
1566  * Null PCI config access functions, for the case when we can't
1567  * find a hose.
1568  */
1569 #define NULL_PCI_OP(rw, size, type)                                     \
1570 static int                                                              \
1571 null_##rw##_config_##size(struct pci_dev *dev, int offset, type val)    \
1572 {                                                                       \
1573         return PCIBIOS_DEVICE_NOT_FOUND;                                \
1574 }
1575
1576 static int
1577 null_read_config(struct pci_bus *bus, unsigned int devfn, int offset,
1578                  int len, u32 *val)
1579 {
1580         return PCIBIOS_DEVICE_NOT_FOUND;
1581 }
1582
1583 static int
1584 null_write_config(struct pci_bus *bus, unsigned int devfn, int offset,
1585                   int len, u32 val)
1586 {
1587         return PCIBIOS_DEVICE_NOT_FOUND;
1588 }
1589
1590 static struct pci_ops null_pci_ops =
1591 {
1592         .read = null_read_config,
1593         .write = null_write_config,
1594 };
1595
1596 /*
1597  * These functions are used early on before PCI scanning is done
1598  * and all of the pci_dev and pci_bus structures have been created.
1599  */
1600 static struct pci_bus *
1601 fake_pci_bus(struct pci_controller *hose, int busnr)
1602 {
1603         static struct pci_bus bus;
1604
1605         if (hose == NULL) {
1606                 printk(KERN_ERR "Can't find hose for PCI bus %d!\n", busnr);
1607         }
1608         bus.number = busnr;
1609         bus.sysdata = hose;
1610         bus.ops = hose? hose->ops: &null_pci_ops;
1611         return &bus;
1612 }
1613
1614 #define EARLY_PCI_OP(rw, size, type)                                    \
1615 int early_##rw##_config_##size(struct pci_controller *hose, int bus,    \
1616                                int devfn, int offset, type value)       \
1617 {                                                                       \
1618         return pci_bus_##rw##_config_##size(fake_pci_bus(hose, bus),    \
1619                                             devfn, offset, value);      \
1620 }
1621
1622 EARLY_PCI_OP(read, byte, u8 *)
1623 EARLY_PCI_OP(read, word, u16 *)
1624 EARLY_PCI_OP(read, dword, u32 *)
1625 EARLY_PCI_OP(write, byte, u8)
1626 EARLY_PCI_OP(write, word, u16)
1627 EARLY_PCI_OP(write, dword, u32)
1628
1629 int early_find_capability(struct pci_controller *hose, int bus, int devfn,
1630                           int cap)
1631 {
1632         return pci_bus_find_capability(fake_pci_bus(hose, bus), devfn, cap);
1633 }
1634
1635 struct device_node *pcibios_get_phb_of_node(struct pci_bus *bus)
1636 {
1637         struct pci_controller *hose = bus->sysdata;
1638
1639         return of_node_get(hose->dn);
1640 }
1641
1642 /**
1643  * pci_scan_phb - Given a pci_controller, setup and scan the PCI bus
1644  * @hose: Pointer to the PCI host controller instance structure
1645  */
1646 void pcibios_scan_phb(struct pci_controller *hose)
1647 {
1648         LIST_HEAD(resources);
1649         struct pci_bus *bus;
1650         struct device_node *node = hose->dn;
1651         int mode;
1652
1653         pr_debug("PCI: Scanning PHB %pOF\n", node);
1654
1655         /* Get some IO space for the new PHB */
1656         pcibios_setup_phb_io_space(hose);
1657
1658         /* Wire up PHB bus resources */
1659         pcibios_setup_phb_resources(hose, &resources);
1660
1661         hose->busn.start = hose->first_busno;
1662         hose->busn.end   = hose->last_busno;
1663         hose->busn.flags = IORESOURCE_BUS;
1664         pci_add_resource(&resources, &hose->busn);
1665
1666         /* Create an empty bus for the toplevel */
1667         bus = pci_create_root_bus(hose->parent, hose->first_busno,
1668                                   hose->ops, hose, &resources);
1669         if (bus == NULL) {
1670                 pr_err("Failed to create bus for PCI domain %04x\n",
1671                         hose->global_number);
1672                 pci_free_resource_list(&resources);
1673                 return;
1674         }
1675         hose->bus = bus;
1676
1677         /* Get probe mode and perform scan */
1678         mode = PCI_PROBE_NORMAL;
1679         if (node && hose->controller_ops.probe_mode)
1680                 mode = hose->controller_ops.probe_mode(bus);
1681         pr_debug("    probe mode: %d\n", mode);
1682         if (mode == PCI_PROBE_DEVTREE)
1683                 of_scan_bus(node, bus);
1684
1685         if (mode == PCI_PROBE_NORMAL) {
1686                 pci_bus_update_busn_res_end(bus, 255);
1687                 hose->last_busno = pci_scan_child_bus(bus);
1688                 pci_bus_update_busn_res_end(bus, hose->last_busno);
1689         }
1690
1691         /* Platform gets a chance to do some global fixups before
1692          * we proceed to resource allocation
1693          */
1694         if (ppc_md.pcibios_fixup_phb)
1695                 ppc_md.pcibios_fixup_phb(hose);
1696
1697         /* Configure PCI Express settings */
1698         if (bus && !pci_has_flag(PCI_PROBE_ONLY)) {
1699                 struct pci_bus *child;
1700                 list_for_each_entry(child, &bus->children, node)
1701                         pcie_bus_configure_settings(child);
1702         }
1703 }
1704 EXPORT_SYMBOL_GPL(pcibios_scan_phb);
1705
1706 static void fixup_hide_host_resource_fsl(struct pci_dev *dev)
1707 {
1708         int class = dev->class >> 8;
1709         /* When configured as agent, programming interface = 1 */
1710         int prog_if = dev->class & 0xf;
1711         struct resource *r;
1712
1713         if ((class == PCI_CLASS_PROCESSOR_POWERPC ||
1714              class == PCI_CLASS_BRIDGE_OTHER) &&
1715                 (dev->hdr_type == PCI_HEADER_TYPE_NORMAL) &&
1716                 (prog_if == 0) &&
1717                 (dev->bus->parent == NULL)) {
1718                 pci_dev_for_each_resource(dev, r) {
1719                         r->start = 0;
1720                         r->end = 0;
1721                         r->flags = 0;
1722                 }
1723         }
1724 }
1725 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MOTOROLA, PCI_ANY_ID, fixup_hide_host_resource_fsl);
1726 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_FREESCALE, PCI_ANY_ID, fixup_hide_host_resource_fsl);
1727
1728
1729 static int __init discover_phbs(void)
1730 {
1731         if (ppc_md.discover_phbs)
1732                 ppc_md.discover_phbs();
1733
1734         return 0;
1735 }
1736 core_initcall(discover_phbs);