GNU Linux-libre 4.9.292-gnu1
[releases.git] / arch / parisc / include / asm / dma-mapping.h
1 #ifndef _PARISC_DMA_MAPPING_H
2 #define _PARISC_DMA_MAPPING_H
3
4 #include <asm/cacheflush.h>
5
6 /*
7 ** We need to support 4 different coherent dma models with one binary:
8 **
9 **     I/O MMU        consistent method           dma_sync behavior
10 **  =============   ======================       =======================
11 **  a) PA-7x00LC    uncachable host memory          flush/purge
12 **  b) U2/Uturn      cachable host memory              NOP
13 **  c) Ike/Astro     cachable host memory              NOP
14 **  d) EPIC/SAGA     memory on EPIC/SAGA         flush/reset DMA channel
15 **
16 ** PA-7[13]00LC processors have a GSC bus interface and no I/O MMU.
17 **
18 ** Systems (eg PCX-T workstations) that don't fall into the above
19 ** categories will need to modify the needed drivers to perform
20 ** flush/purge and allocate "regular" cacheable pages for everything.
21 */
22
23 #define DMA_ERROR_CODE  (~(dma_addr_t)0)
24
25 #ifdef CONFIG_PA11
26 extern struct dma_map_ops pcxl_dma_ops;
27 extern struct dma_map_ops pcx_dma_ops;
28 #endif
29
30 extern struct dma_map_ops *hppa_dma_ops;
31
32 static inline struct dma_map_ops *get_dma_ops(struct device *dev)
33 {
34         return hppa_dma_ops;
35 }
36
37 static inline void
38 dma_cache_sync(struct device *dev, void *vaddr, size_t size,
39                enum dma_data_direction direction)
40 {
41         if (hppa_dma_ops->sync_single_for_cpu)
42                 flush_kernel_dcache_range((unsigned long)vaddr, size);
43 }
44
45 static inline void *
46 parisc_walk_tree(struct device *dev)
47 {
48         struct device *otherdev;
49         if(likely(dev->platform_data != NULL))
50                 return dev->platform_data;
51         /* OK, just traverse the bus to find it */
52         for(otherdev = dev->parent; otherdev;
53             otherdev = otherdev->parent) {
54                 if(otherdev->platform_data) {
55                         dev->platform_data = otherdev->platform_data;
56                         break;
57                 }
58         }
59         return dev->platform_data;
60 }
61
62 #define GET_IOC(dev) ({                                 \
63         void *__pdata = parisc_walk_tree(dev);          \
64         __pdata ? HBA_DATA(__pdata)->iommu : NULL;      \
65 })
66
67 #ifdef CONFIG_IOMMU_CCIO
68 struct parisc_device;
69 struct ioc;
70 void * ccio_get_iommu(const struct parisc_device *dev);
71 int ccio_request_resource(const struct parisc_device *dev,
72                 struct resource *res);
73 int ccio_allocate_resource(const struct parisc_device *dev,
74                 struct resource *res, unsigned long size,
75                 unsigned long min, unsigned long max, unsigned long align);
76 #else /* !CONFIG_IOMMU_CCIO */
77 #define ccio_get_iommu(dev) NULL
78 #define ccio_request_resource(dev, res) insert_resource(&iomem_resource, res)
79 #define ccio_allocate_resource(dev, res, size, min, max, align) \
80                 allocate_resource(&iomem_resource, res, size, min, max, \
81                                 align, NULL, NULL)
82 #endif /* !CONFIG_IOMMU_CCIO */
83
84 #ifdef CONFIG_IOMMU_SBA
85 struct parisc_device;
86 void * sba_get_iommu(struct parisc_device *dev);
87 #endif
88
89 #endif