GNU Linux-libre 4.14.303-gnu1
[releases.git] / arch / mips / lantiq / xway / gptu.c
1 /*
2  *  This program is free software; you can redistribute it and/or modify it
3  *  under the terms of the GNU General Public License version 2 as published
4  *  by the Free Software Foundation.
5  *
6  *  Copyright (C) 2012 John Crispin <john@phrozen.org>
7  *  Copyright (C) 2012 Lantiq GmbH
8  */
9
10 #include <linux/interrupt.h>
11 #include <linux/ioport.h>
12 #include <linux/init.h>
13 #include <linux/of_platform.h>
14 #include <linux/of_irq.h>
15
16 #include <lantiq_soc.h>
17 #include "../clk.h"
18
19 /* the magic ID byte of the core */
20 #define GPTU_MAGIC      0x59
21 /* clock control register */
22 #define GPTU_CLC        0x00
23 /* id register */
24 #define GPTU_ID         0x08
25 /* interrupt node enable */
26 #define GPTU_IRNEN      0xf4
27 /* interrupt control register */
28 #define GPTU_IRCR       0xf8
29 /* interrupt capture register */
30 #define GPTU_IRNCR      0xfc
31 /* there are 3 identical blocks of 2 timers. calculate register offsets */
32 #define GPTU_SHIFT(x)   (x % 2 ? 4 : 0)
33 #define GPTU_BASE(x)    (((x >> 1) * 0x20) + 0x10)
34 /* timer control register */
35 #define GPTU_CON(x)     (GPTU_BASE(x) + GPTU_SHIFT(x) + 0x00)
36 /* timer auto reload register */
37 #define GPTU_RUN(x)     (GPTU_BASE(x) + GPTU_SHIFT(x) + 0x08)
38 /* timer manual reload register */
39 #define GPTU_RLD(x)     (GPTU_BASE(x) + GPTU_SHIFT(x) + 0x10)
40 /* timer count register */
41 #define GPTU_CNT(x)     (GPTU_BASE(x) + GPTU_SHIFT(x) + 0x18)
42
43 /* GPTU_CON(x) */
44 #define CON_CNT         BIT(2)
45 #define CON_EDGE_ANY    (BIT(7) | BIT(6))
46 #define CON_SYNC        BIT(8)
47 #define CON_CLK_INT     BIT(10)
48
49 /* GPTU_RUN(x) */
50 #define RUN_SEN         BIT(0)
51 #define RUN_RL          BIT(2)
52
53 /* set clock to runmode */
54 #define CLC_RMC         BIT(8)
55 /* bring core out of suspend */
56 #define CLC_SUSPEND     BIT(4)
57 /* the disable bit */
58 #define CLC_DISABLE     BIT(0)
59
60 #define gptu_w32(x, y)  ltq_w32((x), gptu_membase + (y))
61 #define gptu_r32(x)     ltq_r32(gptu_membase + (x))
62
63 enum gptu_timer {
64         TIMER1A = 0,
65         TIMER1B,
66         TIMER2A,
67         TIMER2B,
68         TIMER3A,
69         TIMER3B
70 };
71
72 static void __iomem *gptu_membase;
73 static struct resource irqres[6];
74
75 static irqreturn_t timer_irq_handler(int irq, void *priv)
76 {
77         int timer = irq - irqres[0].start;
78         gptu_w32(1 << timer, GPTU_IRNCR);
79         return IRQ_HANDLED;
80 }
81
82 static void gptu_hwinit(void)
83 {
84         gptu_w32(0x00, GPTU_IRNEN);
85         gptu_w32(0xff, GPTU_IRNCR);
86         gptu_w32(CLC_RMC | CLC_SUSPEND, GPTU_CLC);
87 }
88
89 static void gptu_hwexit(void)
90 {
91         gptu_w32(0x00, GPTU_IRNEN);
92         gptu_w32(0xff, GPTU_IRNCR);
93         gptu_w32(CLC_DISABLE, GPTU_CLC);
94 }
95
96 static int gptu_enable(struct clk *clk)
97 {
98         int ret = request_irq(irqres[clk->bits].start, timer_irq_handler,
99                 IRQF_TIMER, "gtpu", NULL);
100         if (ret) {
101                 pr_err("gptu: failed to request irq\n");
102                 return ret;
103         }
104
105         gptu_w32(CON_CNT | CON_EDGE_ANY | CON_SYNC | CON_CLK_INT,
106                 GPTU_CON(clk->bits));
107         gptu_w32(1, GPTU_RLD(clk->bits));
108         gptu_w32(gptu_r32(GPTU_IRNEN) | BIT(clk->bits), GPTU_IRNEN);
109         gptu_w32(RUN_SEN | RUN_RL, GPTU_RUN(clk->bits));
110         return 0;
111 }
112
113 static void gptu_disable(struct clk *clk)
114 {
115         gptu_w32(0, GPTU_RUN(clk->bits));
116         gptu_w32(0, GPTU_CON(clk->bits));
117         gptu_w32(0, GPTU_RLD(clk->bits));
118         gptu_w32(gptu_r32(GPTU_IRNEN) & ~BIT(clk->bits), GPTU_IRNEN);
119         free_irq(irqres[clk->bits].start, NULL);
120 }
121
122 static inline void clkdev_add_gptu(struct device *dev, const char *con,
123                                                         unsigned int timer)
124 {
125         struct clk *clk = kzalloc(sizeof(struct clk), GFP_KERNEL);
126
127         if (!clk)
128                 return;
129         clk->cl.dev_id = dev_name(dev);
130         clk->cl.con_id = con;
131         clk->cl.clk = clk;
132         clk->enable = gptu_enable;
133         clk->disable = gptu_disable;
134         clk->bits = timer;
135         clkdev_add(&clk->cl);
136 }
137
138 static int gptu_probe(struct platform_device *pdev)
139 {
140         struct clk *clk;
141         struct resource *res;
142
143         if (of_irq_to_resource_table(pdev->dev.of_node, irqres, 6) != 6) {
144                 dev_err(&pdev->dev, "Failed to get IRQ list\n");
145                 return -EINVAL;
146         }
147
148         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
149
150         /* remap gptu register range */
151         gptu_membase = devm_ioremap_resource(&pdev->dev, res);
152         if (IS_ERR(gptu_membase))
153                 return PTR_ERR(gptu_membase);
154
155         /* enable our clock */
156         clk = clk_get(&pdev->dev, NULL);
157         if (IS_ERR(clk)) {
158                 dev_err(&pdev->dev, "Failed to get clock\n");
159                 return -ENOENT;
160         }
161         clk_enable(clk);
162
163         /* power up the core */
164         gptu_hwinit();
165
166         /* the gptu has a ID register */
167         if (((gptu_r32(GPTU_ID) >> 8) & 0xff) != GPTU_MAGIC) {
168                 dev_err(&pdev->dev, "Failed to find magic\n");
169                 gptu_hwexit();
170                 clk_disable(clk);
171                 clk_put(clk);
172                 return -ENAVAIL;
173         }
174
175         /* register the clocks */
176         clkdev_add_gptu(&pdev->dev, "timer1a", TIMER1A);
177         clkdev_add_gptu(&pdev->dev, "timer1b", TIMER1B);
178         clkdev_add_gptu(&pdev->dev, "timer2a", TIMER2A);
179         clkdev_add_gptu(&pdev->dev, "timer2b", TIMER2B);
180         clkdev_add_gptu(&pdev->dev, "timer3a", TIMER3A);
181         clkdev_add_gptu(&pdev->dev, "timer3b", TIMER3B);
182
183         dev_info(&pdev->dev, "gptu: 6 timers loaded\n");
184
185         return 0;
186 }
187
188 static const struct of_device_id gptu_match[] = {
189         { .compatible = "lantiq,gptu-xway" },
190         {},
191 };
192
193 static struct platform_driver dma_driver = {
194         .probe = gptu_probe,
195         .driver = {
196                 .name = "gptu-xway",
197                 .of_match_table = gptu_match,
198         },
199 };
200
201 int __init gptu_init(void)
202 {
203         int ret = platform_driver_register(&dma_driver);
204
205         if (ret)
206                 pr_info("gptu: Error registering platform driver\n");
207         return ret;
208 }
209
210 arch_initcall(gptu_init);