GNU Linux-libre 4.14.251-gnu1
[releases.git] / arch / cris / include / arch-v32 / mach-a3 / mach / hwregs / iop / asm / iop_sw_cpu_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_sw_cpu_defs_asm_h
3 #define __iop_sw_cpu_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           iop_sw_cpu.r
8  * 
9  *   by ../../../tools/rdesc/bin/rdes2c -asm -outfile iop_sw_cpu_defs_asm.h iop_sw_cpu.r
10  * Any changes here will be lost.
11  *
12  * -*- buffer-read-only: t -*-
13  */
14
15 #ifndef REG_FIELD
16 #define REG_FIELD( scope, reg, field, value ) \
17   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
18 #define REG_FIELD_X_( value, shift ) ((value) << shift)
19 #endif
20
21 #ifndef REG_STATE
22 #define REG_STATE( scope, reg, field, symbolic_value ) \
23   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
24 #define REG_STATE_X_( k, shift ) (k << shift)
25 #endif
26
27 #ifndef REG_MASK
28 #define REG_MASK( scope, reg, field ) \
29   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
30 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
31 #endif
32
33 #ifndef REG_LSB
34 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
35 #endif
36
37 #ifndef REG_BIT
38 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
39 #endif
40
41 #ifndef REG_ADDR
42 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
43 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
44 #endif
45
46 #ifndef REG_ADDR_VECT
47 #define REG_ADDR_VECT( scope, inst, reg, index ) \
48          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
49                          STRIDE_##scope##_##reg )
50 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
51                           ((inst) + offs + (index) * stride)
52 #endif
53
54 /* Register r_mpu_trace, scope iop_sw_cpu, type r */
55 #define reg_iop_sw_cpu_r_mpu_trace_offset 0
56
57 /* Register r_spu_trace, scope iop_sw_cpu, type r */
58 #define reg_iop_sw_cpu_r_spu_trace_offset 4
59
60 /* Register r_spu_fsm_trace, scope iop_sw_cpu, type r */
61 #define reg_iop_sw_cpu_r_spu_fsm_trace_offset 8
62
63 /* Register rw_mc_ctrl, scope iop_sw_cpu, type rw */
64 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___lsb 0
65 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___width 1
66 #define reg_iop_sw_cpu_rw_mc_ctrl___keep_owner___bit 0
67 #define reg_iop_sw_cpu_rw_mc_ctrl___cmd___lsb 1
68 #define reg_iop_sw_cpu_rw_mc_ctrl___cmd___width 2
69 #define reg_iop_sw_cpu_rw_mc_ctrl___size___lsb 3
70 #define reg_iop_sw_cpu_rw_mc_ctrl___size___width 3
71 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu_mem___lsb 6
72 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu_mem___width 1
73 #define reg_iop_sw_cpu_rw_mc_ctrl___wr_spu_mem___bit 6
74 #define reg_iop_sw_cpu_rw_mc_ctrl_offset 12
75
76 /* Register rw_mc_data, scope iop_sw_cpu, type rw */
77 #define reg_iop_sw_cpu_rw_mc_data___val___lsb 0
78 #define reg_iop_sw_cpu_rw_mc_data___val___width 32
79 #define reg_iop_sw_cpu_rw_mc_data_offset 16
80
81 /* Register rw_mc_addr, scope iop_sw_cpu, type rw */
82 #define reg_iop_sw_cpu_rw_mc_addr_offset 20
83
84 /* Register rs_mc_data, scope iop_sw_cpu, type rs */
85 #define reg_iop_sw_cpu_rs_mc_data_offset 24
86
87 /* Register r_mc_data, scope iop_sw_cpu, type r */
88 #define reg_iop_sw_cpu_r_mc_data_offset 28
89
90 /* Register r_mc_stat, scope iop_sw_cpu, type r */
91 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___lsb 0
92 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___width 1
93 #define reg_iop_sw_cpu_r_mc_stat___busy_cpu___bit 0
94 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___lsb 1
95 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___width 1
96 #define reg_iop_sw_cpu_r_mc_stat___busy_mpu___bit 1
97 #define reg_iop_sw_cpu_r_mc_stat___busy_spu___lsb 2
98 #define reg_iop_sw_cpu_r_mc_stat___busy_spu___width 1
99 #define reg_iop_sw_cpu_r_mc_stat___busy_spu___bit 2
100 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___lsb 3
101 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___width 1
102 #define reg_iop_sw_cpu_r_mc_stat___owned_by_cpu___bit 3
103 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___lsb 4
104 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___width 1
105 #define reg_iop_sw_cpu_r_mc_stat___owned_by_mpu___bit 4
106 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu___lsb 5
107 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu___width 1
108 #define reg_iop_sw_cpu_r_mc_stat___owned_by_spu___bit 5
109 #define reg_iop_sw_cpu_r_mc_stat_offset 32
110
111 /* Register rw_bus_clr_mask, scope iop_sw_cpu, type rw */
112 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte0___lsb 0
113 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte0___width 8
114 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte1___lsb 8
115 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte1___width 8
116 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte2___lsb 16
117 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte2___width 8
118 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte3___lsb 24
119 #define reg_iop_sw_cpu_rw_bus_clr_mask___byte3___width 8
120 #define reg_iop_sw_cpu_rw_bus_clr_mask_offset 36
121
122 /* Register rw_bus_set_mask, scope iop_sw_cpu, type rw */
123 #define reg_iop_sw_cpu_rw_bus_set_mask___byte0___lsb 0
124 #define reg_iop_sw_cpu_rw_bus_set_mask___byte0___width 8
125 #define reg_iop_sw_cpu_rw_bus_set_mask___byte1___lsb 8
126 #define reg_iop_sw_cpu_rw_bus_set_mask___byte1___width 8
127 #define reg_iop_sw_cpu_rw_bus_set_mask___byte2___lsb 16
128 #define reg_iop_sw_cpu_rw_bus_set_mask___byte2___width 8
129 #define reg_iop_sw_cpu_rw_bus_set_mask___byte3___lsb 24
130 #define reg_iop_sw_cpu_rw_bus_set_mask___byte3___width 8
131 #define reg_iop_sw_cpu_rw_bus_set_mask_offset 40
132
133 /* Register rw_bus_oe_clr_mask, scope iop_sw_cpu, type rw */
134 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte0___lsb 0
135 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte0___width 1
136 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte0___bit 0
137 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte1___lsb 1
138 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte1___width 1
139 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte1___bit 1
140 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte2___lsb 2
141 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte2___width 1
142 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte2___bit 2
143 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte3___lsb 3
144 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte3___width 1
145 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask___byte3___bit 3
146 #define reg_iop_sw_cpu_rw_bus_oe_clr_mask_offset 44
147
148 /* Register rw_bus_oe_set_mask, scope iop_sw_cpu, type rw */
149 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte0___lsb 0
150 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte0___width 1
151 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte0___bit 0
152 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte1___lsb 1
153 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte1___width 1
154 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte1___bit 1
155 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte2___lsb 2
156 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte2___width 1
157 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte2___bit 2
158 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte3___lsb 3
159 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte3___width 1
160 #define reg_iop_sw_cpu_rw_bus_oe_set_mask___byte3___bit 3
161 #define reg_iop_sw_cpu_rw_bus_oe_set_mask_offset 48
162
163 /* Register r_bus_in, scope iop_sw_cpu, type r */
164 #define reg_iop_sw_cpu_r_bus_in_offset 52
165
166 /* Register rw_gio_clr_mask, scope iop_sw_cpu, type rw */
167 #define reg_iop_sw_cpu_rw_gio_clr_mask___val___lsb 0
168 #define reg_iop_sw_cpu_rw_gio_clr_mask___val___width 32
169 #define reg_iop_sw_cpu_rw_gio_clr_mask_offset 56
170
171 /* Register rw_gio_set_mask, scope iop_sw_cpu, type rw */
172 #define reg_iop_sw_cpu_rw_gio_set_mask___val___lsb 0
173 #define reg_iop_sw_cpu_rw_gio_set_mask___val___width 32
174 #define reg_iop_sw_cpu_rw_gio_set_mask_offset 60
175
176 /* Register rw_gio_oe_clr_mask, scope iop_sw_cpu, type rw */
177 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask___val___lsb 0
178 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask___val___width 32
179 #define reg_iop_sw_cpu_rw_gio_oe_clr_mask_offset 64
180
181 /* Register rw_gio_oe_set_mask, scope iop_sw_cpu, type rw */
182 #define reg_iop_sw_cpu_rw_gio_oe_set_mask___val___lsb 0
183 #define reg_iop_sw_cpu_rw_gio_oe_set_mask___val___width 32
184 #define reg_iop_sw_cpu_rw_gio_oe_set_mask_offset 68
185
186 /* Register r_gio_in, scope iop_sw_cpu, type r */
187 #define reg_iop_sw_cpu_r_gio_in_offset 72
188
189 /* Register rw_intr0_mask, scope iop_sw_cpu, type rw */
190 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___lsb 0
191 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___width 1
192 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_0___bit 0
193 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___lsb 1
194 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___width 1
195 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_1___bit 1
196 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___lsb 2
197 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___width 1
198 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_2___bit 2
199 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___lsb 3
200 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___width 1
201 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_3___bit 3
202 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___lsb 4
203 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___width 1
204 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_4___bit 4
205 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___lsb 5
206 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___width 1
207 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_5___bit 5
208 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___lsb 6
209 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___width 1
210 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_6___bit 6
211 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___lsb 7
212 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___width 1
213 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_7___bit 7
214 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___lsb 8
215 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___width 1
216 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_8___bit 8
217 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___lsb 9
218 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___width 1
219 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_9___bit 9
220 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___lsb 10
221 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___width 1
222 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_10___bit 10
223 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___lsb 11
224 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___width 1
225 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_11___bit 11
226 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___lsb 12
227 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___width 1
228 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_12___bit 12
229 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___lsb 13
230 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___width 1
231 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_13___bit 13
232 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___lsb 14
233 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___width 1
234 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_14___bit 14
235 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___lsb 15
236 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___width 1
237 #define reg_iop_sw_cpu_rw_intr0_mask___mpu_15___bit 15
238 #define reg_iop_sw_cpu_rw_intr0_mask___spu_0___lsb 16
239 #define reg_iop_sw_cpu_rw_intr0_mask___spu_0___width 1
240 #define reg_iop_sw_cpu_rw_intr0_mask___spu_0___bit 16
241 #define reg_iop_sw_cpu_rw_intr0_mask___spu_1___lsb 17
242 #define reg_iop_sw_cpu_rw_intr0_mask___spu_1___width 1
243 #define reg_iop_sw_cpu_rw_intr0_mask___spu_1___bit 17
244 #define reg_iop_sw_cpu_rw_intr0_mask___spu_2___lsb 18
245 #define reg_iop_sw_cpu_rw_intr0_mask___spu_2___width 1
246 #define reg_iop_sw_cpu_rw_intr0_mask___spu_2___bit 18
247 #define reg_iop_sw_cpu_rw_intr0_mask___spu_3___lsb 19
248 #define reg_iop_sw_cpu_rw_intr0_mask___spu_3___width 1
249 #define reg_iop_sw_cpu_rw_intr0_mask___spu_3___bit 19
250 #define reg_iop_sw_cpu_rw_intr0_mask___spu_4___lsb 20
251 #define reg_iop_sw_cpu_rw_intr0_mask___spu_4___width 1
252 #define reg_iop_sw_cpu_rw_intr0_mask___spu_4___bit 20
253 #define reg_iop_sw_cpu_rw_intr0_mask___spu_5___lsb 21
254 #define reg_iop_sw_cpu_rw_intr0_mask___spu_5___width 1
255 #define reg_iop_sw_cpu_rw_intr0_mask___spu_5___bit 21
256 #define reg_iop_sw_cpu_rw_intr0_mask___spu_6___lsb 22
257 #define reg_iop_sw_cpu_rw_intr0_mask___spu_6___width 1
258 #define reg_iop_sw_cpu_rw_intr0_mask___spu_6___bit 22
259 #define reg_iop_sw_cpu_rw_intr0_mask___spu_7___lsb 23
260 #define reg_iop_sw_cpu_rw_intr0_mask___spu_7___width 1
261 #define reg_iop_sw_cpu_rw_intr0_mask___spu_7___bit 23
262 #define reg_iop_sw_cpu_rw_intr0_mask___spu_8___lsb 24
263 #define reg_iop_sw_cpu_rw_intr0_mask___spu_8___width 1
264 #define reg_iop_sw_cpu_rw_intr0_mask___spu_8___bit 24
265 #define reg_iop_sw_cpu_rw_intr0_mask___spu_9___lsb 25
266 #define reg_iop_sw_cpu_rw_intr0_mask___spu_9___width 1
267 #define reg_iop_sw_cpu_rw_intr0_mask___spu_9___bit 25
268 #define reg_iop_sw_cpu_rw_intr0_mask___spu_10___lsb 26
269 #define reg_iop_sw_cpu_rw_intr0_mask___spu_10___width 1
270 #define reg_iop_sw_cpu_rw_intr0_mask___spu_10___bit 26
271 #define reg_iop_sw_cpu_rw_intr0_mask___spu_11___lsb 27
272 #define reg_iop_sw_cpu_rw_intr0_mask___spu_11___width 1
273 #define reg_iop_sw_cpu_rw_intr0_mask___spu_11___bit 27
274 #define reg_iop_sw_cpu_rw_intr0_mask___spu_12___lsb 28
275 #define reg_iop_sw_cpu_rw_intr0_mask___spu_12___width 1
276 #define reg_iop_sw_cpu_rw_intr0_mask___spu_12___bit 28
277 #define reg_iop_sw_cpu_rw_intr0_mask___spu_13___lsb 29
278 #define reg_iop_sw_cpu_rw_intr0_mask___spu_13___width 1
279 #define reg_iop_sw_cpu_rw_intr0_mask___spu_13___bit 29
280 #define reg_iop_sw_cpu_rw_intr0_mask___spu_14___lsb 30
281 #define reg_iop_sw_cpu_rw_intr0_mask___spu_14___width 1
282 #define reg_iop_sw_cpu_rw_intr0_mask___spu_14___bit 30
283 #define reg_iop_sw_cpu_rw_intr0_mask___spu_15___lsb 31
284 #define reg_iop_sw_cpu_rw_intr0_mask___spu_15___width 1
285 #define reg_iop_sw_cpu_rw_intr0_mask___spu_15___bit 31
286 #define reg_iop_sw_cpu_rw_intr0_mask_offset 76
287
288 /* Register rw_ack_intr0, scope iop_sw_cpu, type rw */
289 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___lsb 0
290 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___width 1
291 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_0___bit 0
292 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___lsb 1
293 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___width 1
294 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_1___bit 1
295 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___lsb 2
296 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___width 1
297 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_2___bit 2
298 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___lsb 3
299 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___width 1
300 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_3___bit 3
301 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___lsb 4
302 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___width 1
303 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_4___bit 4
304 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___lsb 5
305 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___width 1
306 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_5___bit 5
307 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___lsb 6
308 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___width 1
309 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_6___bit 6
310 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___lsb 7
311 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___width 1
312 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_7___bit 7
313 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___lsb 8
314 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___width 1
315 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_8___bit 8
316 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___lsb 9
317 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___width 1
318 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_9___bit 9
319 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___lsb 10
320 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___width 1
321 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_10___bit 10
322 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___lsb 11
323 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___width 1
324 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_11___bit 11
325 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___lsb 12
326 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___width 1
327 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_12___bit 12
328 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___lsb 13
329 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___width 1
330 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_13___bit 13
331 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___lsb 14
332 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___width 1
333 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_14___bit 14
334 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___lsb 15
335 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___width 1
336 #define reg_iop_sw_cpu_rw_ack_intr0___mpu_15___bit 15
337 #define reg_iop_sw_cpu_rw_ack_intr0___spu_0___lsb 16
338 #define reg_iop_sw_cpu_rw_ack_intr0___spu_0___width 1
339 #define reg_iop_sw_cpu_rw_ack_intr0___spu_0___bit 16
340 #define reg_iop_sw_cpu_rw_ack_intr0___spu_1___lsb 17
341 #define reg_iop_sw_cpu_rw_ack_intr0___spu_1___width 1
342 #define reg_iop_sw_cpu_rw_ack_intr0___spu_1___bit 17
343 #define reg_iop_sw_cpu_rw_ack_intr0___spu_2___lsb 18
344 #define reg_iop_sw_cpu_rw_ack_intr0___spu_2___width 1
345 #define reg_iop_sw_cpu_rw_ack_intr0___spu_2___bit 18
346 #define reg_iop_sw_cpu_rw_ack_intr0___spu_3___lsb 19
347 #define reg_iop_sw_cpu_rw_ack_intr0___spu_3___width 1
348 #define reg_iop_sw_cpu_rw_ack_intr0___spu_3___bit 19
349 #define reg_iop_sw_cpu_rw_ack_intr0___spu_4___lsb 20
350 #define reg_iop_sw_cpu_rw_ack_intr0___spu_4___width 1
351 #define reg_iop_sw_cpu_rw_ack_intr0___spu_4___bit 20
352 #define reg_iop_sw_cpu_rw_ack_intr0___spu_5___lsb 21
353 #define reg_iop_sw_cpu_rw_ack_intr0___spu_5___width 1
354 #define reg_iop_sw_cpu_rw_ack_intr0___spu_5___bit 21
355 #define reg_iop_sw_cpu_rw_ack_intr0___spu_6___lsb 22
356 #define reg_iop_sw_cpu_rw_ack_intr0___spu_6___width 1
357 #define reg_iop_sw_cpu_rw_ack_intr0___spu_6___bit 22
358 #define reg_iop_sw_cpu_rw_ack_intr0___spu_7___lsb 23
359 #define reg_iop_sw_cpu_rw_ack_intr0___spu_7___width 1
360 #define reg_iop_sw_cpu_rw_ack_intr0___spu_7___bit 23
361 #define reg_iop_sw_cpu_rw_ack_intr0___spu_8___lsb 24
362 #define reg_iop_sw_cpu_rw_ack_intr0___spu_8___width 1
363 #define reg_iop_sw_cpu_rw_ack_intr0___spu_8___bit 24
364 #define reg_iop_sw_cpu_rw_ack_intr0___spu_9___lsb 25
365 #define reg_iop_sw_cpu_rw_ack_intr0___spu_9___width 1
366 #define reg_iop_sw_cpu_rw_ack_intr0___spu_9___bit 25
367 #define reg_iop_sw_cpu_rw_ack_intr0___spu_10___lsb 26
368 #define reg_iop_sw_cpu_rw_ack_intr0___spu_10___width 1
369 #define reg_iop_sw_cpu_rw_ack_intr0___spu_10___bit 26
370 #define reg_iop_sw_cpu_rw_ack_intr0___spu_11___lsb 27
371 #define reg_iop_sw_cpu_rw_ack_intr0___spu_11___width 1
372 #define reg_iop_sw_cpu_rw_ack_intr0___spu_11___bit 27
373 #define reg_iop_sw_cpu_rw_ack_intr0___spu_12___lsb 28
374 #define reg_iop_sw_cpu_rw_ack_intr0___spu_12___width 1
375 #define reg_iop_sw_cpu_rw_ack_intr0___spu_12___bit 28
376 #define reg_iop_sw_cpu_rw_ack_intr0___spu_13___lsb 29
377 #define reg_iop_sw_cpu_rw_ack_intr0___spu_13___width 1
378 #define reg_iop_sw_cpu_rw_ack_intr0___spu_13___bit 29
379 #define reg_iop_sw_cpu_rw_ack_intr0___spu_14___lsb 30
380 #define reg_iop_sw_cpu_rw_ack_intr0___spu_14___width 1
381 #define reg_iop_sw_cpu_rw_ack_intr0___spu_14___bit 30
382 #define reg_iop_sw_cpu_rw_ack_intr0___spu_15___lsb 31
383 #define reg_iop_sw_cpu_rw_ack_intr0___spu_15___width 1
384 #define reg_iop_sw_cpu_rw_ack_intr0___spu_15___bit 31
385 #define reg_iop_sw_cpu_rw_ack_intr0_offset 80
386
387 /* Register r_intr0, scope iop_sw_cpu, type r */
388 #define reg_iop_sw_cpu_r_intr0___mpu_0___lsb 0
389 #define reg_iop_sw_cpu_r_intr0___mpu_0___width 1
390 #define reg_iop_sw_cpu_r_intr0___mpu_0___bit 0
391 #define reg_iop_sw_cpu_r_intr0___mpu_1___lsb 1
392 #define reg_iop_sw_cpu_r_intr0___mpu_1___width 1
393 #define reg_iop_sw_cpu_r_intr0___mpu_1___bit 1
394 #define reg_iop_sw_cpu_r_intr0___mpu_2___lsb 2
395 #define reg_iop_sw_cpu_r_intr0___mpu_2___width 1
396 #define reg_iop_sw_cpu_r_intr0___mpu_2___bit 2
397 #define reg_iop_sw_cpu_r_intr0___mpu_3___lsb 3
398 #define reg_iop_sw_cpu_r_intr0___mpu_3___width 1
399 #define reg_iop_sw_cpu_r_intr0___mpu_3___bit 3
400 #define reg_iop_sw_cpu_r_intr0___mpu_4___lsb 4
401 #define reg_iop_sw_cpu_r_intr0___mpu_4___width 1
402 #define reg_iop_sw_cpu_r_intr0___mpu_4___bit 4
403 #define reg_iop_sw_cpu_r_intr0___mpu_5___lsb 5
404 #define reg_iop_sw_cpu_r_intr0___mpu_5___width 1
405 #define reg_iop_sw_cpu_r_intr0___mpu_5___bit 5
406 #define reg_iop_sw_cpu_r_intr0___mpu_6___lsb 6
407 #define reg_iop_sw_cpu_r_intr0___mpu_6___width 1
408 #define reg_iop_sw_cpu_r_intr0___mpu_6___bit 6
409 #define reg_iop_sw_cpu_r_intr0___mpu_7___lsb 7
410 #define reg_iop_sw_cpu_r_intr0___mpu_7___width 1
411 #define reg_iop_sw_cpu_r_intr0___mpu_7___bit 7
412 #define reg_iop_sw_cpu_r_intr0___mpu_8___lsb 8
413 #define reg_iop_sw_cpu_r_intr0___mpu_8___width 1
414 #define reg_iop_sw_cpu_r_intr0___mpu_8___bit 8
415 #define reg_iop_sw_cpu_r_intr0___mpu_9___lsb 9
416 #define reg_iop_sw_cpu_r_intr0___mpu_9___width 1
417 #define reg_iop_sw_cpu_r_intr0___mpu_9___bit 9
418 #define reg_iop_sw_cpu_r_intr0___mpu_10___lsb 10
419 #define reg_iop_sw_cpu_r_intr0___mpu_10___width 1
420 #define reg_iop_sw_cpu_r_intr0___mpu_10___bit 10
421 #define reg_iop_sw_cpu_r_intr0___mpu_11___lsb 11
422 #define reg_iop_sw_cpu_r_intr0___mpu_11___width 1
423 #define reg_iop_sw_cpu_r_intr0___mpu_11___bit 11
424 #define reg_iop_sw_cpu_r_intr0___mpu_12___lsb 12
425 #define reg_iop_sw_cpu_r_intr0___mpu_12___width 1
426 #define reg_iop_sw_cpu_r_intr0___mpu_12___bit 12
427 #define reg_iop_sw_cpu_r_intr0___mpu_13___lsb 13
428 #define reg_iop_sw_cpu_r_intr0___mpu_13___width 1
429 #define reg_iop_sw_cpu_r_intr0___mpu_13___bit 13
430 #define reg_iop_sw_cpu_r_intr0___mpu_14___lsb 14
431 #define reg_iop_sw_cpu_r_intr0___mpu_14___width 1
432 #define reg_iop_sw_cpu_r_intr0___mpu_14___bit 14
433 #define reg_iop_sw_cpu_r_intr0___mpu_15___lsb 15
434 #define reg_iop_sw_cpu_r_intr0___mpu_15___width 1
435 #define reg_iop_sw_cpu_r_intr0___mpu_15___bit 15
436 #define reg_iop_sw_cpu_r_intr0___spu_0___lsb 16
437 #define reg_iop_sw_cpu_r_intr0___spu_0___width 1
438 #define reg_iop_sw_cpu_r_intr0___spu_0___bit 16
439 #define reg_iop_sw_cpu_r_intr0___spu_1___lsb 17
440 #define reg_iop_sw_cpu_r_intr0___spu_1___width 1
441 #define reg_iop_sw_cpu_r_intr0___spu_1___bit 17
442 #define reg_iop_sw_cpu_r_intr0___spu_2___lsb 18
443 #define reg_iop_sw_cpu_r_intr0___spu_2___width 1
444 #define reg_iop_sw_cpu_r_intr0___spu_2___bit 18
445 #define reg_iop_sw_cpu_r_intr0___spu_3___lsb 19
446 #define reg_iop_sw_cpu_r_intr0___spu_3___width 1
447 #define reg_iop_sw_cpu_r_intr0___spu_3___bit 19
448 #define reg_iop_sw_cpu_r_intr0___spu_4___lsb 20
449 #define reg_iop_sw_cpu_r_intr0___spu_4___width 1
450 #define reg_iop_sw_cpu_r_intr0___spu_4___bit 20
451 #define reg_iop_sw_cpu_r_intr0___spu_5___lsb 21
452 #define reg_iop_sw_cpu_r_intr0___spu_5___width 1
453 #define reg_iop_sw_cpu_r_intr0___spu_5___bit 21
454 #define reg_iop_sw_cpu_r_intr0___spu_6___lsb 22
455 #define reg_iop_sw_cpu_r_intr0___spu_6___width 1
456 #define reg_iop_sw_cpu_r_intr0___spu_6___bit 22
457 #define reg_iop_sw_cpu_r_intr0___spu_7___lsb 23
458 #define reg_iop_sw_cpu_r_intr0___spu_7___width 1
459 #define reg_iop_sw_cpu_r_intr0___spu_7___bit 23
460 #define reg_iop_sw_cpu_r_intr0___spu_8___lsb 24
461 #define reg_iop_sw_cpu_r_intr0___spu_8___width 1
462 #define reg_iop_sw_cpu_r_intr0___spu_8___bit 24
463 #define reg_iop_sw_cpu_r_intr0___spu_9___lsb 25
464 #define reg_iop_sw_cpu_r_intr0___spu_9___width 1
465 #define reg_iop_sw_cpu_r_intr0___spu_9___bit 25
466 #define reg_iop_sw_cpu_r_intr0___spu_10___lsb 26
467 #define reg_iop_sw_cpu_r_intr0___spu_10___width 1
468 #define reg_iop_sw_cpu_r_intr0___spu_10___bit 26
469 #define reg_iop_sw_cpu_r_intr0___spu_11___lsb 27
470 #define reg_iop_sw_cpu_r_intr0___spu_11___width 1
471 #define reg_iop_sw_cpu_r_intr0___spu_11___bit 27
472 #define reg_iop_sw_cpu_r_intr0___spu_12___lsb 28
473 #define reg_iop_sw_cpu_r_intr0___spu_12___width 1
474 #define reg_iop_sw_cpu_r_intr0___spu_12___bit 28
475 #define reg_iop_sw_cpu_r_intr0___spu_13___lsb 29
476 #define reg_iop_sw_cpu_r_intr0___spu_13___width 1
477 #define reg_iop_sw_cpu_r_intr0___spu_13___bit 29
478 #define reg_iop_sw_cpu_r_intr0___spu_14___lsb 30
479 #define reg_iop_sw_cpu_r_intr0___spu_14___width 1
480 #define reg_iop_sw_cpu_r_intr0___spu_14___bit 30
481 #define reg_iop_sw_cpu_r_intr0___spu_15___lsb 31
482 #define reg_iop_sw_cpu_r_intr0___spu_15___width 1
483 #define reg_iop_sw_cpu_r_intr0___spu_15___bit 31
484 #define reg_iop_sw_cpu_r_intr0_offset 84
485
486 /* Register r_masked_intr0, scope iop_sw_cpu, type r */
487 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___lsb 0
488 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___width 1
489 #define reg_iop_sw_cpu_r_masked_intr0___mpu_0___bit 0
490 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___lsb 1
491 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___width 1
492 #define reg_iop_sw_cpu_r_masked_intr0___mpu_1___bit 1
493 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___lsb 2
494 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___width 1
495 #define reg_iop_sw_cpu_r_masked_intr0___mpu_2___bit 2
496 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___lsb 3
497 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___width 1
498 #define reg_iop_sw_cpu_r_masked_intr0___mpu_3___bit 3
499 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___lsb 4
500 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___width 1
501 #define reg_iop_sw_cpu_r_masked_intr0___mpu_4___bit 4
502 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___lsb 5
503 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___width 1
504 #define reg_iop_sw_cpu_r_masked_intr0___mpu_5___bit 5
505 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___lsb 6
506 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___width 1
507 #define reg_iop_sw_cpu_r_masked_intr0___mpu_6___bit 6
508 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___lsb 7
509 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___width 1
510 #define reg_iop_sw_cpu_r_masked_intr0___mpu_7___bit 7
511 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___lsb 8
512 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___width 1
513 #define reg_iop_sw_cpu_r_masked_intr0___mpu_8___bit 8
514 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___lsb 9
515 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___width 1
516 #define reg_iop_sw_cpu_r_masked_intr0___mpu_9___bit 9
517 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___lsb 10
518 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___width 1
519 #define reg_iop_sw_cpu_r_masked_intr0___mpu_10___bit 10
520 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___lsb 11
521 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___width 1
522 #define reg_iop_sw_cpu_r_masked_intr0___mpu_11___bit 11
523 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___lsb 12
524 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___width 1
525 #define reg_iop_sw_cpu_r_masked_intr0___mpu_12___bit 12
526 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___lsb 13
527 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___width 1
528 #define reg_iop_sw_cpu_r_masked_intr0___mpu_13___bit 13
529 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___lsb 14
530 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___width 1
531 #define reg_iop_sw_cpu_r_masked_intr0___mpu_14___bit 14
532 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___lsb 15
533 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___width 1
534 #define reg_iop_sw_cpu_r_masked_intr0___mpu_15___bit 15
535 #define reg_iop_sw_cpu_r_masked_intr0___spu_0___lsb 16
536 #define reg_iop_sw_cpu_r_masked_intr0___spu_0___width 1
537 #define reg_iop_sw_cpu_r_masked_intr0___spu_0___bit 16
538 #define reg_iop_sw_cpu_r_masked_intr0___spu_1___lsb 17
539 #define reg_iop_sw_cpu_r_masked_intr0___spu_1___width 1
540 #define reg_iop_sw_cpu_r_masked_intr0___spu_1___bit 17
541 #define reg_iop_sw_cpu_r_masked_intr0___spu_2___lsb 18
542 #define reg_iop_sw_cpu_r_masked_intr0___spu_2___width 1
543 #define reg_iop_sw_cpu_r_masked_intr0___spu_2___bit 18
544 #define reg_iop_sw_cpu_r_masked_intr0___spu_3___lsb 19
545 #define reg_iop_sw_cpu_r_masked_intr0___spu_3___width 1
546 #define reg_iop_sw_cpu_r_masked_intr0___spu_3___bit 19
547 #define reg_iop_sw_cpu_r_masked_intr0___spu_4___lsb 20
548 #define reg_iop_sw_cpu_r_masked_intr0___spu_4___width 1
549 #define reg_iop_sw_cpu_r_masked_intr0___spu_4___bit 20
550 #define reg_iop_sw_cpu_r_masked_intr0___spu_5___lsb 21
551 #define reg_iop_sw_cpu_r_masked_intr0___spu_5___width 1
552 #define reg_iop_sw_cpu_r_masked_intr0___spu_5___bit 21
553 #define reg_iop_sw_cpu_r_masked_intr0___spu_6___lsb 22
554 #define reg_iop_sw_cpu_r_masked_intr0___spu_6___width 1
555 #define reg_iop_sw_cpu_r_masked_intr0___spu_6___bit 22
556 #define reg_iop_sw_cpu_r_masked_intr0___spu_7___lsb 23
557 #define reg_iop_sw_cpu_r_masked_intr0___spu_7___width 1
558 #define reg_iop_sw_cpu_r_masked_intr0___spu_7___bit 23
559 #define reg_iop_sw_cpu_r_masked_intr0___spu_8___lsb 24
560 #define reg_iop_sw_cpu_r_masked_intr0___spu_8___width 1
561 #define reg_iop_sw_cpu_r_masked_intr0___spu_8___bit 24
562 #define reg_iop_sw_cpu_r_masked_intr0___spu_9___lsb 25
563 #define reg_iop_sw_cpu_r_masked_intr0___spu_9___width 1
564 #define reg_iop_sw_cpu_r_masked_intr0___spu_9___bit 25
565 #define reg_iop_sw_cpu_r_masked_intr0___spu_10___lsb 26
566 #define reg_iop_sw_cpu_r_masked_intr0___spu_10___width 1
567 #define reg_iop_sw_cpu_r_masked_intr0___spu_10___bit 26
568 #define reg_iop_sw_cpu_r_masked_intr0___spu_11___lsb 27
569 #define reg_iop_sw_cpu_r_masked_intr0___spu_11___width 1
570 #define reg_iop_sw_cpu_r_masked_intr0___spu_11___bit 27
571 #define reg_iop_sw_cpu_r_masked_intr0___spu_12___lsb 28
572 #define reg_iop_sw_cpu_r_masked_intr0___spu_12___width 1
573 #define reg_iop_sw_cpu_r_masked_intr0___spu_12___bit 28
574 #define reg_iop_sw_cpu_r_masked_intr0___spu_13___lsb 29
575 #define reg_iop_sw_cpu_r_masked_intr0___spu_13___width 1
576 #define reg_iop_sw_cpu_r_masked_intr0___spu_13___bit 29
577 #define reg_iop_sw_cpu_r_masked_intr0___spu_14___lsb 30
578 #define reg_iop_sw_cpu_r_masked_intr0___spu_14___width 1
579 #define reg_iop_sw_cpu_r_masked_intr0___spu_14___bit 30
580 #define reg_iop_sw_cpu_r_masked_intr0___spu_15___lsb 31
581 #define reg_iop_sw_cpu_r_masked_intr0___spu_15___width 1
582 #define reg_iop_sw_cpu_r_masked_intr0___spu_15___bit 31
583 #define reg_iop_sw_cpu_r_masked_intr0_offset 88
584
585 /* Register rw_intr1_mask, scope iop_sw_cpu, type rw */
586 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___lsb 0
587 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___width 1
588 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_16___bit 0
589 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___lsb 1
590 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___width 1
591 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_17___bit 1
592 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___lsb 2
593 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___width 1
594 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_18___bit 2
595 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___lsb 3
596 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___width 1
597 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_19___bit 3
598 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___lsb 4
599 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___width 1
600 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_20___bit 4
601 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___lsb 5
602 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___width 1
603 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_21___bit 5
604 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___lsb 6
605 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___width 1
606 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_22___bit 6
607 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___lsb 7
608 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___width 1
609 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_23___bit 7
610 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___lsb 8
611 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___width 1
612 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_24___bit 8
613 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___lsb 9
614 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___width 1
615 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_25___bit 9
616 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___lsb 10
617 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___width 1
618 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_26___bit 10
619 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___lsb 11
620 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___width 1
621 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_27___bit 11
622 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___lsb 12
623 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___width 1
624 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_28___bit 12
625 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___lsb 13
626 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___width 1
627 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_29___bit 13
628 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___lsb 14
629 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___width 1
630 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_30___bit 14
631 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___lsb 15
632 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___width 1
633 #define reg_iop_sw_cpu_rw_intr1_mask___mpu_31___bit 15
634 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_in___lsb 16
635 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_in___width 1
636 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_in___bit 16
637 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_out___lsb 17
638 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_out___width 1
639 #define reg_iop_sw_cpu_rw_intr1_mask___dmc_out___bit 17
640 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in___lsb 18
641 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in___width 1
642 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in___bit 18
643 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out___lsb 19
644 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out___width 1
645 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out___bit 19
646 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in_extra___lsb 20
647 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in_extra___width 1
648 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_in_extra___bit 20
649 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out_extra___lsb 21
650 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out_extra___width 1
651 #define reg_iop_sw_cpu_rw_intr1_mask___fifo_out_extra___bit 21
652 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp0___lsb 22
653 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp0___width 1
654 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp0___bit 22
655 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp1___lsb 23
656 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp1___width 1
657 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp1___bit 23
658 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp2___lsb 24
659 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp2___width 1
660 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp2___bit 24
661 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp3___lsb 25
662 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp3___width 1
663 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp3___bit 25
664 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp4___lsb 26
665 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp4___width 1
666 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp4___bit 26
667 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp5___lsb 27
668 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp5___width 1
669 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp5___bit 27
670 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp6___lsb 28
671 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp6___width 1
672 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp6___bit 28
673 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp7___lsb 29
674 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp7___width 1
675 #define reg_iop_sw_cpu_rw_intr1_mask___trigger_grp7___bit 29
676 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp0___lsb 30
677 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp0___width 1
678 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp0___bit 30
679 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp1___lsb 31
680 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp1___width 1
681 #define reg_iop_sw_cpu_rw_intr1_mask___timer_grp1___bit 31
682 #define reg_iop_sw_cpu_rw_intr1_mask_offset 92
683
684 /* Register rw_ack_intr1, scope iop_sw_cpu, type rw */
685 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___lsb 0
686 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___width 1
687 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_16___bit 0
688 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___lsb 1
689 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___width 1
690 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_17___bit 1
691 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___lsb 2
692 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___width 1
693 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_18___bit 2
694 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___lsb 3
695 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___width 1
696 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_19___bit 3
697 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___lsb 4
698 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___width 1
699 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_20___bit 4
700 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___lsb 5
701 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___width 1
702 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_21___bit 5
703 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___lsb 6
704 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___width 1
705 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_22___bit 6
706 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___lsb 7
707 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___width 1
708 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_23___bit 7
709 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___lsb 8
710 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___width 1
711 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_24___bit 8
712 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___lsb 9
713 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___width 1
714 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_25___bit 9
715 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___lsb 10
716 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___width 1
717 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_26___bit 10
718 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___lsb 11
719 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___width 1
720 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_27___bit 11
721 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___lsb 12
722 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___width 1
723 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_28___bit 12
724 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___lsb 13
725 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___width 1
726 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_29___bit 13
727 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___lsb 14
728 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___width 1
729 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_30___bit 14
730 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___lsb 15
731 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___width 1
732 #define reg_iop_sw_cpu_rw_ack_intr1___mpu_31___bit 15
733 #define reg_iop_sw_cpu_rw_ack_intr1_offset 96
734
735 /* Register r_intr1, scope iop_sw_cpu, type r */
736 #define reg_iop_sw_cpu_r_intr1___mpu_16___lsb 0
737 #define reg_iop_sw_cpu_r_intr1___mpu_16___width 1
738 #define reg_iop_sw_cpu_r_intr1___mpu_16___bit 0
739 #define reg_iop_sw_cpu_r_intr1___mpu_17___lsb 1
740 #define reg_iop_sw_cpu_r_intr1___mpu_17___width 1
741 #define reg_iop_sw_cpu_r_intr1___mpu_17___bit 1
742 #define reg_iop_sw_cpu_r_intr1___mpu_18___lsb 2
743 #define reg_iop_sw_cpu_r_intr1___mpu_18___width 1
744 #define reg_iop_sw_cpu_r_intr1___mpu_18___bit 2
745 #define reg_iop_sw_cpu_r_intr1___mpu_19___lsb 3
746 #define reg_iop_sw_cpu_r_intr1___mpu_19___width 1
747 #define reg_iop_sw_cpu_r_intr1___mpu_19___bit 3
748 #define reg_iop_sw_cpu_r_intr1___mpu_20___lsb 4
749 #define reg_iop_sw_cpu_r_intr1___mpu_20___width 1
750 #define reg_iop_sw_cpu_r_intr1___mpu_20___bit 4
751 #define reg_iop_sw_cpu_r_intr1___mpu_21___lsb 5
752 #define reg_iop_sw_cpu_r_intr1___mpu_21___width 1
753 #define reg_iop_sw_cpu_r_intr1___mpu_21___bit 5
754 #define reg_iop_sw_cpu_r_intr1___mpu_22___lsb 6
755 #define reg_iop_sw_cpu_r_intr1___mpu_22___width 1
756 #define reg_iop_sw_cpu_r_intr1___mpu_22___bit 6
757 #define reg_iop_sw_cpu_r_intr1___mpu_23___lsb 7
758 #define reg_iop_sw_cpu_r_intr1___mpu_23___width 1
759 #define reg_iop_sw_cpu_r_intr1___mpu_23___bit 7
760 #define reg_iop_sw_cpu_r_intr1___mpu_24___lsb 8
761 #define reg_iop_sw_cpu_r_intr1___mpu_24___width 1
762 #define reg_iop_sw_cpu_r_intr1___mpu_24___bit 8
763 #define reg_iop_sw_cpu_r_intr1___mpu_25___lsb 9
764 #define reg_iop_sw_cpu_r_intr1___mpu_25___width 1
765 #define reg_iop_sw_cpu_r_intr1___mpu_25___bit 9
766 #define reg_iop_sw_cpu_r_intr1___mpu_26___lsb 10
767 #define reg_iop_sw_cpu_r_intr1___mpu_26___width 1
768 #define reg_iop_sw_cpu_r_intr1___mpu_26___bit 10
769 #define reg_iop_sw_cpu_r_intr1___mpu_27___lsb 11
770 #define reg_iop_sw_cpu_r_intr1___mpu_27___width 1
771 #define reg_iop_sw_cpu_r_intr1___mpu_27___bit 11
772 #define reg_iop_sw_cpu_r_intr1___mpu_28___lsb 12
773 #define reg_iop_sw_cpu_r_intr1___mpu_28___width 1
774 #define reg_iop_sw_cpu_r_intr1___mpu_28___bit 12
775 #define reg_iop_sw_cpu_r_intr1___mpu_29___lsb 13
776 #define reg_iop_sw_cpu_r_intr1___mpu_29___width 1
777 #define reg_iop_sw_cpu_r_intr1___mpu_29___bit 13
778 #define reg_iop_sw_cpu_r_intr1___mpu_30___lsb 14
779 #define reg_iop_sw_cpu_r_intr1___mpu_30___width 1
780 #define reg_iop_sw_cpu_r_intr1___mpu_30___bit 14
781 #define reg_iop_sw_cpu_r_intr1___mpu_31___lsb 15
782 #define reg_iop_sw_cpu_r_intr1___mpu_31___width 1
783 #define reg_iop_sw_cpu_r_intr1___mpu_31___bit 15
784 #define reg_iop_sw_cpu_r_intr1___dmc_in___lsb 16
785 #define reg_iop_sw_cpu_r_intr1___dmc_in___width 1
786 #define reg_iop_sw_cpu_r_intr1___dmc_in___bit 16
787 #define reg_iop_sw_cpu_r_intr1___dmc_out___lsb 17
788 #define reg_iop_sw_cpu_r_intr1___dmc_out___width 1
789 #define reg_iop_sw_cpu_r_intr1___dmc_out___bit 17
790 #define reg_iop_sw_cpu_r_intr1___fifo_in___lsb 18
791 #define reg_iop_sw_cpu_r_intr1___fifo_in___width 1
792 #define reg_iop_sw_cpu_r_intr1___fifo_in___bit 18
793 #define reg_iop_sw_cpu_r_intr1___fifo_out___lsb 19
794 #define reg_iop_sw_cpu_r_intr1___fifo_out___width 1
795 #define reg_iop_sw_cpu_r_intr1___fifo_out___bit 19
796 #define reg_iop_sw_cpu_r_intr1___fifo_in_extra___lsb 20
797 #define reg_iop_sw_cpu_r_intr1___fifo_in_extra___width 1
798 #define reg_iop_sw_cpu_r_intr1___fifo_in_extra___bit 20
799 #define reg_iop_sw_cpu_r_intr1___fifo_out_extra___lsb 21
800 #define reg_iop_sw_cpu_r_intr1___fifo_out_extra___width 1
801 #define reg_iop_sw_cpu_r_intr1___fifo_out_extra___bit 21
802 #define reg_iop_sw_cpu_r_intr1___trigger_grp0___lsb 22
803 #define reg_iop_sw_cpu_r_intr1___trigger_grp0___width 1
804 #define reg_iop_sw_cpu_r_intr1___trigger_grp0___bit 22
805 #define reg_iop_sw_cpu_r_intr1___trigger_grp1___lsb 23
806 #define reg_iop_sw_cpu_r_intr1___trigger_grp1___width 1
807 #define reg_iop_sw_cpu_r_intr1___trigger_grp1___bit 23
808 #define reg_iop_sw_cpu_r_intr1___trigger_grp2___lsb 24
809 #define reg_iop_sw_cpu_r_intr1___trigger_grp2___width 1
810 #define reg_iop_sw_cpu_r_intr1___trigger_grp2___bit 24
811 #define reg_iop_sw_cpu_r_intr1___trigger_grp3___lsb 25
812 #define reg_iop_sw_cpu_r_intr1___trigger_grp3___width 1
813 #define reg_iop_sw_cpu_r_intr1___trigger_grp3___bit 25
814 #define reg_iop_sw_cpu_r_intr1___trigger_grp4___lsb 26
815 #define reg_iop_sw_cpu_r_intr1___trigger_grp4___width 1
816 #define reg_iop_sw_cpu_r_intr1___trigger_grp4___bit 26
817 #define reg_iop_sw_cpu_r_intr1___trigger_grp5___lsb 27
818 #define reg_iop_sw_cpu_r_intr1___trigger_grp5___width 1
819 #define reg_iop_sw_cpu_r_intr1___trigger_grp5___bit 27
820 #define reg_iop_sw_cpu_r_intr1___trigger_grp6___lsb 28
821 #define reg_iop_sw_cpu_r_intr1___trigger_grp6___width 1
822 #define reg_iop_sw_cpu_r_intr1___trigger_grp6___bit 28
823 #define reg_iop_sw_cpu_r_intr1___trigger_grp7___lsb 29
824 #define reg_iop_sw_cpu_r_intr1___trigger_grp7___width 1
825 #define reg_iop_sw_cpu_r_intr1___trigger_grp7___bit 29
826 #define reg_iop_sw_cpu_r_intr1___timer_grp0___lsb 30
827 #define reg_iop_sw_cpu_r_intr1___timer_grp0___width 1
828 #define reg_iop_sw_cpu_r_intr1___timer_grp0___bit 30
829 #define reg_iop_sw_cpu_r_intr1___timer_grp1___lsb 31
830 #define reg_iop_sw_cpu_r_intr1___timer_grp1___width 1
831 #define reg_iop_sw_cpu_r_intr1___timer_grp1___bit 31
832 #define reg_iop_sw_cpu_r_intr1_offset 100
833
834 /* Register r_masked_intr1, scope iop_sw_cpu, type r */
835 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___lsb 0
836 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___width 1
837 #define reg_iop_sw_cpu_r_masked_intr1___mpu_16___bit 0
838 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___lsb 1
839 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___width 1
840 #define reg_iop_sw_cpu_r_masked_intr1___mpu_17___bit 1
841 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___lsb 2
842 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___width 1
843 #define reg_iop_sw_cpu_r_masked_intr1___mpu_18___bit 2
844 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___lsb 3
845 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___width 1
846 #define reg_iop_sw_cpu_r_masked_intr1___mpu_19___bit 3
847 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___lsb 4
848 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___width 1
849 #define reg_iop_sw_cpu_r_masked_intr1___mpu_20___bit 4
850 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___lsb 5
851 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___width 1
852 #define reg_iop_sw_cpu_r_masked_intr1___mpu_21___bit 5
853 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___lsb 6
854 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___width 1
855 #define reg_iop_sw_cpu_r_masked_intr1___mpu_22___bit 6
856 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___lsb 7
857 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___width 1
858 #define reg_iop_sw_cpu_r_masked_intr1___mpu_23___bit 7
859 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___lsb 8
860 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___width 1
861 #define reg_iop_sw_cpu_r_masked_intr1___mpu_24___bit 8
862 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___lsb 9
863 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___width 1
864 #define reg_iop_sw_cpu_r_masked_intr1___mpu_25___bit 9
865 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___lsb 10
866 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___width 1
867 #define reg_iop_sw_cpu_r_masked_intr1___mpu_26___bit 10
868 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___lsb 11
869 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___width 1
870 #define reg_iop_sw_cpu_r_masked_intr1___mpu_27___bit 11
871 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___lsb 12
872 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___width 1
873 #define reg_iop_sw_cpu_r_masked_intr1___mpu_28___bit 12
874 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___lsb 13
875 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___width 1
876 #define reg_iop_sw_cpu_r_masked_intr1___mpu_29___bit 13
877 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___lsb 14
878 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___width 1
879 #define reg_iop_sw_cpu_r_masked_intr1___mpu_30___bit 14
880 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___lsb 15
881 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___width 1
882 #define reg_iop_sw_cpu_r_masked_intr1___mpu_31___bit 15
883 #define reg_iop_sw_cpu_r_masked_intr1___dmc_in___lsb 16
884 #define reg_iop_sw_cpu_r_masked_intr1___dmc_in___width 1
885 #define reg_iop_sw_cpu_r_masked_intr1___dmc_in___bit 16
886 #define reg_iop_sw_cpu_r_masked_intr1___dmc_out___lsb 17
887 #define reg_iop_sw_cpu_r_masked_intr1___dmc_out___width 1
888 #define reg_iop_sw_cpu_r_masked_intr1___dmc_out___bit 17
889 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in___lsb 18
890 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in___width 1
891 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in___bit 18
892 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out___lsb 19
893 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out___width 1
894 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out___bit 19
895 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in_extra___lsb 20
896 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in_extra___width 1
897 #define reg_iop_sw_cpu_r_masked_intr1___fifo_in_extra___bit 20
898 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out_extra___lsb 21
899 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out_extra___width 1
900 #define reg_iop_sw_cpu_r_masked_intr1___fifo_out_extra___bit 21
901 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp0___lsb 22
902 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp0___width 1
903 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp0___bit 22
904 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp1___lsb 23
905 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp1___width 1
906 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp1___bit 23
907 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp2___lsb 24
908 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp2___width 1
909 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp2___bit 24
910 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp3___lsb 25
911 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp3___width 1
912 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp3___bit 25
913 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp4___lsb 26
914 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp4___width 1
915 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp4___bit 26
916 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp5___lsb 27
917 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp5___width 1
918 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp5___bit 27
919 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp6___lsb 28
920 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp6___width 1
921 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp6___bit 28
922 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp7___lsb 29
923 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp7___width 1
924 #define reg_iop_sw_cpu_r_masked_intr1___trigger_grp7___bit 29
925 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp0___lsb 30
926 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp0___width 1
927 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp0___bit 30
928 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp1___lsb 31
929 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp1___width 1
930 #define reg_iop_sw_cpu_r_masked_intr1___timer_grp1___bit 31
931 #define reg_iop_sw_cpu_r_masked_intr1_offset 104
932
933
934 /* Constants */
935 #define regk_iop_sw_cpu_copy                      0x00000000
936 #define regk_iop_sw_cpu_no                        0x00000000
937 #define regk_iop_sw_cpu_rd                        0x00000002
938 #define regk_iop_sw_cpu_reg_copy                  0x00000001
939 #define regk_iop_sw_cpu_rw_bus_clr_mask_default   0x00000000
940 #define regk_iop_sw_cpu_rw_bus_oe_clr_mask_default  0x00000000
941 #define regk_iop_sw_cpu_rw_bus_oe_set_mask_default  0x00000000
942 #define regk_iop_sw_cpu_rw_bus_set_mask_default   0x00000000
943 #define regk_iop_sw_cpu_rw_gio_clr_mask_default   0x00000000
944 #define regk_iop_sw_cpu_rw_gio_oe_clr_mask_default  0x00000000
945 #define regk_iop_sw_cpu_rw_gio_oe_set_mask_default  0x00000000
946 #define regk_iop_sw_cpu_rw_gio_set_mask_default   0x00000000
947 #define regk_iop_sw_cpu_rw_intr0_mask_default     0x00000000
948 #define regk_iop_sw_cpu_rw_intr1_mask_default     0x00000000
949 #define regk_iop_sw_cpu_wr                        0x00000003
950 #define regk_iop_sw_cpu_yes                       0x00000001
951 #endif /* __iop_sw_cpu_defs_asm_h */