GNU Linux-libre 4.14.294-gnu1
[releases.git] / arch / arm64 / include / asm / cputype.h
1 /*
2  * Copyright (C) 2012 ARM Ltd.
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope that it will be useful,
9  * but WITHOUT ANY WARRANTY; without even the implied warranty of
10  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
11  * GNU General Public License for more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
15  */
16 #ifndef __ASM_CPUTYPE_H
17 #define __ASM_CPUTYPE_H
18
19 #define INVALID_HWID            ULONG_MAX
20
21 #define MPIDR_UP_BITMASK        (0x1 << 30)
22 #define MPIDR_MT_BITMASK        (0x1 << 24)
23 #define MPIDR_HWID_BITMASK      0xff00ffffff
24
25 #define MPIDR_LEVEL_BITS_SHIFT  3
26 #define MPIDR_LEVEL_BITS        (1 << MPIDR_LEVEL_BITS_SHIFT)
27 #define MPIDR_LEVEL_MASK        ((1 << MPIDR_LEVEL_BITS) - 1)
28
29 #define MPIDR_LEVEL_SHIFT(level) \
30         (((1 << level) >> 1) << MPIDR_LEVEL_BITS_SHIFT)
31
32 #define MPIDR_AFFINITY_LEVEL(mpidr, level) \
33         ((mpidr >> MPIDR_LEVEL_SHIFT(level)) & MPIDR_LEVEL_MASK)
34
35 #define MIDR_REVISION_MASK      0xf
36 #define MIDR_REVISION(midr)     ((midr) & MIDR_REVISION_MASK)
37 #define MIDR_PARTNUM_SHIFT      4
38 #define MIDR_PARTNUM_MASK       (0xfff << MIDR_PARTNUM_SHIFT)
39 #define MIDR_PARTNUM(midr)      \
40         (((midr) & MIDR_PARTNUM_MASK) >> MIDR_PARTNUM_SHIFT)
41 #define MIDR_ARCHITECTURE_SHIFT 16
42 #define MIDR_ARCHITECTURE_MASK  (0xf << MIDR_ARCHITECTURE_SHIFT)
43 #define MIDR_ARCHITECTURE(midr) \
44         (((midr) & MIDR_ARCHITECTURE_MASK) >> MIDR_ARCHITECTURE_SHIFT)
45 #define MIDR_VARIANT_SHIFT      20
46 #define MIDR_VARIANT_MASK       (0xf << MIDR_VARIANT_SHIFT)
47 #define MIDR_VARIANT(midr)      \
48         (((midr) & MIDR_VARIANT_MASK) >> MIDR_VARIANT_SHIFT)
49 #define MIDR_IMPLEMENTOR_SHIFT  24
50 #define MIDR_IMPLEMENTOR_MASK   (0xff << MIDR_IMPLEMENTOR_SHIFT)
51 #define MIDR_IMPLEMENTOR(midr)  \
52         (((midr) & MIDR_IMPLEMENTOR_MASK) >> MIDR_IMPLEMENTOR_SHIFT)
53
54 #define MIDR_CPU_MODEL(imp, partnum) \
55         (((imp)                 << MIDR_IMPLEMENTOR_SHIFT) | \
56         (0xf                    << MIDR_ARCHITECTURE_SHIFT) | \
57         ((partnum)              << MIDR_PARTNUM_SHIFT))
58
59 #define MIDR_CPU_VAR_REV(var, rev) \
60         (((var) << MIDR_VARIANT_SHIFT) | (rev))
61
62 #define MIDR_CPU_MODEL_MASK (MIDR_IMPLEMENTOR_MASK | MIDR_PARTNUM_MASK | \
63                              MIDR_ARCHITECTURE_MASK)
64
65 #define MIDR_IS_CPU_MODEL_RANGE(midr, model, rv_min, rv_max)            \
66 ({                                                                      \
67         u32 _model = (midr) & MIDR_CPU_MODEL_MASK;                      \
68         u32 rv = (midr) & (MIDR_REVISION_MASK | MIDR_VARIANT_MASK);     \
69                                                                         \
70         _model == (model) && rv >= (rv_min) && rv <= (rv_max);          \
71  })
72
73 #define ARM_CPU_IMP_ARM                 0x41
74 #define ARM_CPU_IMP_APM                 0x50
75 #define ARM_CPU_IMP_CAVIUM              0x43
76 #define ARM_CPU_IMP_BRCM                0x42
77 #define ARM_CPU_IMP_QCOM                0x51
78 #define ARM_CPU_IMP_NVIDIA              0x4E
79
80 #define ARM_CPU_PART_AEM_V8             0xD0F
81 #define ARM_CPU_PART_FOUNDATION         0xD00
82 #define ARM_CPU_PART_CORTEX_A55         0xD05
83 #define ARM_CPU_PART_CORTEX_A57         0xD07
84 #define ARM_CPU_PART_CORTEX_A72         0xD08
85 #define ARM_CPU_PART_CORTEX_A53         0xD03
86 #define ARM_CPU_PART_CORTEX_A73         0xD09
87 #define ARM_CPU_PART_CORTEX_A75         0xD0A
88 #define ARM_CPU_PART_CORTEX_A35         0xD04
89 #define ARM_CPU_PART_CORTEX_A55         0xD05
90 #define ARM_CPU_PART_CORTEX_A76         0xD0B
91 #define ARM_CPU_PART_NEOVERSE_N1        0xD0C
92 #define ARM_CPU_PART_CORTEX_A77         0xD0D
93 #define ARM_CPU_PART_NEOVERSE_V1        0xD40
94 #define ARM_CPU_PART_CORTEX_A78         0xD41
95 #define ARM_CPU_PART_CORTEX_X1          0xD44
96 #define ARM_CPU_PART_CORTEX_A710        0xD47
97 #define ARM_CPU_PART_CORTEX_X2          0xD48
98 #define ARM_CPU_PART_NEOVERSE_N2        0xD49
99 #define ARM_CPU_PART_CORTEX_A78C        0xD4B
100
101 #define APM_CPU_PART_POTENZA            0x000
102
103 #define CAVIUM_CPU_PART_THUNDERX        0x0A1
104 #define CAVIUM_CPU_PART_THUNDERX_81XX   0x0A2
105 #define CAVIUM_CPU_PART_THUNDERX_83XX   0x0A3
106 #define CAVIUM_CPU_PART_THUNDERX2       0x0AF
107
108 #define BRCM_CPU_PART_VULCAN            0x516
109
110 #define QCOM_CPU_PART_FALKOR_V1         0x800
111 #define QCOM_CPU_PART_FALKOR            0xC00
112 #define QCOM_CPU_PART_KRYO              0x200
113
114 #define NVIDIA_CPU_PART_DENVER          0x003
115 #define NVIDIA_CPU_PART_CARMEL          0x004
116
117 #define MIDR_CORTEX_A53 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A53)
118 #define MIDR_CORTEX_A55 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A55)
119 #define MIDR_CORTEX_A57 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A57)
120 #define MIDR_CORTEX_A72 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A72)
121 #define MIDR_CORTEX_A73 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A73)
122 #define MIDR_CORTEX_A75 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A75)
123 #define MIDR_CORTEX_A35 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A35)
124 #define MIDR_CORTEX_A55 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A55)
125 #define MIDR_CORTEX_A76 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A76)
126 #define MIDR_NEOVERSE_N1 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_NEOVERSE_N1)
127 #define MIDR_CORTEX_A77 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A77)
128 #define MIDR_NEOVERSE_V1        MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_NEOVERSE_V1)
129 #define MIDR_CORTEX_A78 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A78)
130 #define MIDR_CORTEX_X1  MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_X1)
131 #define MIDR_CORTEX_A710 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A710)
132 #define MIDR_CORTEX_X2 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_X2)
133 #define MIDR_NEOVERSE_N2 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_NEOVERSE_N2)
134 #define MIDR_CORTEX_A78C        MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A78C)
135 #define MIDR_THUNDERX   MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX)
136 #define MIDR_THUNDERX_81XX MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX_81XX)
137 #define MIDR_THUNDERX_83XX MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX_83XX)
138 #define MIDR_CAVIUM_THUNDERX2 MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX2)
139 #define MIDR_BRCM_VULCAN MIDR_CPU_MODEL(ARM_CPU_IMP_BRCM, BRCM_CPU_PART_VULCAN)
140 #define MIDR_QCOM_FALKOR_V1 MIDR_CPU_MODEL(ARM_CPU_IMP_QCOM, QCOM_CPU_PART_FALKOR_V1)
141 #define MIDR_QCOM_FALKOR MIDR_CPU_MODEL(ARM_CPU_IMP_QCOM, QCOM_CPU_PART_FALKOR)
142 #define MIDR_QCOM_KRYO MIDR_CPU_MODEL(ARM_CPU_IMP_QCOM, QCOM_CPU_PART_KRYO)
143 #define MIDR_NVIDIA_DENVER MIDR_CPU_MODEL(ARM_CPU_IMP_NVIDIA, NVIDIA_CPU_PART_DENVER)
144 #define MIDR_NVIDIA_CARMEL MIDR_CPU_MODEL(ARM_CPU_IMP_NVIDIA, NVIDIA_CPU_PART_CARMEL)
145
146 #ifndef __ASSEMBLY__
147
148 #include <asm/sysreg.h>
149
150 #define read_cpuid(reg)                 read_sysreg_s(SYS_ ## reg)
151
152 /*
153  * Represent a range of MIDR values for a given CPU model and a
154  * range of variant/revision values.
155  *
156  * @model       - CPU model as defined by MIDR_CPU_MODEL
157  * @rv_min      - Minimum value for the revision/variant as defined by
158  *                MIDR_CPU_VAR_REV
159  * @rv_max      - Maximum value for the variant/revision for the range.
160  */
161 struct midr_range {
162         u32 model;
163         u32 rv_min;
164         u32 rv_max;
165 };
166
167 #define MIDR_RANGE(m, v_min, r_min, v_max, r_max)               \
168         {                                                       \
169                 .model = m,                                     \
170                 .rv_min = MIDR_CPU_VAR_REV(v_min, r_min),       \
171                 .rv_max = MIDR_CPU_VAR_REV(v_max, r_max),       \
172         }
173
174 #define MIDR_ALL_VERSIONS(m) MIDR_RANGE(m, 0, 0, 0xf, 0xf)
175
176 static inline bool is_midr_in_range(u32 midr, struct midr_range const *range)
177 {
178         return MIDR_IS_CPU_MODEL_RANGE(midr, range->model,
179                                  range->rv_min, range->rv_max);
180 }
181
182 static inline bool
183 is_midr_in_range_list(u32 midr, struct midr_range const *ranges)
184 {
185         while (ranges->model)
186                 if (is_midr_in_range(midr, ranges++))
187                         return true;
188         return false;
189 }
190
191 /*
192  * The CPU ID never changes at run time, so we might as well tell the
193  * compiler that it's constant.  Use this function to read the CPU ID
194  * rather than directly reading processor_id or read_cpuid() directly.
195  */
196 static inline u32 __attribute_const__ read_cpuid_id(void)
197 {
198         return read_cpuid(MIDR_EL1);
199 }
200
201 static inline u64 __attribute_const__ read_cpuid_mpidr(void)
202 {
203         return read_cpuid(MPIDR_EL1);
204 }
205
206 static inline unsigned int __attribute_const__ read_cpuid_implementor(void)
207 {
208         return MIDR_IMPLEMENTOR(read_cpuid_id());
209 }
210
211 static inline unsigned int __attribute_const__ read_cpuid_part_number(void)
212 {
213         return MIDR_PARTNUM(read_cpuid_id());
214 }
215
216 static inline u32 __attribute_const__ read_cpuid_cachetype(void)
217 {
218         return read_cpuid(CTR_EL0);
219 }
220 #endif /* __ASSEMBLY__ */
221
222 #endif