GNU Linux-libre 4.9.332-gnu1
[releases.git] / arch / arm64 / Kconfig
1 config ARM64
2         def_bool y
3         select ACPI_CCA_REQUIRED if ACPI
4         select ACPI_GENERIC_GSI if ACPI
5         select ACPI_REDUCED_HARDWARE_ONLY if ACPI
6         select ACPI_MCFG if ACPI
7         select ACPI_SPCR_TABLE if ACPI
8         select ARCH_CLOCKSOURCE_DATA
9         select ARCH_HAS_DEVMEM_IS_ALLOWED
10         select ARCH_HAS_ACPI_TABLE_UPGRADE if ACPI
11         select ARCH_HAS_ELF_RANDOMIZE
12         select ARCH_HAS_GCOV_PROFILE_ALL
13         select ARCH_HAS_GIGANTIC_PAGE
14         select ARCH_HAS_KCOV
15         select ARCH_HAS_SG_CHAIN
16         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
17         select ARCH_USE_CMPXCHG_LOCKREF
18         select ARCH_SUPPORTS_ATOMIC_RMW
19         select ARCH_SUPPORTS_NUMA_BALANCING
20         select ARCH_WANT_COMPAT_IPC_PARSE_VERSION
21         select ARCH_WANT_FRAME_POINTERS
22         select ARCH_HAS_UBSAN_SANITIZE_ALL
23         select ARM_AMBA
24         select ARM_ARCH_TIMER
25         select ARM_GIC
26         select AUDIT_ARCH_COMPAT_GENERIC
27         select ARM_GIC_V2M if PCI
28         select ARM_GIC_V3
29         select ARM_GIC_V3_ITS if PCI
30         select ARM_PSCI_FW
31         select BUILDTIME_EXTABLE_SORT
32         select CLONE_BACKWARDS
33         select COMMON_CLK
34         select CPU_PM if (SUSPEND || CPU_IDLE)
35         select DCACHE_WORD_ACCESS
36         select EDAC_SUPPORT
37         select FRAME_POINTER
38         select GENERIC_ALLOCATOR
39         select GENERIC_CLOCKEVENTS
40         select GENERIC_CLOCKEVENTS_BROADCAST
41         select GENERIC_CPU_AUTOPROBE
42         select GENERIC_EARLY_IOREMAP
43         select GENERIC_IDLE_POLL_SETUP
44         select GENERIC_IRQ_PROBE
45         select GENERIC_IRQ_SHOW
46         select GENERIC_IRQ_SHOW_LEVEL
47         select GENERIC_PCI_IOMAP
48         select GENERIC_SCHED_CLOCK
49         select GENERIC_SMP_IDLE_THREAD
50         select GENERIC_STRNCPY_FROM_USER
51         select GENERIC_STRNLEN_USER
52         select GENERIC_TIME_VSYSCALL
53         select HANDLE_DOMAIN_IRQ
54         select HARDIRQS_SW_RESEND
55         select HAVE_ALIGNED_STRUCT_PAGE if SLUB
56         select HAVE_ARCH_AUDITSYSCALL
57         select HAVE_ARCH_BITREVERSE
58         select HAVE_ARCH_HARDENED_USERCOPY
59         select HAVE_ARCH_HUGE_VMAP
60         select HAVE_ARCH_JUMP_LABEL
61         select HAVE_ARCH_KASAN if SPARSEMEM_VMEMMAP && !(ARM64_16K_PAGES && ARM64_VA_BITS_48)
62         select HAVE_ARCH_KGDB
63         select HAVE_ARCH_MMAP_RND_BITS
64         select HAVE_ARCH_MMAP_RND_COMPAT_BITS if COMPAT
65         select HAVE_ARCH_SECCOMP_FILTER
66         select HAVE_ARCH_TRACEHOOK
67         select HAVE_ARCH_TRANSPARENT_HUGEPAGE
68         select HAVE_ARM_SMCCC
69         select HAVE_EBPF_JIT
70         select HAVE_C_RECORDMCOUNT
71         select HAVE_CC_STACKPROTECTOR
72         select HAVE_CMPXCHG_DOUBLE
73         select HAVE_CMPXCHG_LOCAL
74         select HAVE_CONTEXT_TRACKING
75         select HAVE_DEBUG_BUGVERBOSE
76         select HAVE_DEBUG_KMEMLEAK
77         select HAVE_DMA_API_DEBUG
78         select HAVE_DMA_CONTIGUOUS
79         select HAVE_DYNAMIC_FTRACE
80         select HAVE_EFFICIENT_UNALIGNED_ACCESS
81         select HAVE_FTRACE_MCOUNT_RECORD
82         select HAVE_FUNCTION_TRACER
83         select HAVE_FUNCTION_GRAPH_TRACER
84         select HAVE_GCC_PLUGINS
85         select HAVE_GENERIC_DMA_COHERENT
86         select HAVE_HW_BREAKPOINT if PERF_EVENTS
87         select HAVE_IRQ_TIME_ACCOUNTING
88         select HAVE_MEMBLOCK
89         select HAVE_MEMBLOCK_NODE_MAP if NUMA
90         select HAVE_PATA_PLATFORM
91         select HAVE_PERF_EVENTS
92         select HAVE_PERF_REGS
93         select HAVE_PERF_USER_STACK_DUMP
94         select HAVE_REGS_AND_STACK_ACCESS_API
95         select HAVE_RCU_TABLE_FREE
96         select HAVE_SYSCALL_TRACEPOINTS
97         select HAVE_KPROBES
98         select HAVE_KRETPROBES if HAVE_KPROBES
99         select IOMMU_DMA if IOMMU_SUPPORT
100         select IRQ_DOMAIN
101         select IRQ_FORCED_THREADING
102         select MODULES_USE_ELF_RELA
103         select NO_BOOTMEM
104         select OF
105         select OF_EARLY_FLATTREE
106         select OF_RESERVED_MEM
107         select PCI_ECAM if ACPI
108         select POWER_RESET
109         select POWER_SUPPLY
110         select SPARSE_IRQ
111         select SYSCTL_EXCEPTION_TRACE
112         help
113           ARM 64-bit (AArch64) Linux support.
114
115 config 64BIT
116         def_bool y
117
118 config ARCH_PHYS_ADDR_T_64BIT
119         def_bool y
120
121 config MMU
122         def_bool y
123
124 config DEBUG_RODATA
125         def_bool y
126
127 config ARM64_PAGE_SHIFT
128         int
129         default 16 if ARM64_64K_PAGES
130         default 14 if ARM64_16K_PAGES
131         default 12
132
133 config ARM64_CONT_SHIFT
134         int
135         default 5 if ARM64_64K_PAGES
136         default 7 if ARM64_16K_PAGES
137         default 4
138
139 config ARCH_MMAP_RND_BITS_MIN
140        default 14 if ARM64_64K_PAGES
141        default 16 if ARM64_16K_PAGES
142        default 18
143
144 # max bits determined by the following formula:
145 #  VA_BITS - PAGE_SHIFT - 3
146 config ARCH_MMAP_RND_BITS_MAX
147        default 19 if ARM64_VA_BITS=36
148        default 24 if ARM64_VA_BITS=39
149        default 27 if ARM64_VA_BITS=42
150        default 30 if ARM64_VA_BITS=47
151        default 29 if ARM64_VA_BITS=48 && ARM64_64K_PAGES
152        default 31 if ARM64_VA_BITS=48 && ARM64_16K_PAGES
153        default 33 if ARM64_VA_BITS=48
154        default 14 if ARM64_64K_PAGES
155        default 16 if ARM64_16K_PAGES
156        default 18
157
158 config ARCH_MMAP_RND_COMPAT_BITS_MIN
159        default 7 if ARM64_64K_PAGES
160        default 9 if ARM64_16K_PAGES
161        default 11
162
163 config ARCH_MMAP_RND_COMPAT_BITS_MAX
164        default 16
165
166 config NO_IOPORT_MAP
167         def_bool y if !PCI
168
169 config STACKTRACE_SUPPORT
170         def_bool y
171
172 config ILLEGAL_POINTER_VALUE
173         hex
174         default 0xdead000000000000
175
176 config LOCKDEP_SUPPORT
177         def_bool y
178
179 config TRACE_IRQFLAGS_SUPPORT
180         def_bool y
181
182 config RWSEM_XCHGADD_ALGORITHM
183         def_bool y
184
185 config GENERIC_BUG
186         def_bool y
187         depends on BUG
188
189 config GENERIC_BUG_RELATIVE_POINTERS
190         def_bool y
191         depends on GENERIC_BUG
192
193 config GENERIC_HWEIGHT
194         def_bool y
195
196 config GENERIC_CSUM
197         def_bool y
198
199 config GENERIC_CALIBRATE_DELAY
200         def_bool y
201
202 config ZONE_DMA
203         def_bool y
204
205 config HAVE_GENERIC_RCU_GUP
206         def_bool y
207
208 config ARCH_DMA_ADDR_T_64BIT
209         def_bool y
210
211 config NEED_DMA_MAP_STATE
212         def_bool y
213
214 config NEED_SG_DMA_LENGTH
215         def_bool y
216
217 config SMP
218         def_bool y
219
220 config SWIOTLB
221         def_bool y
222
223 config IOMMU_HELPER
224         def_bool SWIOTLB
225
226 config KERNEL_MODE_NEON
227         def_bool y
228
229 config FIX_EARLYCON_MEM
230         def_bool y
231
232 config PGTABLE_LEVELS
233         int
234         default 2 if ARM64_16K_PAGES && ARM64_VA_BITS_36
235         default 2 if ARM64_64K_PAGES && ARM64_VA_BITS_42
236         default 3 if ARM64_64K_PAGES && ARM64_VA_BITS_48
237         default 3 if ARM64_4K_PAGES && ARM64_VA_BITS_39
238         default 3 if ARM64_16K_PAGES && ARM64_VA_BITS_47
239         default 4 if !ARM64_64K_PAGES && ARM64_VA_BITS_48
240
241 source "init/Kconfig"
242
243 source "kernel/Kconfig.freezer"
244
245 source "arch/arm64/Kconfig.platforms"
246
247 menu "Bus support"
248
249 config PCI
250         bool "PCI support"
251         help
252           This feature enables support for PCI bus system. If you say Y
253           here, the kernel will include drivers and infrastructure code
254           to support PCI bus devices.
255
256 config PCI_DOMAINS
257         def_bool PCI
258
259 config PCI_DOMAINS_GENERIC
260         def_bool PCI
261
262 config PCI_SYSCALL
263         def_bool PCI
264
265 source "drivers/pci/Kconfig"
266
267 endmenu
268
269 menu "Kernel Features"
270
271 menu "ARM errata workarounds via the alternatives framework"
272
273 config ARM64_ERRATUM_826319
274         bool "Cortex-A53: 826319: System might deadlock if a write cannot complete until read data is accepted"
275         default y
276         help
277           This option adds an alternative code sequence to work around ARM
278           erratum 826319 on Cortex-A53 parts up to r0p2 with an AMBA 4 ACE or
279           AXI master interface and an L2 cache.
280
281           If a Cortex-A53 uses an AMBA AXI4 ACE interface to other processors
282           and is unable to accept a certain write via this interface, it will
283           not progress on read data presented on the read data channel and the
284           system can deadlock.
285
286           The workaround promotes data cache clean instructions to
287           data cache clean-and-invalidate.
288           Please note that this does not necessarily enable the workaround,
289           as it depends on the alternative framework, which will only patch
290           the kernel if an affected CPU is detected.
291
292           If unsure, say Y.
293
294 config ARM64_ERRATUM_827319
295         bool "Cortex-A53: 827319: Data cache clean instructions might cause overlapping transactions to the interconnect"
296         default y
297         help
298           This option adds an alternative code sequence to work around ARM
299           erratum 827319 on Cortex-A53 parts up to r0p2 with an AMBA 5 CHI
300           master interface and an L2 cache.
301
302           Under certain conditions this erratum can cause a clean line eviction
303           to occur at the same time as another transaction to the same address
304           on the AMBA 5 CHI interface, which can cause data corruption if the
305           interconnect reorders the two transactions.
306
307           The workaround promotes data cache clean instructions to
308           data cache clean-and-invalidate.
309           Please note that this does not necessarily enable the workaround,
310           as it depends on the alternative framework, which will only patch
311           the kernel if an affected CPU is detected.
312
313           If unsure, say Y.
314
315 config ARM64_ERRATUM_824069
316         bool "Cortex-A53: 824069: Cache line might not be marked as clean after a CleanShared snoop"
317         default y
318         help
319           This option adds an alternative code sequence to work around ARM
320           erratum 824069 on Cortex-A53 parts up to r0p2 when it is connected
321           to a coherent interconnect.
322
323           If a Cortex-A53 processor is executing a store or prefetch for
324           write instruction at the same time as a processor in another
325           cluster is executing a cache maintenance operation to the same
326           address, then this erratum might cause a clean cache line to be
327           incorrectly marked as dirty.
328
329           The workaround promotes data cache clean instructions to
330           data cache clean-and-invalidate.
331           Please note that this option does not necessarily enable the
332           workaround, as it depends on the alternative framework, which will
333           only patch the kernel if an affected CPU is detected.
334
335           If unsure, say Y.
336
337 config ARM64_ERRATUM_819472
338         bool "Cortex-A53: 819472: Store exclusive instructions might cause data corruption"
339         default y
340         help
341           This option adds an alternative code sequence to work around ARM
342           erratum 819472 on Cortex-A53 parts up to r0p1 with an L2 cache
343           present when it is connected to a coherent interconnect.
344
345           If the processor is executing a load and store exclusive sequence at
346           the same time as a processor in another cluster is executing a cache
347           maintenance operation to the same address, then this erratum might
348           cause data corruption.
349
350           The workaround promotes data cache clean instructions to
351           data cache clean-and-invalidate.
352           Please note that this does not necessarily enable the workaround,
353           as it depends on the alternative framework, which will only patch
354           the kernel if an affected CPU is detected.
355
356           If unsure, say Y.
357
358 config ARM64_ERRATUM_832075
359         bool "Cortex-A57: 832075: possible deadlock on mixing exclusive memory accesses with device loads"
360         default y
361         help
362           This option adds an alternative code sequence to work around ARM
363           erratum 832075 on Cortex-A57 parts up to r1p2.
364
365           Affected Cortex-A57 parts might deadlock when exclusive load/store
366           instructions to Write-Back memory are mixed with Device loads.
367
368           The workaround is to promote device loads to use Load-Acquire
369           semantics.
370           Please note that this does not necessarily enable the workaround,
371           as it depends on the alternative framework, which will only patch
372           the kernel if an affected CPU is detected.
373
374           If unsure, say Y.
375
376 config ARM64_ERRATUM_834220
377         bool "Cortex-A57: 834220: Stage 2 translation fault might be incorrectly reported in presence of a Stage 1 fault"
378         depends on KVM
379         default y
380         help
381           This option adds an alternative code sequence to work around ARM
382           erratum 834220 on Cortex-A57 parts up to r1p2.
383
384           Affected Cortex-A57 parts might report a Stage 2 translation
385           fault as the result of a Stage 1 fault for load crossing a
386           page boundary when there is a permission or device memory
387           alignment fault at Stage 1 and a translation fault at Stage 2.
388
389           The workaround is to verify that the Stage 1 translation
390           doesn't generate a fault before handling the Stage 2 fault.
391           Please note that this does not necessarily enable the workaround,
392           as it depends on the alternative framework, which will only patch
393           the kernel if an affected CPU is detected.
394
395           If unsure, say Y.
396
397 config ARM64_ERRATUM_845719
398         bool "Cortex-A53: 845719: a load might read incorrect data"
399         depends on COMPAT
400         default y
401         help
402           This option adds an alternative code sequence to work around ARM
403           erratum 845719 on Cortex-A53 parts up to r0p4.
404
405           When running a compat (AArch32) userspace on an affected Cortex-A53
406           part, a load at EL0 from a virtual address that matches the bottom 32
407           bits of the virtual address used by a recent load at (AArch64) EL1
408           might return incorrect data.
409
410           The workaround is to write the contextidr_el1 register on exception
411           return to a 32-bit task.
412           Please note that this does not necessarily enable the workaround,
413           as it depends on the alternative framework, which will only patch
414           the kernel if an affected CPU is detected.
415
416           If unsure, say Y.
417
418 config ARM64_ERRATUM_843419
419         bool "Cortex-A53: 843419: A load or store might access an incorrect address"
420         default y
421         select ARM64_MODULE_CMODEL_LARGE if MODULES
422         help
423           This option links the kernel with '--fix-cortex-a53-843419' and
424           builds modules using the large memory model in order to avoid the use
425           of the ADRP instruction, which can cause a subsequent memory access
426           to use an incorrect address on Cortex-A53 parts up to r0p4.
427
428           If unsure, say Y.
429
430 config ARM64_ERRATUM_1024718
431         bool "Cortex-A55: 1024718: Update of DBM/AP bits without break before make might result in incorrect update"
432         default y
433         help
434           This option adds work around for Arm Cortex-A55 Erratum 1024718.
435
436           Affected Cortex-A55 cores (all revisions) could cause incorrect
437           update of the hardware dirty bit when the DBM/AP bits are updated
438           without a break-before-make. The work around is to disable the usage
439           of hardware DBM locally on the affected cores. CPUs not affected by
440           erratum will continue to use the feature.
441
442           If unsure, say Y.
443
444 config ARM64_ERRATUM_1188873
445         bool "Cortex-A76: MRC read following MRRC read of specific Generic Timer in AArch32 might give incorrect result"
446         default y
447         depends on COMPAT
448         select ARM_ARCH_TIMER_OOL_WORKAROUND
449         help
450           This option adds work arounds for ARM Cortex-A76 erratum 1188873
451
452           Affected Cortex-A76 cores (r0p0, r1p0, r2p0) could cause
453           register corruption when accessing the timer registers from
454           AArch32 userspace.
455
456           If unsure, say Y.
457
458 config ARM64_ERRATUM_1742098
459         bool "Cortex-A57/A72: 1742098: ELR recorded incorrectly on interrupt taken between cryptographic instructions in a sequence"
460         depends on COMPAT
461         default y
462         help
463           This option removes the AES hwcap for aarch32 user-space to
464           workaround erratum 1742098 on Cortex-A57 and Cortex-A72.
465
466           Affected parts may corrupt the AES state if an interrupt is
467           taken between a pair of AES instructions. These instructions
468           are only present if the cryptography extensions are present.
469           All software should have a fallback implementation for CPUs
470           that don't implement the cryptography extensions.
471
472           If unsure, say Y.
473
474 config CAVIUM_ERRATUM_22375
475         bool "Cavium erratum 22375, 24313"
476         default y
477         help
478           Enable workaround for erratum 22375, 24313.
479
480           This implements two gicv3-its errata workarounds for ThunderX. Both
481           with small impact affecting only ITS table allocation.
482
483             erratum 22375: only alloc 8MB table size
484             erratum 24313: ignore memory access type
485
486           The fixes are in ITS initialization and basically ignore memory access
487           type and table size provided by the TYPER and BASER registers.
488
489           If unsure, say Y.
490
491 config CAVIUM_ERRATUM_23144
492         bool "Cavium erratum 23144: ITS SYNC hang on dual socket system"
493         depends on NUMA
494         default y
495         help
496           ITS SYNC command hang for cross node io and collections/cpu mapping.
497
498           If unsure, say Y.
499
500 config CAVIUM_ERRATUM_23154
501         bool "Cavium erratum 23154: Access to ICC_IAR1_EL1 is not sync'ed"
502         default y
503         help
504           The gicv3 of ThunderX requires a modified version for
505           reading the IAR status to ensure data synchronization
506           (access to icc_iar1_el1 is not sync'ed before and after).
507
508           If unsure, say Y.
509
510 config CAVIUM_ERRATUM_27456
511         bool "Cavium erratum 27456: Broadcast TLBI instructions may cause icache corruption"
512         default y
513         help
514           On ThunderX T88 pass 1.x through 2.1 parts, broadcast TLBI
515           instructions may cause the icache to become corrupted if it
516           contains data for a non-current ASID.  The fix is to
517           invalidate the icache when changing the mm context.
518
519           If unsure, say Y.
520
521 config QCOM_QDF2400_ERRATUM_0065
522         bool "QDF2400 E0065: Incorrect GITS_TYPER.ITT_Entry_size"
523         default y
524         help
525           On Qualcomm Datacenter Technologies QDF2400 SoC, ITS hardware reports
526           ITE size incorrectly. The GITS_TYPER.ITT_Entry_size field should have
527           been indicated as 16Bytes (0xf), not 8Bytes (0x7).
528
529           If unsure, say Y.
530
531 endmenu
532
533
534 choice
535         prompt "Page size"
536         default ARM64_4K_PAGES
537         help
538           Page size (translation granule) configuration.
539
540 config ARM64_4K_PAGES
541         bool "4KB"
542         help
543           This feature enables 4KB pages support.
544
545 config ARM64_16K_PAGES
546         bool "16KB"
547         help
548           The system will use 16KB pages support. AArch32 emulation
549           requires applications compiled with 16K (or a multiple of 16K)
550           aligned segments.
551
552 config ARM64_64K_PAGES
553         bool "64KB"
554         help
555           This feature enables 64KB pages support (4KB by default)
556           allowing only two levels of page tables and faster TLB
557           look-up. AArch32 emulation requires applications compiled
558           with 64K aligned segments.
559
560 endchoice
561
562 choice
563         prompt "Virtual address space size"
564         default ARM64_VA_BITS_39 if ARM64_4K_PAGES
565         default ARM64_VA_BITS_47 if ARM64_16K_PAGES
566         default ARM64_VA_BITS_42 if ARM64_64K_PAGES
567         help
568           Allows choosing one of multiple possible virtual address
569           space sizes. The level of translation table is determined by
570           a combination of page size and virtual address space size.
571
572 config ARM64_VA_BITS_36
573         bool "36-bit" if EXPERT
574         depends on ARM64_16K_PAGES
575
576 config ARM64_VA_BITS_39
577         bool "39-bit"
578         depends on ARM64_4K_PAGES
579
580 config ARM64_VA_BITS_42
581         bool "42-bit"
582         depends on ARM64_64K_PAGES
583
584 config ARM64_VA_BITS_47
585         bool "47-bit"
586         depends on ARM64_16K_PAGES
587
588 config ARM64_VA_BITS_48
589         bool "48-bit"
590
591 endchoice
592
593 config ARM64_VA_BITS
594         int
595         default 36 if ARM64_VA_BITS_36
596         default 39 if ARM64_VA_BITS_39
597         default 42 if ARM64_VA_BITS_42
598         default 47 if ARM64_VA_BITS_47
599         default 48 if ARM64_VA_BITS_48
600
601 config CPU_BIG_ENDIAN
602        bool "Build big-endian kernel"
603        help
604          Say Y if you plan on running a kernel in big-endian mode.
605
606 config SCHED_MC
607         bool "Multi-core scheduler support"
608         help
609           Multi-core scheduler support improves the CPU scheduler's decision
610           making when dealing with multi-core CPU chips at a cost of slightly
611           increased overhead in some places. If unsure say N here.
612
613 config SCHED_SMT
614         bool "SMT scheduler support"
615         help
616           Improves the CPU scheduler's decision making when dealing with
617           MultiThreading at a cost of slightly increased overhead in some
618           places. If unsure say N here.
619
620 config NR_CPUS
621         int "Maximum number of CPUs (2-4096)"
622         range 2 4096
623         # These have to remain sorted largest to smallest
624         default "64"
625
626 config HOTPLUG_CPU
627         bool "Support for hot-pluggable CPUs"
628         select GENERIC_IRQ_MIGRATION
629         help
630           Say Y here to experiment with turning CPUs off and on.  CPUs
631           can be controlled through /sys/devices/system/cpu.
632
633 # Common NUMA Features
634 config NUMA
635         bool "Numa Memory Allocation and Scheduler Support"
636         select ACPI_NUMA if ACPI
637         select OF_NUMA
638         help
639           Enable NUMA (Non Uniform Memory Access) support.
640
641           The kernel will try to allocate memory used by a CPU on the
642           local memory of the CPU and add some more
643           NUMA awareness to the kernel.
644
645 config NODES_SHIFT
646         int "Maximum NUMA Nodes (as a power of 2)"
647         range 1 10
648         default "2"
649         depends on NEED_MULTIPLE_NODES
650         help
651           Specify the maximum number of NUMA Nodes available on the target
652           system.  Increases memory reserved to accommodate various tables.
653
654 config USE_PERCPU_NUMA_NODE_ID
655         def_bool y
656         depends on NUMA
657
658 config HAVE_SETUP_PER_CPU_AREA
659         def_bool y
660         depends on NUMA
661
662 config NEED_PER_CPU_EMBED_FIRST_CHUNK
663         def_bool y
664         depends on NUMA
665
666 source kernel/Kconfig.preempt
667 source kernel/Kconfig.hz
668
669 config ARCH_SUPPORTS_DEBUG_PAGEALLOC
670         def_bool y
671
672 config ARCH_HAS_HOLES_MEMORYMODEL
673         def_bool y if SPARSEMEM
674
675 config ARCH_SPARSEMEM_ENABLE
676         def_bool y
677         select SPARSEMEM_VMEMMAP_ENABLE
678
679 config ARCH_SPARSEMEM_DEFAULT
680         def_bool ARCH_SPARSEMEM_ENABLE
681
682 config ARCH_SELECT_MEMORY_MODEL
683         def_bool ARCH_SPARSEMEM_ENABLE
684
685 config HAVE_ARCH_PFN_VALID
686         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
687
688 config HW_PERF_EVENTS
689         def_bool y
690         depends on ARM_PMU
691
692 config SYS_SUPPORTS_HUGETLBFS
693         def_bool y
694
695 config ARCH_WANT_HUGE_PMD_SHARE
696         def_bool y if ARM64_4K_PAGES || (ARM64_16K_PAGES && !ARM64_VA_BITS_36)
697
698 config ARCH_HAS_CACHE_LINE_SIZE
699         def_bool y
700
701 source "mm/Kconfig"
702
703 config SECCOMP
704         bool "Enable seccomp to safely compute untrusted bytecode"
705         ---help---
706           This kernel feature is useful for number crunching applications
707           that may need to compute untrusted bytecode during their
708           execution. By using pipes or other transports made available to
709           the process as file descriptors supporting the read/write
710           syscalls, it's possible to isolate those applications in
711           their own address space using seccomp. Once seccomp is
712           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
713           and the task is only allowed to execute a few safe syscalls
714           defined by each seccomp mode.
715
716 config PARAVIRT
717         bool "Enable paravirtualization code"
718         help
719           This changes the kernel so it can modify itself when it is run
720           under a hypervisor, potentially improving performance significantly
721           over full virtualization.
722
723 config PARAVIRT_TIME_ACCOUNTING
724         bool "Paravirtual steal time accounting"
725         select PARAVIRT
726         default n
727         help
728           Select this option to enable fine granularity task steal time
729           accounting. Time spent executing other tasks in parallel with
730           the current vCPU is discounted from the vCPU power. To account for
731           that, there can be a small performance impact.
732
733           If in doubt, say N here.
734
735 config KEXEC
736         depends on PM_SLEEP_SMP
737         select KEXEC_CORE
738         bool "kexec system call"
739         ---help---
740           kexec is a system call that implements the ability to shutdown your
741           current kernel, and to start another kernel.  It is like a reboot
742           but it is independent of the system firmware.   And like a reboot
743           you can start any kernel with it, not just Linux.
744
745 config XEN_DOM0
746         def_bool y
747         depends on XEN
748
749 config XEN
750         bool "Xen guest support on ARM64"
751         depends on ARM64 && OF
752         select SWIOTLB_XEN
753         select PARAVIRT
754         help
755           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM64.
756
757 config FORCE_MAX_ZONEORDER
758         int
759         default "14" if (ARM64_64K_PAGES && TRANSPARENT_HUGEPAGE)
760         default "12" if (ARM64_16K_PAGES && TRANSPARENT_HUGEPAGE)
761         default "11"
762         help
763           The kernel memory allocator divides physically contiguous memory
764           blocks into "zones", where each zone is a power of two number of
765           pages.  This option selects the largest power of two that the kernel
766           keeps in the memory allocator.  If you need to allocate very large
767           blocks of physically contiguous memory, then you may need to
768           increase this value.
769
770           This config option is actually maximum order plus one. For example,
771           a value of 11 means that the largest free memory block is 2^10 pages.
772
773           We make sure that we can allocate upto a HugePage size for each configuration.
774           Hence we have :
775                 MAX_ORDER = (PMD_SHIFT - PAGE_SHIFT) + 1 => PAGE_SHIFT - 2
776
777           However for 4K, we choose a higher default value, 11 as opposed to 10, giving us
778           4M allocations matching the default size used by generic code.
779
780 config UNMAP_KERNEL_AT_EL0
781         bool "Unmap kernel when running in userspace (aka \"KAISER\")" if EXPERT
782         default y
783         help
784           Speculation attacks against some high-performance processors can
785           be used to bypass MMU permission checks and leak kernel data to
786           userspace. This can be defended against by unmapping the kernel
787           when running in userspace, mapping it back in on exception entry
788           via a trampoline page in the vector table.
789
790           If unsure, say Y.
791
792 config HARDEN_BRANCH_PREDICTOR
793         bool "Harden the branch predictor against aliasing attacks" if EXPERT
794         default y
795         help
796           Speculation attacks against some high-performance processors rely on
797           being able to manipulate the branch predictor for a victim context by
798           executing aliasing branches in the attacker context.  Such attacks
799           can be partially mitigated against by clearing internal branch
800           predictor state and limiting the prediction logic in some situations.
801
802           This config option will take CPU-specific actions to harden the
803           branch predictor against aliasing attacks and may rely on specific
804           instruction sequences or control bits being set by the system
805           firmware.
806
807           If unsure, say Y.
808
809 config ARM64_SSBD
810         bool "Speculative Store Bypass Disable" if EXPERT
811         default y
812         help
813           This enables mitigation of the bypassing of previous stores
814           by speculative loads.
815
816           If unsure, say Y.
817
818 config MITIGATE_SPECTRE_BRANCH_HISTORY
819         bool "Mitigate Spectre style attacks against branch history" if EXPERT
820         default y
821         depends on HARDEN_BRANCH_PREDICTOR || !KVM
822         help
823           Speculation attacks against some high-performance processors can
824           make use of branch history to influence future speculation.
825           When taking an exception from user-space, a sequence of branches
826           or a firmware call overwrites the branch history.
827
828 menuconfig ARMV8_DEPRECATED
829         bool "Emulate deprecated/obsolete ARMv8 instructions"
830         depends on COMPAT
831         help
832           Legacy software support may require certain instructions
833           that have been deprecated or obsoleted in the architecture.
834
835           Enable this config to enable selective emulation of these
836           features.
837
838           If unsure, say Y
839
840 if ARMV8_DEPRECATED
841
842 config SWP_EMULATION
843         bool "Emulate SWP/SWPB instructions"
844         help
845           ARMv8 obsoletes the use of A32 SWP/SWPB instructions such that
846           they are always undefined. Say Y here to enable software
847           emulation of these instructions for userspace using LDXR/STXR.
848
849           In some older versions of glibc [<=2.8] SWP is used during futex
850           trylock() operations with the assumption that the code will not
851           be preempted. This invalid assumption may be more likely to fail
852           with SWP emulation enabled, leading to deadlock of the user
853           application.
854
855           NOTE: when accessing uncached shared regions, LDXR/STXR rely
856           on an external transaction monitoring block called a global
857           monitor to maintain update atomicity. If your system does not
858           implement a global monitor, this option can cause programs that
859           perform SWP operations to uncached memory to deadlock.
860
861           If unsure, say Y
862
863 config CP15_BARRIER_EMULATION
864         bool "Emulate CP15 Barrier instructions"
865         help
866           The CP15 barrier instructions - CP15ISB, CP15DSB, and
867           CP15DMB - are deprecated in ARMv8 (and ARMv7). It is
868           strongly recommended to use the ISB, DSB, and DMB
869           instructions instead.
870
871           Say Y here to enable software emulation of these
872           instructions for AArch32 userspace code. When this option is
873           enabled, CP15 barrier usage is traced which can help
874           identify software that needs updating.
875
876           If unsure, say Y
877
878 config SETEND_EMULATION
879         bool "Emulate SETEND instruction"
880         help
881           The SETEND instruction alters the data-endianness of the
882           AArch32 EL0, and is deprecated in ARMv8.
883
884           Say Y here to enable software emulation of the instruction
885           for AArch32 userspace code.
886
887           Note: All the cpus on the system must have mixed endian support at EL0
888           for this feature to be enabled. If a new CPU - which doesn't support mixed
889           endian - is hotplugged in after this feature has been enabled, there could
890           be unexpected results in the applications.
891
892           If unsure, say Y
893 endif
894
895 menu "ARMv8.1 architectural features"
896
897 config ARM64_HW_AFDBM
898         bool "Support for hardware updates of the Access and Dirty page flags"
899         default y
900         help
901           The ARMv8.1 architecture extensions introduce support for
902           hardware updates of the access and dirty information in page
903           table entries. When enabled in TCR_EL1 (HA and HD bits) on
904           capable processors, accesses to pages with PTE_AF cleared will
905           set this bit instead of raising an access flag fault.
906           Similarly, writes to read-only pages with the DBM bit set will
907           clear the read-only bit (AP[2]) instead of raising a
908           permission fault.
909
910           Kernels built with this configuration option enabled continue
911           to work on pre-ARMv8.1 hardware and the performance impact is
912           minimal. If unsure, say Y.
913
914 config ARM64_PAN
915         bool "Enable support for Privileged Access Never (PAN)"
916         default y
917         help
918          Privileged Access Never (PAN; part of the ARMv8.1 Extensions)
919          prevents the kernel or hypervisor from accessing user-space (EL0)
920          memory directly.
921
922          Choosing this option will cause any unprotected (not using
923          copy_to_user et al) memory access to fail with a permission fault.
924
925          The feature is detected at runtime, and will remain as a 'nop'
926          instruction if the cpu does not implement the feature.
927
928 config ARM64_LSE_ATOMICS
929         bool "Atomic instructions"
930         help
931           As part of the Large System Extensions, ARMv8.1 introduces new
932           atomic instructions that are designed specifically to scale in
933           very large systems.
934
935           Say Y here to make use of these instructions for the in-kernel
936           atomic routines. This incurs a small overhead on CPUs that do
937           not support these instructions and requires the kernel to be
938           built with binutils >= 2.25.
939
940 config ARM64_VHE
941         bool "Enable support for Virtualization Host Extensions (VHE)"
942         default y
943         help
944           Virtualization Host Extensions (VHE) allow the kernel to run
945           directly at EL2 (instead of EL1) on processors that support
946           it. This leads to better performance for KVM, as they reduce
947           the cost of the world switch.
948
949           Selecting this option allows the VHE feature to be detected
950           at runtime, and does not affect processors that do not
951           implement this feature.
952
953 endmenu
954
955 menu "ARMv8.2 architectural features"
956
957 config ARM64_UAO
958         bool "Enable support for User Access Override (UAO)"
959         default y
960         help
961           User Access Override (UAO; part of the ARMv8.2 Extensions)
962           causes the 'unprivileged' variant of the load/store instructions to
963           be overriden to be privileged.
964
965           This option changes get_user() and friends to use the 'unprivileged'
966           variant of the load/store instructions. This ensures that user-space
967           really did have access to the supplied memory. When addr_limit is
968           set to kernel memory the UAO bit will be set, allowing privileged
969           access to kernel memory.
970
971           Choosing this option will cause copy_to_user() et al to use user-space
972           memory permissions.
973
974           The feature is detected at runtime, the kernel will use the
975           regular load/store instructions if the cpu does not implement the
976           feature.
977
978 endmenu
979
980 config ARM64_MODULE_CMODEL_LARGE
981         bool
982
983 config ARM64_MODULE_PLTS
984         bool
985         select ARM64_MODULE_CMODEL_LARGE
986         select HAVE_MOD_ARCH_SPECIFIC
987
988 config RELOCATABLE
989         bool
990         help
991           This builds the kernel as a Position Independent Executable (PIE),
992           which retains all relocation metadata required to relocate the
993           kernel binary at runtime to a different virtual address than the
994           address it was linked at.
995           Since AArch64 uses the RELA relocation format, this requires a
996           relocation pass at runtime even if the kernel is loaded at the
997           same address it was linked at.
998
999 config RANDOMIZE_BASE
1000         bool "Randomize the address of the kernel image"
1001         select ARM64_MODULE_PLTS if MODULES
1002         select RELOCATABLE
1003         help
1004           Randomizes the virtual address at which the kernel image is
1005           loaded, as a security feature that deters exploit attempts
1006           relying on knowledge of the location of kernel internals.
1007
1008           It is the bootloader's job to provide entropy, by passing a
1009           random u64 value in /chosen/kaslr-seed at kernel entry.
1010
1011           When booting via the UEFI stub, it will invoke the firmware's
1012           EFI_RNG_PROTOCOL implementation (if available) to supply entropy
1013           to the kernel proper. In addition, it will randomise the physical
1014           location of the kernel Image as well.
1015
1016           If unsure, say N.
1017
1018 config RANDOMIZE_MODULE_REGION_FULL
1019         bool "Randomize the module region independently from the core kernel"
1020         depends on RANDOMIZE_BASE && !DYNAMIC_FTRACE
1021         default y
1022         help
1023           Randomizes the location of the module region without considering the
1024           location of the core kernel. This way, it is impossible for modules
1025           to leak information about the location of core kernel data structures
1026           but it does imply that function calls between modules and the core
1027           kernel will need to be resolved via veneers in the module PLT.
1028
1029           When this option is not set, the module region will be randomized over
1030           a limited range that contains the [_stext, _etext] interval of the
1031           core kernel, so branch relocations are always in range.
1032
1033 endmenu
1034
1035 menu "Boot options"
1036
1037 config ARM64_ACPI_PARKING_PROTOCOL
1038         bool "Enable support for the ARM64 ACPI parking protocol"
1039         depends on ACPI
1040         help
1041           Enable support for the ARM64 ACPI parking protocol. If disabled
1042           the kernel will not allow booting through the ARM64 ACPI parking
1043           protocol even if the corresponding data is present in the ACPI
1044           MADT table.
1045
1046 config CMDLINE
1047         string "Default kernel command string"
1048         default ""
1049         help
1050           Provide a set of default command-line options at build time by
1051           entering them here. As a minimum, you should specify the the
1052           root device (e.g. root=/dev/nfs).
1053
1054 config CMDLINE_FORCE
1055         bool "Always use the default kernel command string"
1056         help
1057           Always use the default kernel command string, even if the boot
1058           loader passes other arguments to the kernel.
1059           This is useful if you cannot or don't want to change the
1060           command-line options your boot loader passes to the kernel.
1061
1062 config EFI_STUB
1063         bool
1064
1065 config EFI
1066         bool "UEFI runtime support"
1067         depends on OF && !CPU_BIG_ENDIAN
1068         select LIBFDT
1069         select UCS2_STRING
1070         select EFI_PARAMS_FROM_FDT
1071         select EFI_RUNTIME_WRAPPERS
1072         select EFI_STUB
1073         select EFI_ARMSTUB
1074         default y
1075         help
1076           This option provides support for runtime services provided
1077           by UEFI firmware (such as non-volatile variables, realtime
1078           clock, and platform reset). A UEFI stub is also provided to
1079           allow the kernel to be booted as an EFI application. This
1080           is only useful on systems that have UEFI firmware.
1081
1082 config DMI
1083         bool "Enable support for SMBIOS (DMI) tables"
1084         depends on EFI
1085         default y
1086         help
1087           This enables SMBIOS/DMI feature for systems.
1088
1089           This option is only useful on systems that have UEFI firmware.
1090           However, even with this option, the resultant kernel should
1091           continue to boot on existing non-UEFI platforms.
1092
1093 endmenu
1094
1095 menu "Userspace binary formats"
1096
1097 source "fs/Kconfig.binfmt"
1098
1099 config COMPAT
1100         bool "Kernel support for 32-bit EL0"
1101         depends on ARM64_4K_PAGES || EXPERT
1102         select COMPAT_BINFMT_ELF if BINFMT_ELF
1103         select HAVE_UID16
1104         select OLD_SIGSUSPEND3
1105         select COMPAT_OLD_SIGACTION
1106         help
1107           This option enables support for a 32-bit EL0 running under a 64-bit
1108           kernel at EL1. AArch32-specific components such as system calls,
1109           the user helper functions, VFP support and the ptrace interface are
1110           handled appropriately by the kernel.
1111
1112           If you use a page size other than 4KB (i.e, 16KB or 64KB), please be aware
1113           that you will only be able to execute AArch32 binaries that were compiled
1114           with page size aligned segments.
1115
1116           If you want to execute 32-bit userspace applications, say Y.
1117
1118 config SYSVIPC_COMPAT
1119         def_bool y
1120         depends on COMPAT && SYSVIPC
1121
1122 config KEYS_COMPAT
1123         def_bool y
1124         depends on COMPAT && KEYS
1125
1126 endmenu
1127
1128 menu "Power management options"
1129
1130 source "kernel/power/Kconfig"
1131
1132 config ARCH_HIBERNATION_POSSIBLE
1133         def_bool y
1134         depends on CPU_PM
1135
1136 config ARCH_HIBERNATION_HEADER
1137         def_bool y
1138         depends on HIBERNATION
1139
1140 config ARCH_SUSPEND_POSSIBLE
1141         def_bool y
1142
1143 endmenu
1144
1145 menu "CPU Power Management"
1146
1147 source "drivers/cpuidle/Kconfig"
1148
1149 source "drivers/cpufreq/Kconfig"
1150
1151 endmenu
1152
1153 source "net/Kconfig"
1154
1155 source "drivers/Kconfig"
1156
1157 source "drivers/firmware/Kconfig"
1158
1159 source "drivers/acpi/Kconfig"
1160
1161 source "fs/Kconfig"
1162
1163 source "arch/arm64/kvm/Kconfig"
1164
1165 source "arch/arm64/Kconfig.debug"
1166
1167 source "security/Kconfig"
1168
1169 source "crypto/Kconfig"
1170 if CRYPTO
1171 source "arch/arm64/crypto/Kconfig"
1172 endif
1173
1174 source "lib/Kconfig"