1 // SPDX-License-Identifier: GPL-2.0-only
3 * arch/arm/mach-mv78xx0/pcie.c
5 * PCIe functions for Marvell MV78xx0 SoCs
8 #include <linux/kernel.h>
10 #include <linux/mbus.h>
11 #include <video/vga.h>
13 #include <asm/mach/pci.h>
14 #include <plat/pcie.h>
18 #define MV78XX0_MBUS_PCIE_MEM_TARGET(port, lane) ((port) ? 8 : 4)
19 #define MV78XX0_MBUS_PCIE_MEM_ATTR(port, lane) (0xf8 & ~(0x10 << (lane)))
20 #define MV78XX0_MBUS_PCIE_IO_TARGET(port, lane) ((port) ? 8 : 4)
21 #define MV78XX0_MBUS_PCIE_IO_ATTR(port, lane) (0xf0 & ~(0x10 << (lane)))
29 char mem_space_name[20];
33 static struct pcie_port pcie_port[8];
34 static int num_pcie_ports;
35 static struct resource pcie_io_space;
37 void __init mv78xx0_pcie_id(u32 *dev, u32 *rev)
39 *dev = orion_pcie_dev_id(PCIE00_VIRT_BASE);
40 *rev = orion_pcie_rev(PCIE00_VIRT_BASE);
43 u32 pcie_port_size[8] = {
54 static void __init mv78xx0_pcie_preinit(void)
60 pcie_io_space.name = "PCIe I/O Space";
61 pcie_io_space.start = MV78XX0_PCIE_IO_PHYS_BASE(0);
63 MV78XX0_PCIE_IO_PHYS_BASE(0) + MV78XX0_PCIE_IO_SIZE * 8 - 1;
64 pcie_io_space.flags = IORESOURCE_MEM;
65 if (request_resource(&iomem_resource, &pcie_io_space))
66 panic("can't allocate PCIe I/O space");
68 if (num_pcie_ports > 7)
69 panic("invalid number of PCIe ports");
71 size_each = pcie_port_size[num_pcie_ports];
73 start = MV78XX0_PCIE_MEM_PHYS_BASE;
74 for (i = 0; i < num_pcie_ports; i++) {
75 struct pcie_port *pp = pcie_port + i;
77 snprintf(pp->mem_space_name, sizeof(pp->mem_space_name),
78 "PCIe %d.%d MEM", pp->maj, pp->min);
79 pp->mem_space_name[sizeof(pp->mem_space_name) - 1] = 0;
80 pp->res.name = pp->mem_space_name;
81 pp->res.flags = IORESOURCE_MEM;
82 pp->res.start = start;
83 pp->res.end = start + size_each - 1;
86 if (request_resource(&iomem_resource, &pp->res))
87 panic("can't allocate PCIe MEM sub-space");
89 mvebu_mbus_add_window_by_id(MV78XX0_MBUS_PCIE_MEM_TARGET(pp->maj, pp->min),
90 MV78XX0_MBUS_PCIE_MEM_ATTR(pp->maj, pp->min),
91 pp->res.start, resource_size(&pp->res));
92 mvebu_mbus_add_window_remap_by_id(MV78XX0_MBUS_PCIE_IO_TARGET(pp->maj, pp->min),
93 MV78XX0_MBUS_PCIE_IO_ATTR(pp->maj, pp->min),
94 i * SZ_64K, SZ_64K, 0);
98 static int __init mv78xx0_pcie_setup(int nr, struct pci_sys_data *sys)
100 struct pcie_port *pp;
102 if (nr >= num_pcie_ports)
106 sys->private_data = pp;
107 pp->root_bus_nr = sys->busnr;
110 * Generic PCIe unit setup.
112 orion_pcie_set_local_bus_nr(pp->base, sys->busnr);
113 orion_pcie_setup(pp->base);
115 pci_ioremap_io(nr * SZ_64K, MV78XX0_PCIE_IO_PHYS_BASE(nr));
117 pci_add_resource_offset(&sys->resources, &pp->res, sys->mem_offset);
122 static int pcie_valid_config(struct pcie_port *pp, int bus, int dev)
125 * Don't go out when trying to access nonexisting devices
128 if (bus == pp->root_bus_nr && dev > 1)
134 static int pcie_rd_conf(struct pci_bus *bus, u32 devfn, int where,
137 struct pci_sys_data *sys = bus->sysdata;
138 struct pcie_port *pp = sys->private_data;
142 if (pcie_valid_config(pp, bus->number, PCI_SLOT(devfn)) == 0) {
144 return PCIBIOS_DEVICE_NOT_FOUND;
147 spin_lock_irqsave(&pp->conf_lock, flags);
148 ret = orion_pcie_rd_conf(pp->base, bus, devfn, where, size, val);
149 spin_unlock_irqrestore(&pp->conf_lock, flags);
154 static int pcie_wr_conf(struct pci_bus *bus, u32 devfn,
155 int where, int size, u32 val)
157 struct pci_sys_data *sys = bus->sysdata;
158 struct pcie_port *pp = sys->private_data;
162 if (pcie_valid_config(pp, bus->number, PCI_SLOT(devfn)) == 0)
163 return PCIBIOS_DEVICE_NOT_FOUND;
165 spin_lock_irqsave(&pp->conf_lock, flags);
166 ret = orion_pcie_wr_conf(pp->base, bus, devfn, where, size, val);
167 spin_unlock_irqrestore(&pp->conf_lock, flags);
172 static struct pci_ops pcie_ops = {
173 .read = pcie_rd_conf,
174 .write = pcie_wr_conf,
177 static void rc_pci_fixup(struct pci_dev *dev)
180 * Prevent enumeration of root complex.
182 if (dev->bus->parent == NULL && dev->devfn == 0) {
185 for (i = 0; i < DEVICE_COUNT_RESOURCE; i++) {
186 dev->resource[i].start = 0;
187 dev->resource[i].end = 0;
188 dev->resource[i].flags = 0;
192 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL, PCI_ANY_ID, rc_pci_fixup);
194 static int __init mv78xx0_pcie_scan_bus(int nr, struct pci_host_bridge *bridge)
196 struct pci_sys_data *sys = pci_host_bridge_priv(bridge);
198 if (nr >= num_pcie_ports) {
203 list_splice_init(&sys->resources, &bridge->windows);
204 bridge->dev.parent = NULL;
205 bridge->sysdata = sys;
206 bridge->busnr = sys->busnr;
207 bridge->ops = &pcie_ops;
209 return pci_scan_root_bus_bridge(bridge);
212 static int __init mv78xx0_pcie_map_irq(const struct pci_dev *dev, u8 slot,
215 struct pci_sys_data *sys = dev->bus->sysdata;
216 struct pcie_port *pp = sys->private_data;
218 return IRQ_MV78XX0_PCIE_00 + (pp->maj << 2) + pp->min;
221 static struct hw_pci mv78xx0_pci __initdata = {
223 .preinit = mv78xx0_pcie_preinit,
224 .setup = mv78xx0_pcie_setup,
225 .scan = mv78xx0_pcie_scan_bus,
226 .map_irq = mv78xx0_pcie_map_irq,
229 static void __init add_pcie_port(int maj, int min, void __iomem *base)
231 printk(KERN_INFO "MV78xx0 PCIe port %d.%d: ", maj, min);
233 if (orion_pcie_link_up(base)) {
234 struct pcie_port *pp = &pcie_port[num_pcie_ports++];
240 pp->root_bus_nr = -1;
242 spin_lock_init(&pp->conf_lock);
243 memset(&pp->res, 0, sizeof(pp->res));
245 printk("link down, ignoring\n");
249 void __init mv78xx0_pcie_init(int init_port0, int init_port1)
251 vga_base = MV78XX0_PCIE_MEM_PHYS_BASE;
254 add_pcie_port(0, 0, PCIE00_VIRT_BASE);
255 if (!orion_pcie_x4_mode(PCIE00_VIRT_BASE)) {
256 add_pcie_port(0, 1, PCIE01_VIRT_BASE);
257 add_pcie_port(0, 2, PCIE02_VIRT_BASE);
258 add_pcie_port(0, 3, PCIE03_VIRT_BASE);
263 add_pcie_port(1, 0, PCIE10_VIRT_BASE);
264 if (!orion_pcie_x4_mode((void __iomem *)PCIE10_VIRT_BASE)) {
265 add_pcie_port(1, 1, PCIE11_VIRT_BASE);
266 add_pcie_port(1, 2, PCIE12_VIRT_BASE);
267 add_pcie_port(1, 3, PCIE13_VIRT_BASE);
271 pci_common_init(&mv78xx0_pci);