GNU Linux-libre 4.14.294-gnu1
[releases.git] / arch / arm / include / asm / kvm_host.h
1 /*
2  * Copyright (C) 2012 - Virtual Open Systems and Columbia University
3  * Author: Christoffer Dall <c.dall@virtualopensystems.com>
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License, version 2, as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software
16  * Foundation, 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
17  */
18
19 #ifndef __ARM_KVM_HOST_H__
20 #define __ARM_KVM_HOST_H__
21
22 #include <linux/types.h>
23 #include <linux/kvm_types.h>
24 #include <asm/cputype.h>
25 #include <asm/kvm.h>
26 #include <asm/kvm_asm.h>
27 #include <asm/kvm_mmio.h>
28 #include <asm/fpstate.h>
29 #include <asm/spectre.h>
30 #include <kvm/arm_arch_timer.h>
31
32 #define __KVM_HAVE_ARCH_INTC_INITIALIZED
33
34 #define KVM_USER_MEM_SLOTS 32
35 #define KVM_HAVE_ONE_REG
36 #define KVM_HALT_POLL_NS_DEFAULT 500000
37
38 #define KVM_VCPU_MAX_FEATURES 2
39
40 #include <kvm/arm_vgic.h>
41
42
43 #ifdef CONFIG_ARM_GIC_V3
44 #define KVM_MAX_VCPUS VGIC_V3_MAX_CPUS
45 #else
46 #define KVM_MAX_VCPUS VGIC_V2_MAX_CPUS
47 #endif
48
49 #define KVM_REQ_SLEEP \
50         KVM_ARCH_REQ_FLAGS(0, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
51 #define KVM_REQ_IRQ_PENDING     KVM_ARCH_REQ(1)
52
53 u32 *kvm_vcpu_reg(struct kvm_vcpu *vcpu, u8 reg_num, u32 mode);
54 int __attribute_const__ kvm_target_cpu(void);
55 int kvm_reset_vcpu(struct kvm_vcpu *vcpu);
56 void kvm_reset_coprocs(struct kvm_vcpu *vcpu);
57
58 struct kvm_arch {
59         /* VTTBR value associated with below pgd and vmid */
60         u64    vttbr;
61
62         /* The last vcpu id that ran on each physical CPU */
63         int __percpu *last_vcpu_ran;
64
65         /*
66          * Anything that is not used directly from assembly code goes
67          * here.
68          */
69
70         /* The VMID generation used for the virt. memory system */
71         u64    vmid_gen;
72         u32    vmid;
73
74         /* Stage-2 page table */
75         pgd_t *pgd;
76
77         /* Interrupt controller */
78         struct vgic_dist        vgic;
79         int max_vcpus;
80
81         /* Mandated version of PSCI */
82         u32 psci_version;
83 };
84
85 #define KVM_NR_MEM_OBJS     40
86
87 /*
88  * We don't want allocation failures within the mmu code, so we preallocate
89  * enough memory for a single page fault in a cache.
90  */
91 struct kvm_mmu_memory_cache {
92         int nobjs;
93         void *objects[KVM_NR_MEM_OBJS];
94 };
95
96 struct kvm_vcpu_fault_info {
97         u32 hsr;                /* Hyp Syndrome Register */
98         u32 hxfar;              /* Hyp Data/Inst. Fault Address Register */
99         u32 hpfar;              /* Hyp IPA Fault Address Register */
100 };
101
102 /*
103  * 0 is reserved as an invalid value.
104  * Order should be kept in sync with the save/restore code.
105  */
106 enum vcpu_sysreg {
107         __INVALID_SYSREG__,
108         c0_MPIDR,               /* MultiProcessor ID Register */
109         c0_CSSELR,              /* Cache Size Selection Register */
110         c1_SCTLR,               /* System Control Register */
111         c1_ACTLR,               /* Auxiliary Control Register */
112         c1_CPACR,               /* Coprocessor Access Control */
113         c2_TTBR0,               /* Translation Table Base Register 0 */
114         c2_TTBR0_high,          /* TTBR0 top 32 bits */
115         c2_TTBR1,               /* Translation Table Base Register 1 */
116         c2_TTBR1_high,          /* TTBR1 top 32 bits */
117         c2_TTBCR,               /* Translation Table Base Control R. */
118         c3_DACR,                /* Domain Access Control Register */
119         c5_DFSR,                /* Data Fault Status Register */
120         c5_IFSR,                /* Instruction Fault Status Register */
121         c5_ADFSR,               /* Auxilary Data Fault Status R */
122         c5_AIFSR,               /* Auxilary Instrunction Fault Status R */
123         c6_DFAR,                /* Data Fault Address Register */
124         c6_IFAR,                /* Instruction Fault Address Register */
125         c7_PAR,                 /* Physical Address Register */
126         c7_PAR_high,            /* PAR top 32 bits */
127         c9_L2CTLR,              /* Cortex A15/A7 L2 Control Register */
128         c10_PRRR,               /* Primary Region Remap Register */
129         c10_NMRR,               /* Normal Memory Remap Register */
130         c12_VBAR,               /* Vector Base Address Register */
131         c13_CID,                /* Context ID Register */
132         c13_TID_URW,            /* Thread ID, User R/W */
133         c13_TID_URO,            /* Thread ID, User R/O */
134         c13_TID_PRIV,           /* Thread ID, Privileged */
135         c14_CNTKCTL,            /* Timer Control Register (PL1) */
136         c10_AMAIR0,             /* Auxilary Memory Attribute Indirection Reg0 */
137         c10_AMAIR1,             /* Auxilary Memory Attribute Indirection Reg1 */
138         NR_CP15_REGS            /* Number of regs (incl. invalid) */
139 };
140
141 struct kvm_cpu_context {
142         struct kvm_regs gp_regs;
143         struct vfp_hard_struct vfp;
144         u32 cp15[NR_CP15_REGS];
145 };
146
147 typedef struct kvm_cpu_context kvm_cpu_context_t;
148
149 struct kvm_vcpu_arch {
150         struct kvm_cpu_context ctxt;
151
152         int target; /* Processor target */
153         DECLARE_BITMAP(features, KVM_VCPU_MAX_FEATURES);
154
155         /* The CPU type we expose to the VM */
156         u32 midr;
157
158         /* HYP trapping configuration */
159         u32 hcr;
160
161         /* Interrupt related fields */
162         u32 irq_lines;          /* IRQ and FIQ levels */
163
164         /* Exception Information */
165         struct kvm_vcpu_fault_info fault;
166
167         /* Host FP context */
168         kvm_cpu_context_t *host_cpu_context;
169
170         /* VGIC state */
171         struct vgic_cpu vgic_cpu;
172         struct arch_timer_cpu timer_cpu;
173
174         /*
175          * Anything that is not used directly from assembly code goes
176          * here.
177          */
178
179         /* vcpu power-off state */
180         bool power_off;
181
182          /* Don't run the guest (internal implementation need) */
183         bool pause;
184
185         /* IO related fields */
186         struct kvm_decode mmio_decode;
187
188         /* Cache some mmu pages needed inside spinlock regions */
189         struct kvm_mmu_memory_cache mmu_page_cache;
190
191         /* Detect first run of a vcpu */
192         bool has_run_once;
193 };
194
195 struct kvm_vm_stat {
196         ulong remote_tlb_flush;
197 };
198
199 struct kvm_vcpu_stat {
200         u64 halt_successful_poll;
201         u64 halt_attempted_poll;
202         u64 halt_poll_invalid;
203         u64 halt_wakeup;
204         u64 hvc_exit_stat;
205         u64 wfe_exit_stat;
206         u64 wfi_exit_stat;
207         u64 mmio_exit_user;
208         u64 mmio_exit_kernel;
209         u64 exits;
210 };
211
212 #define vcpu_cp15(v,r)  (v)->arch.ctxt.cp15[r]
213
214 int kvm_vcpu_preferred_target(struct kvm_vcpu_init *init);
215 unsigned long kvm_arm_num_regs(struct kvm_vcpu *vcpu);
216 int kvm_arm_copy_reg_indices(struct kvm_vcpu *vcpu, u64 __user *indices);
217 int kvm_arm_get_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *reg);
218 int kvm_arm_set_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *reg);
219 unsigned long kvm_call_hyp(void *hypfn, ...);
220 void force_vm_exit(const cpumask_t *mask);
221
222 #define KVM_ARCH_WANT_MMU_NOTIFIER
223 int kvm_unmap_hva(struct kvm *kvm, unsigned long hva);
224 int kvm_unmap_hva_range(struct kvm *kvm,
225                         unsigned long start, unsigned long end);
226 void kvm_set_spte_hva(struct kvm *kvm, unsigned long hva, pte_t pte);
227
228 unsigned long kvm_arm_num_regs(struct kvm_vcpu *vcpu);
229 int kvm_arm_copy_reg_indices(struct kvm_vcpu *vcpu, u64 __user *indices);
230 int kvm_age_hva(struct kvm *kvm, unsigned long start, unsigned long end);
231 int kvm_test_age_hva(struct kvm *kvm, unsigned long hva);
232
233 struct kvm_vcpu *kvm_arm_get_running_vcpu(void);
234 struct kvm_vcpu __percpu **kvm_get_running_vcpus(void);
235 void kvm_arm_halt_guest(struct kvm *kvm);
236 void kvm_arm_resume_guest(struct kvm *kvm);
237
238 int kvm_arm_copy_coproc_indices(struct kvm_vcpu *vcpu, u64 __user *uindices);
239 unsigned long kvm_arm_num_coproc_regs(struct kvm_vcpu *vcpu);
240 int kvm_arm_coproc_get_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *);
241 int kvm_arm_coproc_set_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *);
242
243 int handle_exit(struct kvm_vcpu *vcpu, struct kvm_run *run,
244                 int exception_index);
245
246 static inline void __cpu_init_hyp_mode(phys_addr_t pgd_ptr,
247                                        unsigned long hyp_stack_ptr,
248                                        unsigned long vector_ptr)
249 {
250         /*
251          * Call initialization code, and switch to the full blown HYP
252          * code. The init code doesn't need to preserve these
253          * registers as r0-r3 are already callee saved according to
254          * the AAPCS.
255          * Note that we slightly misuse the prototype by casting the
256          * stack pointer to a void *.
257
258          * The PGDs are always passed as the third argument, in order
259          * to be passed into r2-r3 to the init code (yes, this is
260          * compliant with the PCS!).
261          */
262
263         kvm_call_hyp((void*)hyp_stack_ptr, vector_ptr, pgd_ptr);
264 }
265
266 static inline void __cpu_init_stage2(void)
267 {
268         kvm_call_hyp(__init_stage2_translation);
269 }
270
271 static inline int kvm_arch_dev_ioctl_check_extension(struct kvm *kvm, long ext)
272 {
273         return 0;
274 }
275
276 int kvm_perf_init(void);
277 int kvm_perf_teardown(void);
278
279 void kvm_mmu_wp_memory_region(struct kvm *kvm, int slot);
280
281 struct kvm_vcpu *kvm_mpidr_to_vcpu(struct kvm *kvm, unsigned long mpidr);
282
283 static inline void kvm_arch_hardware_unsetup(void) {}
284 static inline void kvm_arch_sync_events(struct kvm *kvm) {}
285 static inline void kvm_arch_vcpu_uninit(struct kvm_vcpu *vcpu) {}
286 static inline void kvm_arch_sched_in(struct kvm_vcpu *vcpu, int cpu) {}
287 static inline void kvm_arch_vcpu_block_finish(struct kvm_vcpu *vcpu) {}
288
289 static inline void kvm_arm_init_debug(void) {}
290 static inline void kvm_arm_setup_debug(struct kvm_vcpu *vcpu) {}
291 static inline void kvm_arm_clear_debug(struct kvm_vcpu *vcpu) {}
292 static inline void kvm_arm_reset_debug_ptr(struct kvm_vcpu *vcpu) {}
293
294 int kvm_arm_vcpu_arch_set_attr(struct kvm_vcpu *vcpu,
295                                struct kvm_device_attr *attr);
296 int kvm_arm_vcpu_arch_get_attr(struct kvm_vcpu *vcpu,
297                                struct kvm_device_attr *attr);
298 int kvm_arm_vcpu_arch_has_attr(struct kvm_vcpu *vcpu,
299                                struct kvm_device_attr *attr);
300
301 static inline bool kvm_arm_harden_branch_predictor(void)
302 {
303         switch(read_cpuid_part()) {
304 #ifdef CONFIG_HARDEN_BRANCH_PREDICTOR
305         case ARM_CPU_PART_BRAHMA_B15:
306         case ARM_CPU_PART_CORTEX_A12:
307         case ARM_CPU_PART_CORTEX_A15:
308         case ARM_CPU_PART_CORTEX_A17:
309                 return true;
310 #endif
311         default:
312                 return false;
313         }
314 }
315
316 #define KVM_SSBD_UNKNOWN                -1
317 #define KVM_SSBD_FORCE_DISABLE          0
318 #define KVM_SSBD_KERNEL         1
319 #define KVM_SSBD_FORCE_ENABLE           2
320 #define KVM_SSBD_MITIGATED              3
321
322 static inline int kvm_arm_have_ssbd(void)
323 {
324         /* No way to detect it yet, pretend it is not there. */
325         return KVM_SSBD_UNKNOWN;
326 }
327
328 static inline int kvm_arm_get_spectre_bhb_state(void)
329 {
330         /* 32bit guests don't need firmware for this */
331         return SPECTRE_VULNERABLE; /* aka SMCCC_RET_NOT_SUPPORTED */
332 }
333 #endif /* __ARM_KVM_HOST_H__ */