GNU Linux-libre 4.19.264-gnu1
[releases.git] / arch / arm / boot / dts / am335x-baltos-ir2110.dts
1 /*
2  * Copyright (C) 2012 Texas Instruments Incorporated - http://www.ti.com/
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  */
8
9 /*
10  * VScom OnRISC
11  * http://www.vscom.de
12  */
13
14 /dts-v1/;
15
16 #include "am335x-baltos.dtsi"
17 #include "am335x-baltos-leds.dtsi"
18
19 / {
20         model = "OnRISC Baltos iR 2110";
21 };
22
23 &am33xx_pinmux {
24         uart1_pins: pinmux_uart1_pins {
25                 pinctrl-single,pins = <
26                         AM33XX_IOPAD(0x980, PIN_INPUT | MUX_MODE0)      /* uart1_rxd */
27                         AM33XX_IOPAD(0x984, PIN_INPUT | MUX_MODE0)      /* uart1_txd */
28                         AM33XX_IOPAD(0x978, PIN_INPUT_PULLDOWN | MUX_MODE0)      /* uart1_ctsn */
29                         AM33XX_IOPAD(0x97c, PIN_OUTPUT_PULLDOWN | MUX_MODE0)      /* uart1_rtsn */
30                         AM33XX_IOPAD(0x8e0, PIN_OUTPUT_PULLDOWN | MUX_MODE7)      /* lcd_vsync.gpio2[22] DTR */
31                         AM33XX_IOPAD(0x8e4, PIN_INPUT_PULLDOWN | MUX_MODE7)      /* lcd_hsync.gpio2[23] DSR */
32                         AM33XX_IOPAD(0x8e8, PIN_INPUT_PULLDOWN | MUX_MODE7)      /* lcd_pclk.gpio2[24] DCD */
33                         AM33XX_IOPAD(0x8ec, PIN_INPUT_PULLDOWN | MUX_MODE7)      /* lcd_ac_bias_en.gpio2[25] RI */
34                 >;
35         };
36 };
37
38 &uart1 {
39         pinctrl-names = "default";
40         pinctrl-0 = <&uart1_pins>;
41         dtr-gpios = <&gpio2 22 GPIO_ACTIVE_LOW>;
42         dsr-gpios = <&gpio2 23 GPIO_ACTIVE_LOW>;
43         dcd-gpios = <&gpio2 24 GPIO_ACTIVE_LOW>;
44         rng-gpios = <&gpio2 25 GPIO_ACTIVE_LOW>;
45
46         status = "okay";
47 };
48
49 &usb0_phy {
50         status = "okay";
51 };
52
53 &usb0 {
54         status = "okay";
55         dr_mode = "host";
56 };
57
58 &davinci_mdio {
59         phy0: ethernet-phy@0 {
60                 reg = <1>;
61         };
62 };
63
64 &cpsw_emac0 {
65         phy-mode = "rmii";
66         dual_emac_res_vlan = <1>;
67         phy-handle = <&phy0>;
68 };
69
70 &cpsw_emac1 {
71         phy-mode = "rgmii-txid";
72         dual_emac_res_vlan = <2>;
73         phy-handle = <&phy1>;
74 };
75
76 &phy_sel {
77         rmii-clock-ext = <1>;
78 };