Setting up repository
[linux-libre-firmware.git] / carl9170fw / carlfw / include / timer.h
1 /*
2  * carl9170 firmware - used by the ar9170 wireless device
3  *
4  * Clock, Timer & Timing
5  *
6  * Copyright (c) 2000-2005 ZyDAS Technology Corporation
7  * Copyright (c) 2007-2009 Atheros Communications, Inc.
8  * Copyright    2009    Johannes Berg <johannes@sipsolutions.net>
9  * Copyright 2009-2011  Christian Lamparter <chunkeey@googlemail.com>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License, or
14  * (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License along
22  * with this program; if not, write to the Free Software Foundation, Inc.,
23  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
24  */
25
26 #ifndef __CARL9170FW_TIMER_H
27 #define __CARL9170FW_TIMER_H
28
29 #include "config.h"
30
31 enum cpu_clock_t {
32         AHB_40MHZ_OSC   = 0,
33         AHB_20_22MHZ    = 1,
34         AHB_40_44MHZ    = 2,
35         AHB_80_88MHZ    = 3
36 };
37
38 static inline __inline uint32_t get_clock_counter(void)
39 {
40         return (get(AR9170_TIMER_REG_CLOCK_HIGH) << 16) | get(AR9170_TIMER_REG_CLOCK_LOW);
41 }
42
43 /*
44  * works only up to 97 secs [44 MHz] or 107 secs for 40 MHz
45  * Also, the delay wait will be affected by 2.4GHz<->5GHz
46  * band changes.
47  */
48 static inline __inline bool is_after_msecs(const uint32_t t0, const uint32_t msecs)
49 {
50         return ((get_clock_counter() - t0) / 1000) > (msecs * fw.ticks_per_usec);
51 }
52
53 /*
54  * Note: Be careful with [u]delay. They won't service the
55  * hardware watchdog timer. It might trigger if you
56  * wait long enough. Also they don't terminate if sec is
57  * above 97 sec [44MHz] or more than 107 sec [40MHz].
58  */
59 static inline __inline void delay(const uint32_t msec)
60 {
61         uint32_t t1, t2, dt, wt;
62
63         wt = msec * fw.ticks_per_usec;
64
65         t1 = get_clock_counter();
66         while (1) {
67                 t2 = get_clock_counter();
68                 dt = (t2 - t1) / 1000;
69                 if (dt >= wt)
70                         break;
71         }
72 }
73
74 static inline __inline void udelay(const uint32_t usec)
75 {
76         uint32_t t1, t2, dt;
77
78         t1 = get_clock_counter();
79         while (1) {
80                 t2 = get_clock_counter();
81                 dt = (t2 - t1);
82                 if (dt >= (usec * fw.ticks_per_usec))
83                         break;
84         }
85 }
86
87 void clock_set(enum cpu_clock_t _clock, bool on);
88 void handle_timer(void);
89 void timer_init(const unsigned int timer, const unsigned int interval);
90
91 #endif /* __CARL9170FW_TIMER_H */